華為7號(hào)信令教材,最詳細(xì)版本,學(xué)習(xí)者最想要找的就是這個(gè)啦。
上傳時(shí)間: 2013-07-20
上傳用戶:wanghui2438
海信HDP2919彩電電路圖海信HDP2919彩色電視機(jī)電路圖,海信HDP2919彩電圖紙,海信HDP2919原理圖。
上傳時(shí)間: 2013-06-18
上傳用戶:黃華強(qiáng)
海信HDP2968CH彩電電路圖海信HDP2968CH彩色電視機(jī)電路圖,海信HDP2968CH彩電圖紙,海信HDP2968CH原理圖
上傳時(shí)間: 2013-05-21
上傳用戶:zhangsan123
高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測(cè)試領(lǐng)域帶來(lái)前所未有的挑戰(zhàn)。并行ADC測(cè)試方案實(shí)現(xiàn)了多個(gè)ADC測(cè)試過(guò)程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測(cè)試時(shí)間,從而降低ADC測(cè)試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測(cè)試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測(cè)試方法和測(cè)試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測(cè)試。 本研究通過(guò)在FPGA內(nèi)部實(shí)現(xiàn)ADC測(cè)試時(shí)域算法和頻域算法相結(jié)合的方法來(lái)搭建測(cè)試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測(cè)試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測(cè)試系統(tǒng)使用Angilent33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測(cè)試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測(cè).ADC并行地進(jìn)行參數(shù)評(píng)估,被測(cè)參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過(guò)在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測(cè)試時(shí)間。FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測(cè)試樣本傳輸至自動(dòng)測(cè)試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測(cè)ADC在同一時(shí)刻并行地被評(píng)估,配置靈活。基于FPGA的ADC并行測(cè)試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測(cè)試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測(cè)試機(jī)的混合信號(hào)選項(xiàng)卡或測(cè)試子系統(tǒng)。
標(biāo)簽: FPGA ADC 并行測(cè)試 方法研究
上傳時(shí)間: 2013-06-07
上傳用戶:gps6888
:51單片機(jī)的GSM收發(fā)短信C程序,包括了字庫(kù)轉(zhuǎn)換及IIC通信程序
標(biāo)簽: GSM 51單片機(jī) C程序 收發(fā)
上傳時(shí)間: 2013-04-24
上傳用戶:change0329
美信半導(dǎo)體是全球領(lǐng)先的半導(dǎo)體制造供應(yīng)商,Maxim的電能計(jì)量方案提供全面的SoC器件選擇, 是多芯片方案的高精度、高性價(jià)比替代產(chǎn)品。無(wú)與倫比的動(dòng)態(tài)范圍和獨(dú)特的32位可編程測(cè)量引擎,使 得我們的單芯片方案能夠滿足不同用戶的需求。為各種類型的表計(jì)開(kāi)發(fā)提供了一條高效、便捷的途 徑,以滿足ANSI和IEC的市場(chǎng)要求。 ● 產(chǎn)品滿足不同國(guó)家對(duì)智能表系統(tǒng)以及低端瓦時(shí)(Wh)表、防篡改設(shè)計(jì)以及預(yù)付費(fèi)設(shè)備的要求; ● 完備的開(kāi)發(fā)工具加快軟件開(kāi)發(fā)、測(cè)試和原型設(shè)計(jì),縮短研發(fā)周期和產(chǎn)品上市時(shí)間。
標(biāo)簽: 美信 半導(dǎo)體產(chǎn)品 選型指南
上傳時(shí)間: 2013-04-24
上傳用戶:lgnf
·《通信原理》樊昌信(第五版)
標(biāo)簽: 通信原理
上傳時(shí)間: 2013-06-29
上傳用戶:lgnf
TDA1521是荷蘭飛利浦公司設(shè)計(jì)的低失真度及高穩(wěn)度的芯片。 其中的參數(shù)為:TDA1521在電壓為±16V、阻抗為8Ω時(shí),輸出功率為2×15W,此時(shí)的失真僅為0.5%。輸入阻抗20KΩ, 輸入靈敏度600mV,信噪比達(dá)到85dB。其電路設(shè)有等待、靜噪狀態(tài),具有過(guò)熱保護(hù),低失調(diào)電壓高紋波抑制,而且熱阻極低,具有極佳的高頻解析力和低頻力度。其音色通透純正,低音力度豐滿厚實(shí),高音清亮明快,很有電子管的韻味。
標(biāo)簽: 雙聲道 功放電路圖 音箱 電路設(shè)計(jì)
上傳時(shí)間: 2013-07-04
上傳用戶:myworkpost
一種pdu短信編碼工具,可以將數(shù)據(jù)轉(zhuǎn)換成unlcode碼,方便gsm方面的開(kāi)發(fā)
上傳時(shí)間: 2013-05-21
上傳用戶:wangdean1101
真序擴(kuò)頻通信系統(tǒng)的SYSTEMVIEW信真及其FPGA實(shí)現(xiàn)發(fā)送端設(shè)計(jì)
標(biāo)簽: SYSTEMVIEW FPGA 發(fā)送
上傳時(shí)間: 2013-08-28
上傳用戶:debuchangshi
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1