亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

信號功率

  • 橫店東磁功率磁芯特性參數.pdf

    介紹了橫店東磁有限公司的各種功率磁芯特性參數,其性能可與TDK相比,是設計開關電源的好資料

    標簽: 功率 磁芯特性 參數

    上傳時間: 2013-04-24

    上傳用戶:a673761058

  • 功率放大器

    電路設計,一個小小的功率放大器的簡單制作。

    標簽: 功率放大器

    上傳時間: 2013-07-07

    上傳用戶:Shoen

  • 基于89S52單片機的無級功率控制器設計

    采用89S52 單片機通過交流電信號過零檢測、同步控制可控硅的導通角的方式實現功率的無級控制。所設計的控制器的功率可任意設置,并具有數碼管顯示功能和定時開關控制功能,此外,控制器上的串行口可實

    標簽: 89S52 單片機 功率 制器設計

    上傳時間: 2013-07-30

    上傳用戶:aix008

  • WCDMA系統功率控制與發射分集算法FPGA實現研究

    該文為WCDMA系統功率控制環路與閉環發射分集算法FPGA實現研究.主要內容包括功率控制算法與閉環發射分集算法的分析與討論,在分析討論的基礎上進行了FPGA實現方案的設計以及系統的實現.另外在文中還介紹了可編程器件方面的常識、FPGA的設計流程以及同步電路設計方面的有關技術.

    標簽: WCDMA FPGA 功率控制

    上傳時間: 2013-05-18

    上傳用戶:shinnsiaolin

  • 電磁爐主諧振電路研究與功率控制

    當電磁爐負載(鍋具)的大小和材質發生變化時,負載的等效電感會發生變化,這將造成電磁爐主電路諧振頻率變化,這樣電磁爐的輸出功率會不穩定,常會使功率管IGBT過壓損壞。針對這種情況,本文提出了一種雙閉環控制結構和模糊控制方法,使負載變化時保持電磁爐的輸出功率穩定。實際運行結果證明了該設計的有效性和可靠性

    標簽: 電磁爐 功率控制 諧振電路

    上傳時間: 2013-08-02

    上傳用戶:yw14205

  • 華為7號信令教材

    華為7號信令教材,最詳細版本,學習者最想要找的就是這個啦。

    標簽: 華為 信令 教材

    上傳時間: 2013-07-20

    上傳用戶:wanghui2438

  • 海信HDP2919彩電電路圖

    海信HDP2919彩電電路圖海信HDP2919彩色電視機電路圖,海信HDP2919彩電圖紙,海信HDP2919原理圖。

    標簽: 2919 HDP 海信 彩電電路圖

    上傳時間: 2013-06-18

    上傳用戶:黃華強

  • 基于FPGA的GPS中頻數字接收機

    本文進行了基于FPGA的GPS直序偽碼擴頻接收機的設計和數字化硬件實現。論文首先對GPS衛星導航定位系統進行了分析,并對與數字化接收機直接相關聯的GPS信號中頻部分結合實際系統要求進行了設計和分析,由此確定了數字化偽碼捕獲跟蹤接收機研制的具體要求,之后完成了接收機中頻數字化方案設計。同時對偽碼捕獲跟蹤后端的載波捕獲跟蹤的實現方案進行了描述和分析。最后利用EDA工具在FPGA芯片上實現了GPS數字化接收機的偽碼捕獲跟蹤。 受工作環境的制約,GPS衛星接收機系統首先表現為功率受限系統,接收機必須滿足在低信噪比條件下工作。同時接收機與衛星間高動態產生的多普勒頻率,給接收機實現快速捕獲帶來了難度。通過仿真分析,綜合了實現難度和性能兩方面因素,針對小信噪比工作條件提出了改進型的序貫偽碼捕獲實施方案。同時按照捕獲概率和時間的要求,對接收機偏壓、上、下門限、NCO增益等進行了設計和仿真分析,確定了捕獲的數字化實現方案,偽碼跟蹤采用超前滯后環方案。捕獲完成后可使本地偽碼與接收偽碼的相對誤差保持在±1/4碼元范圍內,而跟蹤環路的跟蹤范圍為±4/3碼元,保證了捕獲到跟蹤的可靠銜接,同時采用可變環路帶寬措施解決了跟蹤速度和精度的矛盾。 在數字化實現設計中,給出了詳細的數字化實現方案和分析,這樣在保證工作精度的同時盡量減少硬件資源的開銷,利用EDA工具,采用Veilog設計語言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成數字化接收機偽碼捕獲跟蹤的實現,并在其開發平臺上對數字化接收機進行了仿真驗證,在給定的工作條件下達到了設計性能和指標要求。

    標簽: FPGA GPS 中頻 數字接收機

    上傳時間: 2013-04-24

    上傳用戶:15510133306

  • 卷積編碼和維特比譯碼的FPGA實現

    由于其很強的糾錯性能和適合硬件實現的編譯碼算法,卷積編碼和軟判決維特比譯碼目前已經廣泛應用于衛星通信系統。然而隨著航天事業的發展,衛星有效載荷種類的增多和分辨率的不斷提高,信息量越來越大。如何在低信噪比的功率受限信道條件下提高傳輸速率成為目前亟待解決的問題。本論文結合在研項目,在編譯碼算法、編譯碼器的設計與實現、編譯碼器性能提高三個方面對卷積編碼和維特比譯碼進行了深入研究,并進一步介紹了使用VHDL語言和原理圖混合輸入的方式,實現一種(7,3/4)增信刪余方式的高速卷積編碼器和維特比譯碼器的詳細過程;然后將設計下載到XILINX的Virtex2 FPGA內部進行功能和時序確認,最終在整個數據傳輸系統中測試其性能。本文所實現的維特比譯碼器速率達160Mbps,遠遠高于目前國內此領域內的相關產品速率。 首先,論文具體介紹了卷積編碼和維特比譯碼的算法,研究卷積碼的各種參數(約束長度、生成多項式、碼率以及增信刪余等)對其譯碼性能的影響;針對項目需求,確定卷積編碼器的約束長度、生成多項式格式、碼率和相應的維特比譯碼器的回歸長度。 其次,論文介紹了編解碼器的軟、硬件設計和調試一根據已知條件,使用VHDL語言和原理圖混合輸入的方式設計卷積編碼和維特比譯碼的源代碼和原理圖,分別采用功能和電路級仿真,確定卷積編碼和維特比譯碼分別需要占用的資源,考慮卷積編碼器和維特比譯碼器的具體設計問題,包括編譯碼的基本結構,各個模塊的功能及實現策略,編譯碼器的時序、邏輯綜合等;根據軟件仿真結果,分別確定卷積編碼器和維特比譯碼器的接口、所需的FPGA器件選型和進行各自的印制板設計。利用卷積碼本身的特點,結合FPGA內部結構,采用并行卷積編碼和譯碼運算,設計出高速編譯碼器;對軟、硬件分別進行驗證和調試,并將驗證后的軟件下載到FPGA進行電路級調試。 最后,論文討論了卷積編碼和維特比譯碼的性能:利用已有的測試設備在整個數據傳輸系統中測試其性能(與沒有采用糾錯編碼的數傳系統進行比對);在信道中加入高斯白噪聲,模擬高斯信道,進行誤碼率和信噪比測試。

    標簽: FPGA 卷積 編碼 譯碼

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • 海信HDP2968CH/HDP2978CH(ASIC機芯8380)彩電電路圖

    海信HDP2968CH彩電電路圖海信HDP2968CH彩色電視機電路圖,海信HDP2968CH彩電圖紙,海信HDP2968CH原理圖

    標簽: HDP 2968 CH 2978

    上傳時間: 2013-05-21

    上傳用戶:zhangsan123

主站蜘蛛池模板: 连州市| 莱西市| 崇义县| 沅江市| 永寿县| 惠安县| 安新县| 洛阳市| 沙洋县| 奉化市| 垣曲县| 资中县| 江陵县| 泰顺县| 西藏| 龙里县| 聊城市| 门头沟区| 崇阳县| 手游| 正镶白旗| 朝阳县| 来安县| 渑池县| 额济纳旗| 清水河县| 崇阳县| 明水县| 新安县| 陕西省| 郁南县| 靖江市| 永宁县| 马尔康县| 潮州市| 吐鲁番市| 榆林市| 清新县| 花莲县| 青州市| 榆林市|