隨著數字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數據交換日益增加。正交幅度調制器(QAM Modulator)作為一種高頻譜利用率的數字調制方式,在數字電視廣播、固定寬帶無線接入、衛星通信、數字微波傳輸等寬帶通信領域得到了廣泛應用。 近年來,集成電路和數字通信技術飛速發展,FPGA作為集成度高、使用方便、代碼可移植性等優點的通用邏輯開發芯片,在電子設計行業深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現四路QAM調制的全過程。FPGA實現信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現對四路I/Q信號的調制,輸出中頻信號。本文具體內容總結如下: 1.介紹國內數字電視發展狀況、國內國際的數字電視標準,并詳細介紹國內有線電視的系統組成及QAM調制器的發展過程。 2.研究了QAM調制原理,其中包括信源編碼、TS流標準格式轉換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數據交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發流程。 5.深入研究了基于FPAG代碼開發,其中主要包括I2C接口實現,ASI到SPI的轉換,信道編碼中的TS流包處理、能量擴散、RS編碼、數據交織、星座映射與差分編碼的實現及AD9857的FPGA控制使其實現四路QAM的調制。 6.介紹代碼測試、電路測試及系統指標測試。 最終系統指標測試表明基于FPGA與AD9857的四路DVB-C調制器基本達到了國標的要求。
上傳時間: 2013-04-24
上傳用戶:sn2080395
語音編碼技術始終是語音研究的熱點。語音編碼作為多媒體通信中信息傳輸的一個重要環節,越來越受到廣泛的重視。G729是由美國、法國、日本和加拿大的幾家著名國際電信實體聯合開發的,國際電信聯盟(ITU-T)于1995年11月正式通過了G729。96年ITU-T又制定了G729的簡化方案G729A,主要降低了計算的復雜度以便于實時實現。因其具有良好的合成語音質量、適中的復雜度、較低的時延等優點,G729A標準已被廣泛應用在VOIP網關、IP電話中。 論文利用Altera公司的新一代可編程邏輯器件在數字信號處理領域的優勢,對G729A語音編碼中的線性預測(LP)濾波器系數提取的FPGA(現場可編程門陣列,Field Programmable Gate Array)實現進行了深入研究。論文首先對語音信號處理及其發展進行介紹,深入討論了G729A語音編解碼技術。第二,對Altera公司的Stratix系列可編程器件的內部結構進行了研究,分析了在QuartusII開發平臺上進行FPGA設計的流程。第三,基于FPGA,對G729A編碼系統的LP分析部分做了具體設計,其中包括自相關函數和杜賓(Durbin)遞推兩個主要功能模塊,并對其工作過程進行了詳細的分析。第四,針對系統所使用的除法運算都是商小于1的特點,設計并實現了一個系統專用的除法器模塊。最后,在Altera FPGA目標芯片EP1S30F780C7上,對LP分析系統進行了驗證,證明了方案的可行性。
上傳時間: 2013-06-20
上傳用戶:pwcsoft
LED顯示屏作為一項高新科技產品正引起人們的高度重視,它以其動態范圍廣,亮度高,壽命長,工作性能穩定而日漸成為顯示媒體中的佼佼者,現已廣泛應用于廣告、證券、交通、信息發布等各方面,且隨著全彩屏顯示技術的日益完善,LED顯示屏有著廣闊的市場前景。 本文主要研究的對象為全彩色LED同步顯示屏控制系統,提出了一個系統實現方案,整個系統分三部分組成:DVI解碼電路、發送系統以及接收系統。DVI解碼模塊用于從顯卡的DVI口獲取視頻源數據,經過T.D.M.S.解碼恢復出可供LED屏顯示的紅、綠、藍共24位像素數據和一些控制信號。發送系統用于將收到的數據流進行緩存,經處理后發送至以太網芯片進行以太網傳輸。接收系統接收以太網上傳來的視頻數據流,經過位分離操作后存入SRAM進行緩存,再串行輸入至LED顯示屏進行掃描顯示。然后,從多方面論述了該方案的可行性,仔細推導了LED顯示屏各技術參數之間的聯系及約束關系。 本課題采用可編程邏輯器件來完成系統功能,可編程邏輯器件具有高集成度、高速度、在線可編程等特點,不僅可以滿足高速圖像數據處理對速度的要求,而且增加了設計的靈活性,不需修改電路硬件設計,縮短了設計周期,還可以進行在線升級。
上傳時間: 2013-04-24
上傳用戶:西伯利亞
頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤差始終是限制測頻精度進一步提高的一個重要因素。 本設計闡述了各種數字測頻方法的優缺點。通過分析±1個計數誤差的來源得出了一種新的測頻方法:檢測被測信號,時基信號的相位,當相位同步時開始計數,相位再次同步時停止計數,通過相位同步來消除計數誤差,然后再通過運算得到實際頻率的大小。根據M/T法的測頻原理,已經出現了等精度的測頻方法,但是還存在±1的計數誤差。因此,本文根據等精度測頻原理中閘門時間只與被測信號同步,而不與標準信號同步的缺點,通過分析已有等精度澳孽頻方法所存在±1個計數誤差的來源,采用了全同步的測頻原理在FPGA器件上實現了全同步數字頻率計。根據全同步數字頻率計的測頻原理方框圖,采用VHDL語言,成功的編寫出了設計程序,并在MAX+PLUS Ⅱ軟件環境中,對編寫的VHDL程序進行了仿真,得到了很好的效果。最后,又討論了全同步頻率計的硬件設計并給出了電路原理圖和PCB圖。對構成全同步數字頻率計的每一個模塊,給出了較詳細的設計方法和完整的程序設計以及仿真結果。
上傳時間: 2013-06-05
上傳用戶:wys0120
碼元定時恢復(位同步)技術是數字通信中的關鍵技術。位同步信號本身的抖動、錯位會直接降低通信設備的抗干擾性能,使誤碼率上升,甚至會使傳輸遭到完全破壞。尤其對于突發傳輸系統,快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數據接收系統為背景,研究了突發通信傳輸模式下的全數字接收機中位同步方法,并予以實現。 本文系統地論述了位同步原理,在此基礎上著重研究了位同步的系統結構、碼元定時恢復算法以及衡量系統性能的各項指標,為后續工作奠定了基礎。 首先根據衛星系統突發信道傳輸的特點分析了傳統位同步方法在突發系統中的不足,接下來對Inmarsat系統的短突發R信道和長突發T信道的調制方式和幀結構做了細致的分析,并在Agilent ADS中進行了仿真。 在此基礎上提出了一種充分利用報頭前導比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準地完成短突發形式下的位同步,并在FPGA上予以實現,效果良好。 在長突發形式下的報頭時鐘捕獲后還需要對后續數據進行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現了插值環路的位同步算法,進行了Matlab仿真和FPGA實現。并在插值環路的基礎上做出改進,提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現。最后將移位算法與插值算法進行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發信道位同步跟蹤。 論文對兩個突發信道的位同步系統進行了理論研究、算法設計以及硬件實現的全過程,滿足系統要求。
上傳時間: 2013-04-24
上傳用戶:yare
JPEG 2000是為適應不斷發展的圖像壓縮應用而出現的新的靜止圖像壓縮標準,小波變換是JEPG 2000核心算法之一。小波變換是一種可達到時(空)域或頻率域局部化的時頻域或空頻域分析方法,其多尺度分解特性符合人類的視覺機制,更加適用于圖像信息的處理。提升小波變換是一類不采用傅立葉變換做為主要分析工具的小波變換新方法,提升小波變換的提出大大簡化了小波變換的計算,使其在實時信號處理領域得到廣泛的應用。通過提升的方法很容易構造一般的整數小波變換,由于圖像一般用位數較低的整數表示,整數小波變換可以將為整數序列的圖像矩陣映射成整數小波系數矩陣,這就大大簡化了小波變換的硬件電路設計。在當今數字化和信息化時代背景下,研究具有高速硬件處理功能的可變程邏輯器件在圖像壓縮算法領域的應用已經成為當今研究的熱點。 本文旨在探討和研制基于FPGA的小波變換模塊的可能性和方法。本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根據JPEG 2000推薦無損提升小波算法和有損提升小波算法,設計圖像壓縮系統的小波變換模塊。主要工作如下: 第一部分介紹了傳統小波分析理論和提升小波分析理論。包括連續小波時頻局域性的特征,離散小波變換系數的意義,多分辨分析引出的構造小波基的系統方法和計算離散小波的快速算法等。重點放在介紹正交小波和雙正交小波的構造方法,并介紹了數字圖像在小波域的特點。討論了提升小波變換的基本思想,討論了用提升方法構造小波基以及傳統小波變換的提升實現,討論了整數小波變換。 第二部分介紹了FPGA結構及其設計流程。介紹了FPGA/CPLD器件的特征、發展趨勢及FPGA/CPLD基本結構,然后重點介紹了本文用到的Xilinx公司Spartan-Ⅲ系列芯片的結構特點,以及Xilinx的FPGA開發軟件ISE,最后介紹了硬件描述語言VHDL語言的特點。 最后一部分是本論文研究的主要內容,即JPEG 2000中最核心的算法-提升格式小波變換的一維變換模塊設計和二維變換模塊設計。一維提升小波變換模塊采用兩種不同的電路結構進行設計-低速低功耗的串行流水線結構和高速高功耗的并行陣列結構。同樣,二維小波變換模塊也采用了兩種不同的電路結構進行設計-低速低功耗的折疊結構和高速高功耗的串行結構。 文章對提升小波變換的FPGA實現中的大量細節問題進行了討論,給出了每種結構提升小波變換模塊的電路原理圖,并對原理圖進行了仿真測試,仿真測試結果不僅表明了模塊功能的正確性,而且表明不同小波模塊可以滿足相應領域的實際要求。
上傳時間: 2013-06-08
上傳用戶:dwzjt
在信息化發展的當前,音視頻等多媒體作為信息的載體,在社會生活的各個領域,起著越來越重要的作用。數字視頻的海量性成為阻礙其應用的的瓶頸之一。在這種情況下,H.264作為新一代的視頻壓縮標準,以其高性能的壓縮效率,成為備受關注的焦點和研究問題。H.264通過運動估計/運動補償(MP/MC)消除視頻時間冗余,對差值圖像進行離散余弦變換(DCT)消除空間冗余,對量化后的系數進行可變長編碼(VLC)消除統計冗余,獲得了極高的壓縮效率。隨著嵌入式處理器性能的逐漸提升和3G網絡即將商用的推動,H.264以其優秀的壓縮性能,無論是無線信道傳輸方面,還是存儲容量有限的嵌入式設備都具有廣闊的應用前景。 但H.264在提升壓縮性能的同時付出的代價是算法復雜度的成倍增加,實際應用中人們對視頻解碼的實時性要求嚴格,已出現的對應算法代碼多基于PC通用處理器實現,而嵌入式設備的主頻和處理能力仍然相對有限,存儲容量相對較小,總線速率相對偏低,因此必須對標準對應算法進行優化移植,才能滿足實際應用的需求。 本文在對H.264標準及其新特性進行詳細介紹后,重點研究了在解碼端如何針對解碼耗時較多的模塊進行改進,然后將算法移植到ARM平臺,并針對平臺特點作出相應優化,最后完成解碼圖象顯示,并給出了測試結果。本文主要完成的工作如下: 詳細分析了H.264的參考軟件JM中解碼流程,并利用測試工具分析了各模塊耗時,針對耗時較多的模塊如插值運算及去塊濾波模塊,提出了對應的改進算法并在H.264的參考軟件JM86上進行了實現,PC測試實驗證明了算法改進的優越性和運算優化的可行性。最后針對ARM平臺,在對程序結構和對應代碼進行優化之后,將其移植到WINCE系統之下,同時給出了WINCE平臺解碼后圖象加速顯示方法,并對最終測試結果與性能做出了評價。
上傳時間: 2013-06-04
上傳用戶:shijiang
本文針對國家煙草局關于以信息化帶動煙草行業現代化建設的要求,密切結合“煙草銷售業務管理系統”科研項目進行研究開發,設計了一個基于ARM-Linux的煙草零售信息終端。零售商戶可以在此終端上完成商品零售的整個過程,并可通過終端完成訂貨預測和訂貨確認的操作,同時可以下載和瀏覽各種煙草商品信息、訂貨、查看歷史營銷記錄、瀏覽各種通知廣告,并與煙草公司互動操作。 本文首先分析了課題的研究背景及煙草零售信息終端的國內外現狀,給出了一個基于ARM-Linux、GPRS無線網絡的煙草銷售業務管理系統的總體結構;然后根據煙草零售信息終端的功能需求構建了基于ARM9的硬件平臺的整體設計方案;介紹了基于ARM9內核的微處理器S3C2440A及關鍵外圍模塊,設計了各模塊的硬件接口電路;并在硬件平臺上成功移植實現了一個基本的嵌入式Linux系統的軟件平臺;隨后深入研究了Linux2.6引入的platform driver機制下的字符設備驅動程序的開發方法,在全面分析了漢王手寫芯片HW006的通信協議的基礎上,開發了漢王手寫芯片的觸摸屏驅動程序,實現了在觸摸屏上的點擊與漢字手寫識別;最后研究了Linux中的串口操作編程,完成了基于華為GTM900B GPRS模塊的數據通信程序設計和條形碼掃描程序模塊的開發,并研究了多線程編程技術在網絡數據收發中的應用方法,設計了煙草零售信息終端所需的數據庫和圖形界面。 所研制的煙草零售信息終端已成功應用于山西省某市的各個煙草零售點,運行結果表明,該終端運行穩定可靠,與用戶的交互方便快捷,采集到的各類數據能夠及時、有效、準確地傳輸到應用管理系統,各方面性能都達到了課題的要求,為煙草銷售市場預測、貨物配送和營銷推廣提供了一種有效的手段。
上傳時間: 2013-05-23
上傳用戶:CSUSheep
旅客列車是人們出行的重要交通工具之一,隨著我國國民經濟的發展,信息化時代的到來,車輛能否安全運行已經成為人們關注的焦點。在高速狀態下列車車輛能否安全地停下來是安全運行的一個關鍵,在車輛方面上就是解決制動問題。在這樣的前提下,對車輛制動系統的研究就顯得必然和重要。 本次設計的任務是實時監測列車車輛的運行速度,并根據車輛制動狀態,自動控制車輛的制動系統,實現車輛的制動安全防護。所以本次設計設計了一種基于ARM——高性能嵌入式微處理器、CPLD——新型高性能可編程邏輯器件、CAN總線——有效支持分布/實時控制的串行通信網絡和μC/OS-II操作系統的車輛制動自動監控系統。文中介紹了車輛制動控制原理、對系統進行了總體的方案設計,介紹了嵌入式系統開發的原理及設計方法,著重講解了以Samsung公司32位嵌入式微處理器S3C44BOX為核心的系統軟硬件設計方案,并開發了基于μC/OS-II操作系統的應用程序。 應用程序模塊主要包括遠程通訊模塊、數據采集模塊、數據處理與傳輸模塊、部件壽命記錄模塊、故障參數監視和報警模塊。遠程通訊模塊將車輛制動狀態以CAN總線的通訊方式上傳給機車控制室主機;數據采集模塊由具有高速邏輯處理能力的CPLD自動實現數據采集及電平轉換,ARM控制數據采集的啟動和采集結束后對數據的處理或傳輸;在部件壽命記錄模塊中電磁閥的動作次數、通電使用時間和總時間以及各傳感器的通電時間和使用總時間可每隔一段時間記錄下來,掉電后也不會丟失,可以作為故障發生、診斷、排除和維護的數據依據。 在實驗室及模擬實驗臺上經過多次軟、硬件結合的調試改進過程,本次設計基本上實現了車輛制動自動監控系統的功能,制動缸壓力的控制特性及控制精度得到了有效的提高,在實驗室調試中實現了車輛制動系統的故障檢測和報警及部件的壽命記錄等功能,驗證了設計方案的可行性及合理性,達到了預期的設計效果。
上傳時間: 2013-07-17
上傳用戶:yxgi5
目前,國內礦井的排水系統多采用傳統的人工監測、繼電器控制的方法。傳統方法設備運行的自動化程度低、可靠性較差、工人勞動強度大、應急能力不足,存在一定的安全隱患,不適應數字化礦井發展的需要。本課題設計的自動排水系統采用嵌入式微控制器作為就地控制系統與上位機遠程監控相結合的方式,提高了工作的可靠性和穩定性,具有運行成本低、調試方便等特點。 本文首先根據某礦井下排水的實際情況,對各種排水形式和相關設備進行了分析和比較,選擇其中一種典型的排水系統形式作為模型。根據井下排水系統的運行原理展開研究和論證,制定了井下水位監控和水泵啟動方案。在綜合自動控制的相關理論和傳感器應用技術的基礎上分析了排水系統中需要監控的、能夠反映排水系統工作特征的關鍵參數,并提出了這些參數的監測方法和這些方法的可行性。 全面分析了目前常用的微處理器和實時操作系統,詳細研究了ARM和μC/OS-Ⅱ的性能和特點,充分利用ARM微處理器高性能、低功耗、低成本的優勢,以及μC/OS-Ⅱ可移植性好、開發成本低的優點。選用以ARM7TDMI-S為CPU的LPC2220芯片作為就地控制系統,選用μc/OS-Ⅱ為實時操作系統。并根據排水系統工作方案和要求設計了系統和接口硬件電路,完成了系統運行程序代碼的編寫。 應煤礦信息化發展趨勢的要求,選用LabVIEW作為上位機監控軟件,以串行通訊協議與井下就地控制系統組成遠程監控系統。從而實現工作人員能夠在地面監控室輕松了解到井下水倉水位、各排水設備工作狀態等信息,實現了排水系統運行的“避峰就谷”和水泵房的無人化值守。此項研究對礦井的安全生產、節能降耗和數字化建設等工作具有一定參考價值。
上傳時間: 2013-06-04
上傳用戶:Kecpolo