Hyperlynx仿真應(yīng)用:阻抗匹配.下面以一個(gè)電路設(shè)計(jì)為例,簡單介紹一下PCB仿真軟件在設(shè)計(jì)中的使用。下面是一個(gè)DSP硬件電路部分元件位置關(guān)系(原理圖和PCB使用PROTEL99SE設(shè)計(jì)),其中DRAM作為DSP的擴(kuò)展Memory(64位寬度,低8bit還經(jīng)過3245接到FLASH和其它芯片),DRAM時(shí)鐘頻率133M。因?yàn)轭l率較高,設(shè)計(jì)過程中我們需要考慮DRAM的數(shù)據(jù)、地址和控制線是否需加串阻。下面,我們以數(shù)據(jù)線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網(wǎng)站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗(yàn)證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導(dǎo)入主芯片DSP的數(shù)據(jù)線D0腳模型。左鍵點(diǎn)芯片管腳處的標(biāo)志,出現(xiàn)未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對應(yīng)管腳。 3http://bbs.elecfans.com/ 電子技術(shù)論壇 http://www.elecfans.com 電子發(fā)燒友點(diǎn)OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數(shù)據(jù)線對應(yīng)管腳和3245的對應(yīng)管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點(diǎn)DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因?yàn)槲覀兪褂盟膶影澹诒韺幼呔€,所以要選用“Microstrip”,然后點(diǎn)“Value”進(jìn)行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠(yuǎn)直線間距1.4inch,對線長為1.7inch)。現(xiàn)在模型就建立好了。仿真及分析下面我們就要為各點(diǎn)加示波器探頭了,按照下圖紅線所示路徑為各測試點(diǎn)增加探頭:為發(fā)現(xiàn)更多的信息,我們使用眼圖觀察。因?yàn)闀r(shí)鐘是133M,數(shù)據(jù)單沿采樣,數(shù)據(jù)翻轉(zhuǎn)最高頻率為66.7M,對應(yīng)位寬為7.58ns。所以設(shè)置參數(shù)如下:之后按照芯片手冊制作眼圖模板。因?yàn)槲覀冏铌P(guān)心的是接收端(DRAM)信號(hào),所以模板也按照DRAM芯片HY57V283220手冊的輸入需求設(shè)計(jì)。芯片手冊中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個(gè)NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(hào)(不長于3ns):按下邊紅線路徑配置眼圖模板:低8位數(shù)據(jù)線沒有串阻可以滿足設(shè)計(jì)要求,而其他的56位都是一對一,經(jīng)過仿真沒有串阻也能通過。于是數(shù)據(jù)線不加串阻可以滿足設(shè)計(jì)要求,但有一點(diǎn)需注意,就是寫數(shù)據(jù)時(shí)因?yàn)榇嬖诨貨_,DRAM接收高電平在位中間會(huì)回沖到2V。因此會(huì)導(dǎo)致電平判決裕量較小,抗干擾能力差一些,如果調(diào)試過程中發(fā)現(xiàn)寫RAM會(huì)出錯(cuò),還需要改版加串阻。
上傳時(shí)間: 2013-12-17
上傳用戶:debuchangshi
J-LIN仿真器操作步驟,J-LIN仿真器操作步驟。
上傳時(shí)間: 2013-10-31
上傳用戶:1966640071
3D物位掃描儀以其全球獨(dú)有的三維立體掃描技術(shù),為客戶提供了在高粉塵等嚴(yán)峻工況條件下的完善角解決方案,APM公司3D物位掃描儀是迄今為止可實(shí)際投入工業(yè)領(lǐng)域應(yīng)用僅有的一種可以準(zhǔn)確檢測固體物位、體積和質(zhì)量的創(chuàng)新和成熟技術(shù),而且不受物料種類、物化性能,物料貯存料倉材質(zhì),露天開倉和料倉形狀和尺寸的影響,適用于惡劣的物料貯存環(huán)境,用物位監(jiān)測水平達(dá)到了新的高度。 3D物位掃描儀利用三個(gè)信號(hào)傳送器發(fā)射低頻脈沖,并接收來自筒倉、露天開放倉、不規(guī)則料倉內(nèi)物料表面的脈沖回波,并監(jiān)測到每個(gè)回波的時(shí)間、距離和方向。信號(hào)處理器對接收到的信號(hào)進(jìn)行取樣、分析、轉(zhuǎn)換,并繪制出直觀精準(zhǔn)的三維立體圖像,反應(yīng)出料倉內(nèi)物料真實(shí)的物位、體積和質(zhì)量等實(shí)際分布狀況,并在遠(yuǎn)程電腦終端上顯示出來。 3D物位掃描儀含有專利的自潔功能可防止物料黏附在設(shè)備內(nèi)表面,從而保證在工況條件惡劣的物料貯存環(huán)境下,以極低的維護(hù)量進(jìn)行長期可靠的工作,使物位監(jiān)測水平達(dá)到了新的高度,為客戶提供了在高粉塵等嚴(yán)峻工況條件下測量過程物位、體積測量,質(zhì)量測量的完美解決方案。
上傳時(shí)間: 2013-11-16
上傳用戶:Aeray
為實(shí)現(xiàn)低噪聲放大器增益壓縮特性的自動(dòng)測量,提出了一種基于LabVIEW儀器控制實(shí)現(xiàn)的自動(dòng)化測量系統(tǒng)設(shè)計(jì)方案,并完成了系統(tǒng)的軟硬件設(shè)計(jì)。該系統(tǒng)的硬件部分由Agilent E4438C信號(hào)發(fā)生器、Agilent E4419B功率計(jì)以及GPIB總線和接口卡構(gòu)成;軟件部分使用LabVIEW圖形化的編程語言設(shè)計(jì)開發(fā)了信號(hào)發(fā)生器和功率計(jì)的自動(dòng)化控制程序,實(shí)現(xiàn)了兩個(gè)設(shè)備之間的協(xié)同工作。該系統(tǒng)除了可以自動(dòng)配置儀器工作參數(shù)、讀取并顯示測量結(jié)果外,還增加了數(shù)據(jù)記錄和后期處理模塊,可以同步顯示測試數(shù)據(jù)和測試曲線,這大大擴(kuò)展了原有儀器的測試功能。實(shí)驗(yàn)表明,該系統(tǒng)具有測量準(zhǔn)確、自動(dòng)化、節(jié)約時(shí)間、使用方便等特點(diǎn)。
標(biāo)簽: LabVIEW 低噪聲放大器 增益 自動(dòng)測量
上傳時(shí)間: 2015-01-02
上傳用戶:bensonlly
低功耗 角度測量儀
標(biāo)簽: 大學(xué) 傾角測量儀 超低功耗 技術(shù)報(bào)告
上傳時(shí)間: 2013-11-08
上傳用戶:tuilp1a
介紹了超聲波測距系統(tǒng)原理,針對超聲波測距系統(tǒng)中常用的40 kHz超聲波信號(hào),提出了超聲波接收電路設(shè)計(jì)原則,采用了集成運(yùn)放OP27構(gòu)成的同相放大器、儀表放大器、CX20106A紅外接收芯片3種方案來檢測超聲波信號(hào),設(shè)計(jì)了3種方法對應(yīng)的接收電路,分析了各自的特點(diǎn)。
標(biāo)簽: 超聲波測距系統(tǒng) 接收電路
上傳時(shí)間: 2013-10-15
上傳用戶:時(shí)代將軍
探討了radon變換在低信噪比圖像特征檢測的適用性!分析了radon變換變換的優(yōu)勢與不足!并從信息融合的角度出發(fā)!提出了radon變換補(bǔ)充的應(yīng)用策略!對低信噪比的機(jī)場跑道圖像進(jìn)行了驗(yàn)證!顯示出較好的檢測效果.
上傳時(shí)間: 2015-01-03
上傳用戶:herog3
設(shè)計(jì)了基于CPLD的低功耗溫度存儲(chǔ)式測試系統(tǒng);運(yùn)用鎢錸熱電偶溫度傳感器匹配先進(jìn)的電源管理模塊,并結(jié)合動(dòng)態(tài)存儲(chǔ)測試技術(shù),能夠應(yīng)用于環(huán)境條件比較差的惡劣環(huán)境中,在可靠可信、微功耗的基礎(chǔ)上能得到較好的實(shí)驗(yàn)數(shù)據(jù)。
標(biāo)簽: CPLD 低功耗 溫度測試系統(tǒng)
上傳時(shí)間: 2013-11-02
上傳用戶:huyiming139
在集成電路內(nèi)建自測試的過程中,電路的測試功耗通常顯著高于正常模式產(chǎn)生的功耗,因此低功耗內(nèi)建自測試技術(shù)已成為當(dāng)前的一個(gè)研究熱點(diǎn)。為了減少被測電路內(nèi)部節(jié)點(diǎn)的開關(guān)翻轉(zhuǎn)活動(dòng)率,研究了一種隨機(jī)單輸入跳變(Random Single Input Change,RSIC)測試向量生成器的設(shè)計(jì)方案,利用VHDL語言描述了內(nèi)建自測試結(jié)構(gòu)中的測試向量生成模塊,進(jìn)行了計(jì)算機(jī)模擬仿真并用FPGA(EP1C6Q240C8)加以硬件實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果證實(shí)了這種內(nèi)建自測試原理電路的正確性和有效性。
上傳時(shí)間: 2013-10-08
上傳用戶:llwap
提出了一種基于核心處理單元為Altera NiosⅡ的SoPC的智能低應(yīng)變反射波檢測系統(tǒng)。介紹了低應(yīng)變反射波檢測法,探討了系統(tǒng)具體的軟硬件設(shè)計(jì)。系統(tǒng)的主要目的是使復(fù)雜電子系統(tǒng)可在單塊FPGA上實(shí)現(xiàn),該系統(tǒng)在基樁完整性檢測中具有廣闊的應(yīng)用前景,并能通過適當(dāng)改進(jìn),應(yīng)用于其他工程檢測中。
標(biāo)簽: SoPC 反射波 檢測系統(tǒng)
上傳時(shí)間: 2013-11-20
上傳用戶:二驅(qū)蚊器
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1