亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

低壓電阻

  • 基于Pspice的低通濾波器優(yōu)化設(shè)計與仿真分析

    高性能濾波器是現(xiàn)代信號處理的一種基本電路,傳統(tǒng)的設(shè)計思想和方法運算量大,存在優(yōu)化復雜的缺點。本文采用Pspice 的仿真優(yōu)化工具對二階低通濾波器基于通帶寬度的目標進行了優(yōu)化和仿真,結(jié)果表明優(yōu)化目標和仿

    標簽: Pspice 低通濾波器 優(yōu)化設(shè)計 仿真分析

    上傳時間: 2013-06-25

    上傳用戶:1134473521

  • 低速率語音聲碼器的研究與實現(xiàn)

    數(shù)字語音通信是當前信息產(chǎn)業(yè)中發(fā)展最快、普及面最廣的業(yè)務(wù)。語音信號壓縮編碼是數(shù)字語音信號處理的一個方面,它和通信領(lǐng)域聯(lián)系最為密切。在現(xiàn)有的語音編碼中,美國聯(lián)邦標準混合激勵線性預測(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質(zhì)量,具有廣闊的應用前景。 FPGA作為一種快速、高效的硬件平臺在數(shù)字信號處理和通信領(lǐng)域具有著獨特的優(yōu)勢。現(xiàn)代大容量、高速度的FPGA一般都內(nèi)嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實現(xiàn)數(shù)字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測試及硬件升級。 本論文闡述了一種基于FPGA的混合激勵線性預測聲碼器的研究與設(shè)計。首先介紹了語音編碼研究的發(fā)展狀況以及低速率語音編碼研究的意義,接著在對MELP算法進行深入分析的基礎(chǔ)上,提出了利用DSP Builder在Matlab中建模的思路及實現(xiàn)過程,最后本文把重點放在MELP聲碼器的編解碼器設(shè)計上,利用DSP Builder、QuartusⅡ分別設(shè)計了其中的濾波器、分幀加窗處理、線性預測分析等關(guān)鍵模塊。 在Simulink環(huán)境下運用SignalCompiler對編解碼系統(tǒng)進行功能仿真,為了便于仿真,系統(tǒng)中沒有設(shè)計的模塊在Simulink中用數(shù)學模型代替,仿真結(jié)果表明,合成語音信號與原始信號很好的擬合,系統(tǒng)編解碼后語音質(zhì)量基本良好。

    標簽: 低速 語音 聲碼器

    上傳時間: 2013-06-02

    上傳用戶:lili1990

  • 基于FPGA的高速FIR數(shù)字濾波器設(shè)計

    本論文設(shè)計了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結(jié)構(gòu),根據(jù)濾波器的性能要求選擇窗函數(shù)、確定系數(shù),在算法上為了滿足數(shù)字濾波器的要求,對系數(shù)放大512倍并取整,并用Matlab對數(shù)字濾波器原理進行了證明。同時簡述了EDA技術(shù)和FPGA設(shè)計流程。 其次,論文說明了FIR數(shù)字濾波器模塊的劃分,并用Verilog語言在Modelsim環(huán)境下進行了功能測試。對于數(shù)字濾波器系數(shù)中的-1,-2,4這些簡單的系數(shù)乘法直接進行移位和取反,可以極大的節(jié)省資源和優(yōu)化設(shè)計。而對普通系數(shù)乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速實現(xiàn)了乘積的運算;另外,在本設(shè)計進行部分積累加時,采用舍取冗余位,主要是根據(jù)設(shè)計時已對系數(shù)進行了放大,而輸出時又要將結(jié)果相應的縮小,所以在累加時,提前對部分積縮小,從而減少了運算量,從時間和資源上都得到了優(yōu)化。 論文的最后分別用Modelsim和Quartus II進行了FIR數(shù)字濾波器的前仿真和后仿真,將仿真的結(jié)果和Matlab中原理驗證時得到的理想值進行了比較,并對所產(chǎn)生的誤差進行了分析。仿真結(jié)果表明:本16階FIR數(shù)字濾波器設(shè)計能夠?qū)崿F(xiàn)截止頻率為1MHz的低通濾波,并且工作頻率可達150MHz以上。

    標簽: FPGA FIR 數(shù)字 濾波器設(shè)計

    上傳時間: 2013-07-15

    上傳用戶:lanwei

  • 基于Matlab的IIR數(shù)字低通濾波器

    本文介紹了用MATLAB 分析、設(shè)計、和實現(xiàn)IIR數(shù)字低通濾波器的方法。并依據(jù)IIR型數(shù)字濾波器設(shè)計的傳統(tǒng)方法,利用MATLAB工具采用兩種不同的方法快速有效的實現(xiàn)了對IIR數(shù)字濾波器的設(shè)計. 關(guān)鍵詞:MATLAB IIR數(shù)字低通濾波器

    標簽: Matlab IIR 數(shù)字 低通濾波器

    上傳時間: 2013-08-05

    上傳用戶:ljthhhhhh123

  • 可重構(gòu)24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號轉(zhuǎn)換為高精度的模擬信號(大于等于16位)。采用這一架構(gòu)進行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點,例如極低的失配噪聲和更高的可靠性,便于實現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無法達到的精度和動態(tài)范圍。在高精度測量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應用價值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實現(xiàn)了一個具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現(xiàn)方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計與實現(xiàn)存在較大的難度。本文綜合大量文獻中的經(jīng)驗原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計流程;并據(jù)此設(shè)計了達到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實現(xiàn)結(jié)構(gòu)。分析表明,與其他常見的∑-△調(diào)制器實現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡單、運算單元少等優(yōu)點;此外在同樣信號采樣率下,調(diào)制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯(lián)組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過采樣比和調(diào)制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現(xiàn)對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實現(xiàn)和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特數(shù)據(jù)轉(zhuǎn)換應用的分辨率要求。

    標簽: FPGA bit DAC 24

    上傳時間: 2013-07-08

    上傳用戶:從此走出陰霾

  • 光伏低電壓穿越

    光伏低電壓穿越資料 介紹光伏并網(wǎng)中低電壓解決辦法

    標簽: 光伏 低電壓

    上傳時間: 2013-04-24

    上傳用戶:吳之波123

  • 基于磁阻傳感器的電子羅盤設(shè)計

    · 摘要:  社會生產(chǎn)、生活的許多方面需要用到地磁定向,本文以磁阻傳感器為基礎(chǔ),組合加速度計、溫度傳感器、A/D轉(zhuǎn)換芯片(ADS8364)以及DSP微控制器(MC56F8366)等器件構(gòu)建了一個具有傾角補償?shù)碾娮恿_盤,試驗表明該系統(tǒng)具有良好的指向能力.  

    標簽: 磁阻傳感器 電子羅盤

    上傳時間: 2013-07-09

    上傳用戶:lw4463301

  • 基于TMS320F240的開關(guān)磁阻調(diào)速系統(tǒng)設(shè)計

    · 摘要:  以四相8/6極、5.5KW開關(guān)磁阻電動機(SRM)為研究對象,設(shè)計了一種結(jié)構(gòu)簡單、性能可靠的開關(guān)磁阻電機調(diào)速(SRD)系統(tǒng).該系統(tǒng)采用TMS320F240為主控單元,詳細介紹了功率電路和控制器的結(jié)構(gòu)組成和工作原理,采用了改進型的不對稱半橋結(jié)構(gòu)的功率變換器,并針對EXB841的不足之處加以改進.實驗表明此系統(tǒng)不僅結(jié)構(gòu)簡單,而且運行效果良好.  

    標簽: 320F F240 TMS 320

    上傳時間: 2013-04-24

    上傳用戶:離殤

  • 交流電機低諧波繞組及程序設(shè)計

    ·交流電機低諧波繞組及程序設(shè)計

    標簽: 交流電機 低諧波 繞組 程序設(shè)計

    上傳時間: 2013-06-10

    上傳用戶:chitu38

  • 基于Melp的低速率語音編解碼算法實現(xiàn)博士論文

    ·基于Melp的低速率語音編解碼算法實現(xiàn)博士論文

    標簽: Melp 低速 語音編解碼 算法

    上傳時間: 2013-06-11

    上傳用戶:talenthn

主站蜘蛛池模板: 东乌| 南城县| 闽清县| 高阳县| 尼勒克县| 溆浦县| 友谊县| 高淳县| 彭州市| 博乐市| 介休市| 西平县| 东源县| 河曲县| 南和县| 双鸭山市| 论坛| 新津县| 宁德市| 格尔木市| 常德市| 濮阳县| 馆陶县| 白山市| 江华| 广丰县| 揭阳市| 山西省| 六枝特区| 文山县| 怀仁县| 通州市| 镇平县| 集贤县| 洛浦县| 阿克陶县| 嘉祥县| 石首市| 南乐县| 喀什市| 南岸区|