MSP430F2013的超低功耗運(yùn)動(dòng)檢測(cè)儀功能描述
標(biāo)簽: F2013 2013 430F MSP
上傳時(shí)間: 2014-11-05
上傳用戶:小草123
此壓縮文檔為CC1000極低功耗單片收發(fā)IC簡(jiǎn)介
標(biāo)簽: 1000 CC 文檔 收發(fā)
上傳時(shí)間: 2013-12-24
上傳用戶:蠢蠢66
一篇關(guān)于低功耗FPGA的博士論文,主要考慮了設(shè)計(jì)的可實(shí)現(xiàn)性和安全性
標(biāo)簽: FPGA 低功耗 論文
上傳時(shí)間: 2015-10-10
上傳用戶:zhengzg
本文設(shè)計(jì)的嵌入式電梯自動(dòng)語(yǔ)音報(bào)站系統(tǒng)具有可靠性、低成本、低功耗、通用性的特點(diǎn),經(jīng)簡(jiǎn)單的改造,可以用于其他相關(guān)領(lǐng)域中。
標(biāo)簽: 嵌入式 可靠性 低功耗 電梯
上傳時(shí)間: 2015-10-23
上傳用戶:氣溫達(dá)上千萬(wàn)的
瑞士u-blox公司生產(chǎn)的GPS模塊型號(hào)為L(zhǎng)EA-4A。LEA-4A是一款采用Antaris4接收機(jī)技術(shù)的低功耗16信道工業(yè)級(jí)GPS模塊
標(biāo)簽: GPS LEA Antaris4 u-blox
上傳時(shí)間: 2014-01-22
上傳用戶:lhc9102
ARM體系結(jié)構(gòu)與編程 作者:杜春雷 譯者:杜春雷 出版社:清華大學(xué)出版社 【內(nèi)容介紹】 ARM處理器是一種16/32位的高性能、低成本、低功耗的嵌入式RISC微處理器,由ARM公司設(shè)計(jì),然后授權(quán)給各半導(dǎo)體廠商生產(chǎn),它目前已經(jīng)成為應(yīng)用最為廣泛的嵌入式處理器。 本書分14章對(duì)ARM處理器的體系結(jié)構(gòu)、指令系統(tǒng)和開發(fā)工具作了比較全面的介紹。其中包括ARM體系介紹、ARM程序設(shè)計(jì)模型、ARM匯編語(yǔ)言程序設(shè)計(jì)、ARM C/C++語(yǔ)言程序設(shè)計(jì)、ARM連接器的使用、ARM集成開發(fā)環(huán)境CodeWarriorIDE的介紹及高性能的調(diào)怨ぞ逜DW的使用。并在此基礎(chǔ)之上介紹一些典型的基于ARM體系的嵌入式應(yīng)用系統(tǒng)設(shè)計(jì)時(shí)的基本技術(shù)。通過閱讀本書可以使讀者掌握開發(fā)基于ARM的應(yīng)用系統(tǒng)的各方面的知識(shí)。 第1章 ARM概述及其基本編程模型 第2章 ARM指令分類及其尋址方式 第3章 ARM指令集介紹 第4章 ARM匯編語(yǔ)言程序設(shè)計(jì) 第5章 ARM存儲(chǔ)系統(tǒng) 第6章 ATPCS介紹 第7章 ARM程序和Thumb程序混合使用 第8章 C\ C++C以及匯編語(yǔ)言的混合編程 第9章 異常中斷處理 第10章 ARM C/C++編譯器 第11章 ARM連接器 第12章 嵌入式應(yīng)用程序示例 第13章 使用CodeWarrior 第14章 ARM體系中的調(diào)試方法
標(biāo)簽: ARM RIS 出版社 16
上傳時(shí)間: 2015-11-20
上傳用戶:Divine
51單片機(jī)低功耗地溫檢測(cè)的上位機(jī)軟件 通過串口讀取單片機(jī)ROM存儲(chǔ)的溫度數(shù)據(jù)并具有畫出圖象、記錄測(cè)試時(shí)間、保存為文檔保存等功能
標(biāo)簽: ROM 51單片機(jī) 低功耗 上位機(jī)
上傳時(shí)間: 2015-11-27
上傳用戶:1583060504
一篇關(guān)于SoC低功耗設(shè)計(jì)的文檔,SoC低功耗設(shè)計(jì)技術(shù)發(fā)展綜述
標(biāo)簽: SoC 低功耗設(shè)計(jì) 文檔
上傳時(shí)間: 2015-11-28
上傳用戶:wfl_yy
中文版SP708S低功耗微處理器外圍監(jiān)控器件
標(biāo)簽: 708S 708 SP 低功耗
上傳時(shí)間: 2013-12-30
上傳用戶:wendy15
三篇關(guān)于Viterbi FPGA編譯碼器的優(yōu)化設(shè)計(jì)文檔: 1、Viterbi譯碼器的FPGA設(shè)計(jì)實(shí)現(xiàn)與優(yōu)化.pdf 2、Viterbi譯碼器的低功耗設(shè)計(jì).pdf 3、基于FPGA的高速并行Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
標(biāo)簽: Viterbi FPGA Vit
上傳時(shí)間: 2013-11-27
上傳用戶:邶刖
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1