亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

低信噪比

  • 采用低成本FPGA實現高效的低功耗PCIe接口

      白皮書:采用低成本FPGA實現高效的低功耗PCIe接口   了解一個基于DDR3存儲器控制器的真實PCI Express® (PCIe®) Gen1x4參考設計演示高效的Cyclone V FPGA怎樣降低系統總成本,同時實現性能和功耗目標。點擊馬上下載!

    標簽: FPGA PCIe 低功耗 接口

    上傳時間: 2013-11-16

    上傳用戶:huangld

  • Verilog_實現任意占空比、任意分頻的方法

    Verilog_實現任意占空比、任意分頻的方法

    標簽: Verilog 分頻

    上傳時間: 2013-11-07

    上傳用戶:JasonC

  • Cyclone V FPGA:采用低功耗28nm FPGA減少總系統成本

            本文主要介紹Cyclone V FPGA的一個很明顯的特性,也可以說是一個很大的優勢,即:采用低功耗28nm FPGA減少總系統成本

    標簽: FPGA Cyclone 28 nm

    上傳時間: 2013-10-26

    上傳用戶:huxiao341000

  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達到均衡;   (2)包括低功耗6G和10G串行收發器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場上支持10.3125Gbps收發器技術、功耗最低的中端FPGA。

    標簽: Arria FPGA V系列 芯片

    上傳時間: 2013-10-26

    上傳用戶:wsq921779565

  • 基于FPGA的多功能多路舵機控制器的實現

    伺服舵機作為基本的輸出執行機構廣泛應用于 遙控航模以及人形機器人的控制中。舵機是一種位 置伺服的驅動器,其控制信號是PWM信號.,利 用占空比的變化改變舵機的位置,也可使用FPGA、 模擬電路、單片機來產生舵機的控制信號舊。應 用模擬電路產生PWM信號,應用的元器件較多, 會增加電路的復雜程度;若用單片機產生PWM信 號,當信號路數較少時單片機能滿足要求,但當 PWM信號多于4路時,由于單片機指令是順序執 行的,會產生較大的延遲,從而使PWM信號波形 不穩,導致舵機發生顫振。

    標簽: FPGA 多功能 多路 舵機

    上傳時間: 2014-12-28

    上傳用戶:ainimao

  • 基于FPGA的全新數字化PCM中頻解調器設計

    為了對中頻PCM信號進行直接解調,提出一種全新的數字化PCM中頻解調器的設計方法。在實現過程中,采用大規模的FPGA芯片對位幀同步器進行了融合,便于設備的集成化和小型化。這種新型的中頻解調器比傳統的基帶解調器具有硬件成本低和誤碼率低等優點。

    標簽: FPGA PCM 數字化 中頻

    上傳時間: 2013-12-17

    上傳用戶:ddddddos

  • WP245 - 使用Virtex-5系列FPGA獲得更高系統性能

    Virtex™-5 器件包括基于第二代高級硅片組合模塊 (ASMBL™) 列架構的多平臺 FPGA 系列。集成了為獲得最佳性能、更高集成度和更低功耗設計的若干新型架構元件,Virtex-5 器件達到了比以往更高的系統性能水平。

    標簽: Virtex FPGA 245 WP

    上傳時間: 2013-10-29

    上傳用戶:long14578

  • WWP248 - 移植到Virtex-5 FPGA的指南

      由于Virtex-5 器件的基礎架構與以往的FPGA 器件不同,因此,要為特定設計選擇合適的Virtex-5 器件并非易事。大多數情況下,設計應采用類似的陣列大小(器件數量)并且比以前的目標器件至少低一個速度級別(如從中速級別到慢速級別)。但是,這種建議對于有些情況卻并不適用。本節將介紹一些會影響Virtex-5 FPGA 器件選擇標準的設計風格和特征。

    標簽: Virtex FPGA WWP 248

    上傳時間: 2013-10-18

    上傳用戶:yuyizhixia

  • 在FPGA中基于信元的FIFO設計方法實戰方法

      設計工程師通常在FPGA上實現FIFO(先進先出寄存器)的時候,都會使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對性變差,某些情況下會變得不方便或者將增加硬件成本。此時,需要進行自行FIFO設計。本文提供了一種基于信元的FIFO設計方法以供設計者在適當的時候選用。這種方法也適合于不定長包的處理。

    標簽: FPGA FIFO 信元 設計方法

    上傳時間: 2014-01-13

    上傳用戶:mengmeng444425

  • 基于FPGA和CMX589A的GMSK調制器設計與實現

    GMSK信號具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動突發通信系統。根據GMSK調制的特點,提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調制器的設計方案,并給出了方案的具體實現,包括系統結構、利用CMX589A實現的高斯濾波器、 FPGA實現的調制指數為O.5的FM調制器以及控制器。對系統功能和性能測試結果表明,指標符合設計要求,工作穩定可靠。 關鍵詞:GMSK;DDS;FM調制器;FPGAl 引 言 由于GMSK調制方式具有很好的功率頻譜特性,較優的誤碼性能,能夠滿足移動通信環境下對鄰道干擾的嚴格要求,因此成為GSM、ETS HiperLANl以及GPRS等系統的標準調制方式。目前GMSK調制技術主要有兩種實現方法,一種是利用GMSK ASIC專用芯片來完成,典型的產品如FX589或CMX909配合MC2833或FX019來實現GMSK調制。這種實現方法的特點是實現簡單、基帶信 號速率可控,但調制載波頻率固定,沒有可擴展性。另外一種方法是利用軟件無線電思想采用正交調制的方法在FPGA和DSP平臺上實現。其中又包括兩種實現 手段,一種是采用直接分解將單個脈沖的高斯濾波器響應積分分成暫態部分和穩態部分,通過累加相位信息來實現;另一種采用頻率軌跡合成,通過采樣把高斯濾波 器矩形脈沖響應基本軌跡存入ROM作為查找表,然后通過FM調制實現。這種利用軟件無線電思想實現GMSK調制的方法具有調制參數可變的優點,但由于軟件 設計中涉及到高斯低通濾波、相位積分和三角函數運算,所以調制器參數更改困難、實現復雜。綜上所述,本文提出一種基于CMX589A和FPGA的GMSK 調制器設計方案。與傳統實現方法比較具有實現簡單、調制參數方便可控和軟件剪裁容易等特點,適合于CDPD、無中心站等多種通信系統,具有重要現實意義。

    標簽: FPGA 589A GMSK CMX

    上傳時間: 2013-10-24

    上傳用戶:thesk123

主站蜘蛛池模板: 寿光市| 满城县| 额济纳旗| 确山县| 定边县| 广元市| 永吉县| 穆棱市| 石柱| 烟台市| 平顶山市| 阳曲县| 德阳市| 吉林省| 新绛县| 宁强县| 南开区| 开封县| 岳阳县| 贵德县| 定兴县| 固始县| 施甸县| 武平县| 宁国市| 哈尔滨市| 微山县| 耒阳市| 中山市| 大石桥市| 大兴区| 惠州市| 师宗县| 衡山县| 泗洪县| 长葛市| 菏泽市| 安徽省| 桐城市| 南安市| 资源县|