作為世界上發展最快的可再生能源,風能受到了世界各國的關注。隨著風機數量的增加,研究電網故障時風力發電機的動態響應特性越來越重要。 本文以“3.2MW永磁風力發電機系統分析”為工程背景,旨在研究3.2MW永磁風力發電機及其系統在各種正常和非正常工況下的動態性能,分析變流系統和控制方法對電機性能的影響,為電機的優化設計提供參考。 首先,在對永磁風力發電機的基本理論進行論述的基礎上,分析了變轉速變槳距控制策略,并基于Matlab/Simulink建立了風力發電機模型,通過仿真分析了最大功率跟蹤和變槳距控制下發電機的性能。 其次,研究了雙PWM變流系統電機側變流器和網側變流器的控制方法,并基于Matlab/Simulink搭建了基于轉速外環、電流內環雙PI調節器的電機側控制器模型及基于電網電壓定向的電壓外環、電流內環控制的網側控制器模型。 最后,基于Matlab/Simulink對電網短路及電網電壓跌落下不同控制方法下的永磁風力發電機系統的動態性能進行仿真;并對永磁風力發電機機端短路下的運行性能進行仿真,結果表明:網側變流器的電流變化以及直流母線的電壓波動對永磁風力發電機系統的動態性能影響較大,通過控制網側變流器電流、直流母線電壓的穩定,可以有效提高永磁風力發電機系統的動態性能;給定的電機設計參數符合短路電流倍數要求;永磁風力發電機通過變流裝置并網可大大減小故障對發電機的沖擊。
上傳時間: 2013-04-24
上傳用戶:nanjixehun
風能作為一種清潔可再生能源,迅速發展,已經成為世界新能源最主要的發展方向之一。風力發電系統按照容量可以分為小型風力發電系統和大型風力發電系統,按照是否并網又分為離網系統和并網系統,文章著重研究小型并網風力發電系統。 本文在分析國內外風力發電系統的現狀以及風電產業現狀的基礎上,研究了風力發電系統的總體結構、風力機的主要機型以及發電系統的分類。通過研究風力機和永磁同步發電機各自的特性,基于它們的數學模型分別建立了各自的仿真模型。基于上述仿真模型,分別建立了整個電壓源型逆變器并網風力發電系統和電流源型逆變器并網風力發電系統的仿真模型。 在風力發電并網系統中,并網逆變器是核心部分,可以分為電流源型逆變器和電壓源型逆變器。本文研究了三相電壓源型逆變器實現并網所采用的控制方法,包括空間矢量調制法和鎖相環技術。針對電流源型并網逆變器風力發電系統,研究了PWM電流源型整流器的空間矢量調制和PWM電流源型逆變器的三種脈寬調制策略。 文中電壓源型逆變器并網風力發電系統的仿真模型,采用BOOST變換器穩定逆變器輸入直流電壓,采用SPWM方法控制電壓源型逆變器實現風機的并網;在電流源型逆變器并網風力發電系統仿真模型中,用空間矢量調制方法控制PWM電流源型整流器和用SPWM控制電流源型逆變器的方法實現了系統的并網。本文對采用的控制方法進行了仿真驗證,比較了兩種并網系統的并網優缺點,最后對兩種并網逆變器的區別進行了總結。
上傳時間: 2013-06-29
上傳用戶:wyaqy
統一潮流控制器(UPFC)作為一種典型的FACTS裝置,綜合了FACTS元件的多種靈活控制手段,能同時或選擇地控制線路的基本參數(電壓、阻抗、相角),也可交替地控制線路上的有功和無功潮流,還可獨立地提供可控的并聯無功補償。因此UPFC被認為是最有創造性,功能最強大的FACTS元件。 首先,本文詳細分析了統一潮流控制器的基本結構和工作原理。采用開關函數法建立了電壓源型變流器的數學模型,并推導了統一潮流控制器在abc三相坐標系和dq旋轉坐標系下的數學模型,該模型考慮到直流環節電容儲能的動態變化過程,從而使其更適合于系統的動態特性分析。本文討論的UPFC控制采用基于兩相旋轉坐標系下的非線性解耦控制方案,在UPFC的精確模型下具有可快速跟蹤給定值的優點,且在dq坐標系下可以實現有功和無功功率的獨立控制;在電容電壓PI調節中加入電流反饋,使其更接近真實值。 其次,本論文在分析UPFC數學模型的基礎上建立了UPFC在MATLAB平臺上的仿真模型;然后利用MATLAB建立了三相環形電力系統,將UPFC模型應用到該系統中,著重研究了UPFC對電網電能質量的影響。首先研究了UPFC對故障系統中電網功率的影響以及UPFC對提高故障系統功率穩定性的作用;同時,對UPFC能夠抑制無故障系統中系統接入電網時的功率沖擊進行了研究。最后,通過仿真波形研究了UPFC對電網故障中電壓跌落的補償作用以及UPFC對正常系統電壓的影響,結果發現,UPFC可以保持故障中的系統電壓為正弦波。
上傳時間: 2013-04-24
上傳用戶:1406054127
異步電動機的軟起動研究,是一項重要的研究課題。本文以分級變頻理論為基礎,利用數學分析的方法對分級變頻的子頻率系統進行了深入的研究,總結了各級子頻率系統的電壓相序情況以及最優的觸發角度。并且對傳統異步電動機軟起動器的主電路結構進行了改進,提出了從較低頻率開始分五級起動的分級變頻調壓軟起動形式,而且各級子頻率的起動都能實現最優的正序電壓組合,保證了起動轉矩的最大化。通過對分級變頻調壓軟起動形式的建模和仿真試驗,證明了此方法可以在降低起動電流的同時實現異步電機的高轉矩起動,驗證了此方法的有效性和可行性。基于以上研究的成果,本文介紹了以TMS320LF2407ADSP芯片為核心的軟起動軟硬件設計方法。最后對本課題的進一步研究提出了展望。
上傳時間: 2013-04-24
上傳用戶:assss
有源電力濾波器(Active Power Filter,簡稱 APF)是近年來治理電力系統諧波污染的非常有效的裝置。眾所周知,電力電子裝置和非線性負載的廣泛使用,使諧波電流和無功電流大量注入電網,嚴重威脅電網和電氣設備的安全運行與正常使用,并且產生大量的能源浪費。隨著我國“十一五”規劃中關于建設節約型社會的戰略方針的提出,應用APF進行諧波和無功治理的研究工作將會有很廣闊的應用前景。 本文闡述了有源電力濾波器的基本原理,介紹了當前主要的幾種APF的分類以及電路拓撲結構,分別對三相三線和三相四線制APF的結構進行分析,建立了兩種數學模型,指出三相三線制APF在實際供電系統中應用的局限性。本文介紹了三種當前廣泛采用的電流控制方法和一種比較先進的空間矢量控制方法。對于APF系統的核心--諧波檢測,本文介紹了三種諧波檢測理論,著重對本文設計的APF所采用的瞬時無功功率理論進行詳細的理論分析,在MATLAB軟件中建立一個三相四線制基于瞬時無功功率理論的APF系統仿真模型,驗證瞬時無功功率理論的可行性。 在進行大量理論分析和驗證的基礎上,設計一臺采用單片機和DSP雙CPU的有源電力濾波器。硬件上設計單片機的時鐘電路、仿真器接口電路;設計DSP的時鐘電路,外接存儲器擴展電路;設計APF系統的電壓周期檢測電路,電流絕對值轉換電路等等。軟件上編寫單片機的主程序和中斷程序、DSP的主程序和啟動搬運程序,調試并給電進行實際測試和實驗分析。
上傳時間: 2013-04-24
上傳用戶:zuozuo1215
本課題來源于企業委托開發項目:大功率兩電平矢量控制變頻器的開發。課題以感應電動機變頻調速系統的產品化開發為目標,對感應電動機參數離線辨識技術和控制器進行了研究和試驗。本人除了參加整體系統的設計和制作任務外,獨立完成了參數離線辨識工作。文章介紹了一種實用的參數離線辨識方法,在綜合各種控制策略基礎上給出了一套基于DSP的數字化解決方案,通過整機進行了軟硬件調試,實現了設計目標。為產品化打下一定的基礎。 論文第1章介紹了矢量控制以及坐標變換,分析了電動機參數對矢量控制的影響,通過Matlab仿真了電動機參數變化對變頻器輸出的影響。 第2章對辨識主要介紹了參數辨識的算法,對感應電機靜態數學模型進行了化簡,得到各個參數與電壓電流之間的關系方程。通過單相直流試驗和單相交流試驗辨識電動機參數。采用迭代算法計算出非線性方程的數值,還介紹了一種基于電壓電流瞬時值計算電動機功率因數的方法。 第3章對控制器進行了研究,對當前比較先進的自抗擾控制,自適應控制,基于非線性的逆控制等控制策略進行了綜述。最后對基于PI轉速調節器的間接矢量控制系統進行了仿真,并給出了仿真結果。 第4章介紹了實驗室自主開發的基于TI公司DSP TMS320F2812的通用交流調速試驗裝置。根據通用試驗裝置的設計要求設計了控制板電路,電源板電路,功率板電路等電路,進行了調試,并應用到試驗之中,性能達到要求。 第5章介紹了整個系統的功能軟件設計和功能試驗結果,給出了部分程序流程圖和裝置的基本功能試驗波形。 最后就課題的研究進行了整體總結,為將來的后續研究提出建議。
上傳時間: 2013-06-25
上傳用戶:hehuaiyu
隨著中國二代導航系統的建設,衛星導航的應用將普及到各個行業,具有自主知識產權的衛星導航接收機的研究與設計是該領域的一個研究熱點。在接收機的設計中,對于成熟技術將利用ASIC芯片進行批量生產,該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術,特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產。本課題就是基于FPGA研究GPS并行捕獲技術的硬件電路,著重進行了其中一個捕獲通道的設計和實現。 GPS信號捕獲時間是影響GPS接收機性能的一個關鍵因素,尤其是在高動態和實時性要求高的應用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關法基礎上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統進行總體功能劃分和結構設計,并采用自底向上的方法對系統進行功能實現和驗證。 本課題以Xilinx公司的Spartan3E開發板為硬件開發平臺,以ISE9.2i為軟件開發平臺,采用Verilog HDL編程實現該系統。并利用Nemerix公司的GPS射頻芯片NJ1006A設計制作了GPS中頻信號產生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數字中頻信號。 本課題主要是基于采樣率變換和FFT實現對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設計時,合理地采用FPGA設計思想與技巧優化系統。基于實用性的要求,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現原理、實現結構以及仿真結果。并達到降低系統硬件資源,能夠快速、高效地實現對GPS C/A碼捕獲的要求。 本研究是導航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術研究”中關于接收機信號捕獲算法的一部分,對接收機的設計具有一定的參考價值。
上傳時間: 2013-07-22
上傳用戶:user08x
擴頻通信技術因為具有較強的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強的多址能力和高精度測量等優點,在軍事抗干擾和個人通信業務中得到了很大的發展。尤其是基于擴頻理論的CDMA通信技術成為國際電聯規定的第三代移動通信系統的主要標準化建議后,標志著擴頻通信技術在民用通信領域的應用進入了新階段。 近年來,隨著微電子技術和電子設計自動化(EDA)技術的迅速發展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設計方便靈活等特點廣泛應用于數字信號處理領域。 本論文正是采用基于FPGA硬件平臺來實現了一個直接序列擴頻通信基帶系統,該系統的實現涉及擴頻通信和有關FPGA的相關知識,以及實現這些模塊的VHDL硬件描述語言和QuartusⅡ開發平臺,目標是實現一個集成度高、靈活性強、并具有較強的數據處理能力的擴頻通信基帶系統。 本論文中首先對擴頻通信的基礎理論做了探討,著重對直序擴頻的理論進行了分析;其次根據理論分析,設計了全數字直接序列擴頻基帶系統的結構,完成了擴頻序列的產生、信息碼的輸入和擴頻。重點完成了對基帶擴頻信號的相關解擴和幾種同步捕獲電路的設計,將多種專用芯片的功能集成在一片大規模FPGA芯片上。在論文中列出了部分模塊的VHDL程序,并在QuartusⅡ仿真平臺上完成各部分模塊的功能仿真。
上傳時間: 2013-04-24
上傳用戶:chenjjer
作為性能優異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應用界的關注。TD—SCDMA是我國擁有自主知識產權的3G通信標準,該標準把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢,因此限制了Turbo碼的實際應用。因此有必要研究如何將現有的Turbo碼譯碼算法進行簡化,加速,使其轉化成為適合在硬件上實現的算法,將實驗室的理論研究成果轉化成為硬件產品。 論文主要的研究內容有以下兩點: 其一,提出信道自適應迭代譯碼方案。在事先設定最大迭代次數的情況下,自適應Turbo碼譯碼算法能夠根據信道的變化自動調整迭代次數。 仿真結果表明:該自適應迭代譯碼方案能夠根據信道的變化自動調整迭代次數,在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時間,明顯提高譯碼速度。 其二,根據得到的信道自適應迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺,使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應迭代譯碼算法轉化成為硬件設計實現,得到硬件電路,并對得到的譯碼器硬件電路進行測試。 測試結果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實驗仿真基本一致。
上傳時間: 2013-05-31
上傳用戶:huyiming139
當今,移動通信正處于向第四代通信系統發展的階段,OFDM技術作為第四代數字移動通信(4G)系統的關鍵技術之一,被包括LTE在內的眾多準4G協議所采用。IDFT/DFT作為OFDM系統中的關鍵功能模塊,其精度對基帶解調性能產生著重大的影響,尤其對LTE上行所采用的SC_FDMA更是如此。為了使定點化IDFT/DFT達到較好的性能,本文采用數字自動增益控制(DAGC)技術,以解決過大輸入信號動態范圍所造成的IDFT/DFT輸出信噪比(SNR)惡化問題。 首先,本文簡單介紹了較為成熟的AAGC(模擬AGC)技術,并重點關注近年來為了改善其性能而興起的數字化AGC技術,它們主要用于壓縮ADC輸入動態范圍以防止其飽和。針對基帶處理中具有累加特性的定點化IDFT/DFT技術,進一步分析了AAGC技術和基帶DAGC在實施對象,實現方法等上的異同點,指出了基帶DAGC的必要性。 其次,根據LTE協議,搭建了從調制到解調的基帶PUSCH處理鏈路,并針對基于DFT的信道估計方法的缺點,使用簡單的兩點替換實現了優化,通過高斯信道下的MATLAB仿真,證明其可以達到理想效果。仿真結果還表明,在不考慮同步問題的高斯信道下,本文所搭建的基帶處理鏈路,采用64QAM進行調制,也能達到在SNR高于17dB時,硬判譯碼結果為極低誤碼率(BER)的效果。 再次,在所搭建鏈路的基礎上,通過理論分析和MATLAB仿真,證明了包括時域和頻域DAGC在內的基帶DAGC具有穩定接收鏈路解調性能的作用。同時,通過對幾種DAGC算法的比較后,得到的一套適用于實現的基帶DAGC算法,可以使IDFT/DFT的輸出SNR處于最佳范圍,從而滿足LTE系統基帶解調的要求。針對時域和頻域DAGC的差異,分別選定移位和加法,以及查表的方式進行基帶DAGC算法的實現。 最后,本文對選定的基帶DAGC算法進行了FPGA設計,仿真、綜合和上板結果說明,時域和頻域DAGC實現方法占用資源較少,容易進行集成,能夠達到的最高工作頻率較高,完全滿足基帶處理的速率要求,可以流水處理每一個IQ數據,使之滿足基帶解調性能。
上傳時間: 2013-05-17
上傳用戶:laozhanshi111