亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

以太網(wǎng)模塊

  • MDIO接口邏輯設(shè)計(jì)及其FPGA驗(yàn)證.rar

    隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來越大,集成度越來越高,工作頻率越來越快,但是芯片的設(shè)計(jì)能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計(jì)所面臨問題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對(duì)PHY器件的控制管理接口。隨著以太網(wǎng)技術(shù)的快速發(fā)展以及MAC應(yīng)用越來越廣泛,MDIO接口模塊的應(yīng)用也越來越多,因此將MDIO接口模塊設(shè)計(jì)成可重用的IP核對(duì)于以各種太網(wǎng)接口集成芯片的設(shè)計(jì)具有很重要的作用。 本文詳細(xì)描述了MDIO接口模塊IP核的設(shè)計(jì),介紹了該IP核的系統(tǒng)結(jié)構(gòu)以及各個(gè)子模塊的詳細(xì)設(shè)計(jì)方法,對(duì)此IP核進(jìn)行了仿真驗(yàn)證,最后進(jìn)行了FPGA測(cè)試,功能和性能達(dá)到了要求,最終通過了IP審核流程并且已成功應(yīng)用于企業(yè)的以太網(wǎng)接口芯片中。

    標(biāo)簽: MDIO FPGA 接口

    上傳時(shí)間: 2013-06-20

    上傳用戶:lishuoshi1996

  • AD421中文資料 (數(shù)模轉(zhuǎn)換器)

    文中主要介紹了高性能數(shù)模轉(zhuǎn)換器AIM21的工作原理及其在智能變送器的設(shè)計(jì)中的應(yīng)用。設(shè)計(jì)方案利用低功耗的16住單片機(jī)MSP430作為核心控制器,選用低功耗的外圍擴(kuò)展元器件,設(shè)計(jì)了具有4 20 mA

    標(biāo)簽: 421 AD 數(shù)模轉(zhuǎn)換器

    上傳時(shí)間: 2013-06-09

    上傳用戶:時(shí)代將軍

  • 共模電感器和差模電感器系列規(guī)格書

    共模電感器和差模電感器系列規(guī)格書

    標(biāo)簽: 共模電感器 差模電感器 規(guī)格書

    上傳時(shí)間: 2013-07-15

    上傳用戶:也一樣請(qǐng)求

  • 基于DSP/FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實(shí)現(xiàn)

    現(xiàn)代雷達(dá)系統(tǒng)廣泛采用脈沖壓縮技術(shù),用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達(dá)通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時(shí),采用相應(yīng)的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時(shí),數(shù)字信號(hào)處理技術(shù)的迅猛發(fā)展和廣泛應(yīng)用,為雷達(dá)脈沖壓縮處理的數(shù)字化實(shí)現(xiàn)提供了可能。 本文主要研究雷達(dá)多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實(shí)現(xiàn)。在匹配濾波理論的指導(dǎo)下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時(shí)寬在42μs以內(nèi)、帶寬在5MHz以下的線性調(diào)頻信號(hào)(LFM),非線性調(diào)頻信號(hào)(NLFM)和Taylor四相碼信號(hào),且技術(shù)指標(biāo)完全滿足實(shí)用系統(tǒng)的設(shè)計(jì)要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉(zhuǎn)換器AD10242設(shè)計(jì)高精度數(shù)據(jù)采集電路,為整個(gè)脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號(hào)輸入電路的優(yōu)化和差分輸入時(shí)鐘的產(chǎn)生,以實(shí)現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個(gè)脈壓系統(tǒng)正確穩(wěn)定地工作。同時(shí)以該FPGA生成雙口RAM,實(shí)現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設(shè)計(jì)基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運(yùn)算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進(jìn)行數(shù)據(jù)通信。各DSP還使用一個(gè)鏈路口連接到接口板DSP,將脈壓結(jié)果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設(shè)計(jì)輸出板電路,完成數(shù)據(jù)對(duì)齊、求模和數(shù)據(jù)向下一級(jí)的輸出,并產(chǎn)生模擬輸出。 (5)調(diào)試并改進(jìn)處理板和輸出板。

    標(biāo)簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時(shí)間: 2013-06-11

    上傳用戶:qq277541717

  • 基于FPGA的數(shù)據(jù)采集系統(tǒng)的SOPC實(shí)現(xiàn)

    本課題完成了基于FPGA的數(shù)據(jù)采集器以及IIC總線的模數(shù)轉(zhuǎn)換器部分、通訊部分的電路設(shè)計(jì)。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位軟處理器MicroBlaze;ⅡC總線的模數(shù)轉(zhuǎn)換采用Microchip公司的MCP3221芯片,通訊部分則在FPGA片內(nèi)用VHDL語言實(shí)現(xiàn)。通過上述設(shè)計(jì)實(shí)現(xiàn)了“準(zhǔn)單片化”的模擬量和數(shù)字量的數(shù)據(jù)采集和處理。 所設(shè)計(jì)的數(shù)據(jù)采集器可以和結(jié)構(gòu)類似的上位機(jī)通訊,本課題完成了在上位機(jī)中用VHDL語言實(shí)現(xiàn)的通信電路模塊。通過上述兩部分工作,將微處理器、數(shù)據(jù)存儲(chǔ)器、程序存儲(chǔ)器等數(shù)字邏輯電路均集成在同一個(gè)FPGA內(nèi)部,形成一個(gè)可編程的片上系統(tǒng)。FPGA片外僅為模擬器件和開關(guān)量驅(qū)動(dòng)芯片。FPGA內(nèi)部的硬件電路采用VHDL語言編寫;MCU軟核工作所需要的程序采用C語言編寫。多臺(tái)數(shù)據(jù)采集器與服務(wù)器構(gòu)成數(shù)據(jù)采集系統(tǒng)。服務(wù)器端軟件用VB開發(fā),既可以將實(shí)時(shí)采集的數(shù)據(jù)以數(shù)字方式顯示,也可以用更加直觀的曲線方式顯示。 由于數(shù)據(jù)采集器是所有自控類系統(tǒng)所必需的電路模塊,所以一個(gè)通用的片上系統(tǒng)設(shè)計(jì)可以解決各類系統(tǒng)的應(yīng)用問題,達(dá)到“設(shè)計(jì)復(fù)用”(DesignReuse)的目的。采用基于FPGA的SOPC設(shè)計(jì)的更加突出的優(yōu)點(diǎn)是不必更換芯片就可以實(shí)現(xiàn)設(shè)計(jì)的改進(jìn)和升級(jí),同時(shí)也可以降低成本和提高可靠性。

    標(biāo)簽: FPGA SOPC 數(shù)據(jù)采集系統(tǒng)

    上傳時(shí)間: 2013-07-12

    上傳用戶:a155166

  • FPGA在電機(jī)控制器中的應(yīng)用研究

    隨著國(guó)民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無法滿足當(dāng)前工程的要求,其作用也由過去簡(jiǎn)單的起停控制、提供動(dòng)力上升到要求對(duì)其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實(shí)現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動(dòng)的機(jī)械運(yùn)動(dòng)符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對(duì)無刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對(duì)系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說明;并且提出了與本研究相關(guān)的控制機(jī)理和實(shí)施方案。 其次,論文對(duì)FPGA芯片的特點(diǎn)及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時(shí)對(duì)超高速集成電路硬件描述語言(VHDL)的特點(diǎn)和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對(duì)電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對(duì)FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計(jì)、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對(duì)無刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場(chǎng)合下,可對(duì)電機(jī)實(shí)現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對(duì)在具體產(chǎn)品中的應(yīng)用效果及行了簡(jiǎn)單分析。

    標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用

    上傳時(shí)間: 2013-08-04

    上傳用戶:小鵬

  • 基于FPGA的自動(dòng)增益控制視頻放大器設(shè)計(jì)

      采用自動(dòng)增益控制(AGC)技術(shù)實(shí)現(xiàn)的寬頻帶放大器在雷達(dá)系統(tǒng)及其他相關(guān)電子領(lǐng)域有著廣泛的應(yīng)用。  本文詳細(xì)討論了基于FPGA和可編程增益放大器(PGA)實(shí)現(xiàn)的自動(dòng)增益控制寬帶視頻放大器的設(shè)計(jì)及實(shí)現(xiàn)方法。首先給出了自動(dòng)增益控制寬帶放大器取樣反饋、數(shù)字控制部分的多種實(shí)現(xiàn)方案,并根據(jù)實(shí)際應(yīng)用情況及性能指標(biāo)要求進(jìn)行了方案論證。接著,分別介紹了模擬通道部分、數(shù)字取樣模塊、FPGA邏輯控制模塊及數(shù)模轉(zhuǎn)換模塊,包括它們的芯片選擇、實(shí)現(xiàn)方法和注意事項(xiàng)等。最后,對(duì)FPGA邏輯控制模塊進(jìn)行了功能分解,并以XilinxISE和Modelsim為開發(fā)平臺(tái)完成了其子模塊的程序設(shè)計(jì)及相關(guān)階段的仿真?! ”疚膶?shí)現(xiàn)的電路板可對(duì)帶寬達(dá)40M的信號(hào)進(jìn)行平穩(wěn)的放大并輸出較平坦的信號(hào)波形。同時(shí),該電路板具有自動(dòng)增益及固定增益選擇能力。當(dāng)選擇自動(dòng)增益方式時(shí),增益的改變通過增益同步脈沖觸發(fā),觸發(fā)脈沖可由系統(tǒng)內(nèi)部周期產(chǎn)生或外部提供。

    標(biāo)簽: FPGA 自動(dòng)增益控制 放大器設(shè)計(jì) 視頻

    上傳時(shí)間: 2013-06-05

    上傳用戶:acon

  • 高分辨率合成孔徑雷達(dá)視頻模擬器FPGA實(shí)現(xiàn)技術(shù)研究

    在合成孔徑雷達(dá)的研究和研制工作中,合成孔徑雷達(dá)模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號(hào),采樣頻率500MHz高分辨合成孔徑雷達(dá)視頻模擬器為研究對(duì)象。首先對(duì)模擬器的幾項(xiàng)主要技術(shù)進(jìn)行分析,在對(duì)點(diǎn)目標(biāo)回波信號(hào)模型分析研究的基礎(chǔ)上,對(duì)點(diǎn)目標(biāo)原始回波數(shù)據(jù)進(jìn)行模擬并做了成像驗(yàn)證,從而為硬件實(shí)現(xiàn)提供了正確的信號(hào)模型;針對(duì)傳統(tǒng)的“波形存儲(chǔ)直讀法”方案,即在計(jì)算機(jī)平臺(tái)上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲(chǔ),再通過計(jì)算機(jī)接口實(shí)現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號(hào)這一過程,分析指出該方案在實(shí)現(xiàn)高分辨率時(shí)的速度和容量瓶頸?! ♂槍?duì)具體的設(shè)計(jì)要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實(shí)現(xiàn)研究,指出FPGA實(shí)時(shí)生成點(diǎn)目標(biāo)原始回波數(shù)據(jù)是其實(shí)現(xiàn)的核心;針對(duì)這一核心問題,充分利用現(xiàn)代VLSI設(shè)計(jì)中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時(shí)間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計(jì)思想,該方案不需要大容量存儲(chǔ)器單元,大大減少模擬器復(fù)雜度;對(duì)原始回波數(shù)據(jù)實(shí)時(shí)生成模塊的各主要單元給出了結(jié)構(gòu)并進(jìn)行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計(jì)要求;同時(shí),對(duì)該模擬器片上系統(tǒng)的實(shí)現(xiàn)、增強(qiáng)人機(jī)交互性,給出了人機(jī)界面的設(shè)計(jì)思路?! 》治鲋赋隽它c(diǎn)目標(biāo)原始回波數(shù)據(jù)實(shí)時(shí)生成模塊通過并行擴(kuò)展即可實(shí)現(xiàn)多點(diǎn)目標(biāo)的原始回波數(shù)據(jù)實(shí)時(shí)生成;最后對(duì)復(fù)雜場(chǎng)景目標(biāo)模擬器的實(shí)現(xiàn)進(jìn)行了構(gòu)思,指出了傳統(tǒng)方案在改進(jìn)的基礎(chǔ)上實(shí)現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實(shí)現(xiàn)高分辨率合成孔徑雷達(dá)原始回波數(shù)據(jù)實(shí)時(shí)生成的思想,為國(guó)內(nèi)業(yè)界在此方向做了一些理論和實(shí)踐上的有益探索,對(duì)于國(guó)內(nèi)高分辨率合成孔徑雷達(dá)的研制具有一定的實(shí)際意義。

    標(biāo)簽: FPGA 高分辨率 合成孔徑 雷達(dá)視頻

    上傳時(shí)間: 2013-04-24

    上傳用戶:阿四AIR

  • 基于USB和FPGA技術(shù)的高性能數(shù)據(jù)采集模塊的設(shè)計(jì)與實(shí)現(xiàn)

    在合成孔徑雷達(dá)的研究和研制工作中,合成孔徑雷達(dá)模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號(hào),采樣頻率500MHz高分辨合成孔徑雷達(dá)視頻模擬器為研究對(duì)象。首先對(duì)模擬器的幾項(xiàng)主要技術(shù)進(jìn)行分析,在對(duì)點(diǎn)目標(biāo)回波信號(hào)模型分析研究的基礎(chǔ)上,對(duì)點(diǎn)目標(biāo)原始回波數(shù)據(jù)進(jìn)行模擬并做了成像驗(yàn)證,從而為硬件實(shí)現(xiàn)提供了正確的信號(hào)模型;針對(duì)傳統(tǒng)的“波形存儲(chǔ)直讀法”方案,即在計(jì)算機(jī)平臺(tái)上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲(chǔ),再通過計(jì)算機(jī)接口實(shí)現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號(hào)這一過程,分析指出該方案在實(shí)現(xiàn)高分辨率時(shí)的速度和容量瓶頸。  針對(duì)具體的設(shè)計(jì)要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實(shí)現(xiàn)研究,指出FPGA實(shí)時(shí)生成點(diǎn)目標(biāo)原始回波數(shù)據(jù)是其實(shí)現(xiàn)的核心;針對(duì)這一核心問題,充分利用現(xiàn)代VLSI設(shè)計(jì)中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時(shí)間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計(jì)思想,該方案不需要大容量存儲(chǔ)器單元,大大減少模擬器復(fù)雜度;對(duì)原始回波數(shù)據(jù)實(shí)時(shí)生成模塊的各主要單元給出了結(jié)構(gòu)并進(jìn)行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計(jì)要求;同時(shí),對(duì)該模擬器片上系統(tǒng)的實(shí)現(xiàn)、增強(qiáng)人機(jī)交互性,給出了人機(jī)界面的設(shè)計(jì)思路。  分析指出了點(diǎn)目標(biāo)原始回波數(shù)據(jù)實(shí)時(shí)生成模塊通過并行擴(kuò)展即可實(shí)現(xiàn)多點(diǎn)目標(biāo)的原始回波數(shù)據(jù)實(shí)時(shí)生成;最后對(duì)復(fù)雜場(chǎng)景目標(biāo)模擬器的實(shí)現(xiàn)進(jìn)行了構(gòu)思,指出了傳統(tǒng)方案在改進(jìn)的基礎(chǔ)上實(shí)現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實(shí)現(xiàn)高分辨率合成孔徑雷達(dá)原始回波數(shù)據(jù)實(shí)時(shí)生成的思想,為國(guó)內(nèi)業(yè)界在此方向做了一些理論和實(shí)踐上的有益探索,對(duì)于國(guó)內(nèi)高分辨率合成孔徑雷達(dá)的研制具有一定的實(shí)際意義。

    標(biāo)簽: FPGA USB 性能 數(shù)據(jù)采集模塊

    上傳時(shí)間: 2013-05-26

    上傳用戶:alia

  • 基于FPGA的逆變器控制芯片研究

    逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設(shè)計(jì),存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實(shí)現(xiàn)技術(shù)的研究越來越受到關(guān)注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個(gè)成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實(shí)現(xiàn)技術(shù),依次對(duì)專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設(shè)計(jì)及優(yōu)化,流水線操作和并行化,芯片運(yùn)行穩(wěn)定性等問題進(jìn)行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時(shí)間和離散時(shí)間的數(shù)學(xué)模型,以及基于極點(diǎn)配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設(shè)計(jì)過程,同時(shí)給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動(dòng)、靜態(tài)性能,并且具有自動(dòng)限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應(yīng)用目標(biāo)的基礎(chǔ)上,制定了FPGA目標(biāo)器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關(guān)的開發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復(fù)雜FPGA設(shè)計(jì)的設(shè)計(jì)方法學(xué),詳細(xì)介紹了基于FPGA的ASIC設(shè)計(jì)流程,概要介紹了僅使用QuartusII的開發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開發(fā)流程。在此基礎(chǔ)上,進(jìn)行了芯片系統(tǒng)功能劃分,針對(duì):DDS標(biāo)準(zhǔn)正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設(shè)計(jì)。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎(chǔ),設(shè)計(jì)了一種應(yīng)用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實(shí)現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設(shè)計(jì)優(yōu)化問題,并針對(duì)逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復(fù)雜,不利于直接采用流水線技術(shù)進(jìn)行設(shè)計(jì)的特點(diǎn),提出一種全新的“分層多級(jí)流水線”設(shè)計(jì)技術(shù),有效地解決了復(fù)雜控制系統(tǒng)的流水線優(yōu)化設(shè)計(jì)問題。本文最后對(duì)芯片運(yùn)行穩(wěn)定性等問題進(jìn)行了初步研究。指出了設(shè)計(jì)中的“競(jìng)爭(zhēng)冒險(xiǎn)”和飽受困擾之苦的“亞穩(wěn)態(tài)”問題,分析了產(chǎn)生機(jī)理,并給出了常用的解決措施。

    標(biāo)簽: FPGA 逆變器 控制芯片

    上傳時(shí)間: 2013-05-28

    上傳用戶:ice_qi

主站蜘蛛池模板: 杭锦旗| 霍城县| 大安市| 兴仁县| 肃南| 望谟县| 金塔县| 孟津县| 庆元县| 蒙山县| 汝州市| 阳朔县| 金阳县| 桂东县| 临沭县| 连云港市| 永定县| 扎赉特旗| 三江| 来宾市| 余干县| 五家渠市| 闻喜县| 沙坪坝区| 玛曲县| 昆山市| 苍南县| 灌阳县| 黄浦区| 漠河县| 宁阳县| 卢氏县| 平阳县| 诸城市| 将乐县| 彭水| 祁门县| 平顺县| 竹溪县| 神木县| 出国|