亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

以太網(wǎng)(wǎng)控制芯片

  • ADS7843(C51).rar

    四線電阻式觸摸屏驅(qū)動(dòng)程序設(shè)計(jì),控制芯片ADS7843,89C51平臺(tái),絕對(duì)好用!

    標(biāo)簽: 7843 ADS C51

    上傳時(shí)間: 2013-06-07

    上傳用戶:1757122702

  • 基于ARM的語音采集與網(wǎng)絡(luò)傳輸系統(tǒng)的設(shè)計(jì)

    利用ARM處理器開發(fā)處理音頻信號(hào)的設(shè)備很多,如移動(dòng)電話、MD(MiniDisc),DVD播放器、MP3音頻譯碼器等;同樣,基于ARM處理器的網(wǎng)絡(luò)設(shè)備也很多,如網(wǎng)絡(luò)調(diào)制解調(diào)器、網(wǎng)絡(luò)電腦、因特網(wǎng)設(shè)備等。但利用ARM處理器把語音處理和網(wǎng)絡(luò)通信功能結(jié)合起來無疑是一種新的嘗試,它的設(shè)計(jì)成功會(huì)給網(wǎng)絡(luò)留言技術(shù)的開發(fā)提供一種新的思路。 本文通過一個(gè)ARM9芯片S3C2410作為處理器的嵌入式語音采集系統(tǒng),詳細(xì)闡述了嵌入式系統(tǒng)的設(shè)計(jì)與開發(fā)過程,其中包括: 交叉編譯環(huán)境的搭建:交叉編譯環(huán)境是嵌入式開發(fā)工具的集合,搭建該環(huán)境就是在系統(tǒng)中編譯安裝開發(fā)工具鏈。 操作系統(tǒng)內(nèi)核的移植:這是嵌入式開發(fā)的主要單元之一,移植內(nèi)核主要是對(duì)內(nèi)核進(jìn)行重新配置,使它符合特定系統(tǒng)的需要,然后重新編譯生成可執(zhí)行的內(nèi)核鏡像文件。 文件系統(tǒng)的移植:文件系統(tǒng)是操作系統(tǒng)對(duì)數(shù)據(jù)進(jìn)行管理的有效和必要的助手。移植文件系統(tǒng)包括制作文件系統(tǒng)鏡像、在Flash上為文件系統(tǒng)分配存儲(chǔ)空間以及文件系統(tǒng)與嵌入式操作系統(tǒng)的有效配合。 驅(qū)動(dòng)程序的設(shè)計(jì):驅(qū)動(dòng)是操作系統(tǒng)與硬件溝通的橋梁,驅(qū)動(dòng)設(shè)計(jì)就是編寫具體硬件的讀寫控制函數(shù)并向操作系統(tǒng)提供統(tǒng)一的接口。 本文更著重于介紹實(shí)際開發(fā)中使用的技術(shù)以及遇到的問題和解決方法。在第4章中結(jié)合語音芯片UDA1341TS闡述了語音數(shù)據(jù)的采集與處理;結(jié)合網(wǎng)卡控制芯片CS8900A闡述了網(wǎng)絡(luò)通信和網(wǎng)卡的驅(qū)動(dòng),以及網(wǎng)絡(luò)開發(fā)中遇到的問題和解決方法。

    標(biāo)簽: ARM 語音采集 網(wǎng)絡(luò)傳輸

    上傳時(shí)間: 2013-07-11

    上傳用戶:luopoguixiong

  • 基于ARM的電腦繡花機(jī)監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    電腦繡花機(jī)是當(dāng)代最先進(jìn)的繡花機(jī)械,隨著人們對(duì)刺繡品質(zhì)量的追求以及刺繡品需求量的增加,高性能的電腦繡花機(jī)越來越受到市場(chǎng)的推崇,用戶對(duì)CAN(現(xiàn)場(chǎng)總線)、遠(yuǎn)程控制、海量USB存儲(chǔ)、彩色LCD顯示等技術(shù)在新型電腦繡花機(jī)中的應(yīng)用有了新的需求。然而,國內(nèi)電腦繡花機(jī)監(jiān)控系統(tǒng)平臺(tái)由于存在技術(shù)上的困難或成本上的障礙而使這些功能難以實(shí)現(xiàn)。隨著電腦的不斷發(fā)展和電子產(chǎn)品成本的不斷降低,采用先進(jìn)架構(gòu)和體系的處理器,加上相應(yīng)的實(shí)時(shí)操作系統(tǒng)進(jìn)行任務(wù)管理,就能大大提高電腦繡花機(jī)監(jiān)控系統(tǒng)的性能。本文設(shè)計(jì)了一種電腦繡花機(jī)監(jiān)控系統(tǒng),在詳細(xì)分析電腦繡花機(jī)工作原理和功能需求的基礎(chǔ)上,采用ARM處理器與μC/OS-Ⅱ?qū)崟r(shí)操作系統(tǒng)構(gòu)建了監(jiān)控系統(tǒng)平臺(tái),實(shí)現(xiàn)了實(shí)時(shí)操作系統(tǒng)任務(wù)管理、網(wǎng)絡(luò)通信、USB設(shè)備讀寫、花樣圖案預(yù)覽等功能,具體工作如下: (1)在介紹電腦繡花機(jī)的工作原理以及分析電腦繡花機(jī)監(jiān)控系統(tǒng)性能需求的基礎(chǔ)上,構(gòu)建了基于ARM7核的嵌入式處理器與μC/OS-Ⅱ?qū)崟r(shí)操作系統(tǒng)的監(jiān)控系統(tǒng)平臺(tái),并給出了系統(tǒng)的整體設(shè)計(jì)方案。 (2)根據(jù)電腦繡花機(jī)監(jiān)控系統(tǒng)的整體設(shè)計(jì)方案,設(shè)計(jì)實(shí)現(xiàn)了系統(tǒng)的硬件電路,處理器采用ST公司生產(chǎn)的具有ARM7核的STR710FZ2T6,利用STR710FZ2T6的外部存儲(chǔ)器接口的三個(gè)BANK,分別設(shè)計(jì)實(shí)現(xiàn)了以太網(wǎng)通信接口、USB設(shè)備讀寫接口以及彩色LCD實(shí)現(xiàn)接口等。 (3)在系統(tǒng)的接口電路設(shè)計(jì)方面,采用以太網(wǎng)控制芯片CS8900A使其通過ISA總線與系統(tǒng)處理器相連,構(gòu)建了以太網(wǎng)通信接口,負(fù)責(zé)遠(yuǎn)程傳輸數(shù)據(jù)(花樣文件)控制信息等;利用LJSB主從控制器SL811HS,在處理器STR710FZ2rr6的控制下設(shè)計(jì)實(shí)現(xiàn)了對(duì)海量USB設(shè)備讀寫的USB接口,負(fù)責(zé)讀寫在U盤上的花樣文件以及其它的數(shù)據(jù)信息;利用5.6英寸的彩色液晶屏及其控制板QD-13設(shè)計(jì)實(shí)現(xiàn)了監(jiān)控系統(tǒng)的LCD顯示接口,系統(tǒng)處理器通過控制QD-13向LCD寫入要顯示的圖案以及文字?jǐn)?shù)據(jù);組建了一個(gè)基于CAN通信的安全檢測(cè)模塊,主要包括電源檢測(cè)以及斷線檢測(cè)等。監(jiān)控系統(tǒng)的CAN節(jié)點(diǎn)利用系統(tǒng)處理器自帶的CAN模塊結(jié)合TI的CAN收發(fā)器sn65hvd230實(shí)現(xiàn),電源檢測(cè)節(jié)點(diǎn)、斷線檢測(cè)節(jié)點(diǎn)以及運(yùn)動(dòng)控制系統(tǒng)交互的CAN節(jié)點(diǎn)的控制器采用Microchip公司的帶有CAN模塊的18系列單片機(jī)PIC18F4680,CAN收發(fā)器采用該公司的MCP2551芯片。 (4)設(shè)計(jì)實(shí)現(xiàn)了基于μC/OS-Ⅱ操作系統(tǒng)的軟件,包括兩個(gè)部分,一是功能接口的驅(qū)動(dòng)程序,另一個(gè)是操作系統(tǒng)中的應(yīng)用程序軟件。驅(qū)動(dòng)程序負(fù)責(zé)控制相應(yīng)功能接口的運(yùn)行,操作系統(tǒng)中的應(yīng)用程序軟件實(shí)現(xiàn)具體的功能應(yīng)用,例如TCP/IP協(xié)議棧以及USB協(xié)議的實(shí)現(xiàn)等。 (5)整合了系統(tǒng)各個(gè)功能模塊,并做出監(jiān)控系統(tǒng)的PCB板,利用ADS開發(fā)環(huán)境進(jìn)行系統(tǒng)的整體調(diào)試,給出了系統(tǒng)的運(yùn)行效果,實(shí)驗(yàn)表明監(jiān)控系統(tǒng)工作穩(wěn)定,性能良好。 最后,文章分析了電腦繡花機(jī)的監(jiān)控系統(tǒng)需要改進(jìn)的地方,并對(duì)電腦繡花機(jī)監(jiān)控系統(tǒng)未來發(fā)展趨勢(shì)作出了展望。

    標(biāo)簽: ARM 電腦繡花機(jī) 監(jiān)控系統(tǒng)

    上傳時(shí)間: 2013-05-25

    上傳用戶:魚魚魚yu

  • 基于FPGA的全數(shù)字化交流變頻調(diào)速系統(tǒng)

    本文主要介紹了如何運(yùn)用可編程邏輯器件(FPGA)實(shí)現(xiàn)電機(jī)的變頻調(diào)速控制系統(tǒng)。  目前,電機(jī)控制芯片主要有兩種選擇。一種是專用集成芯片(ASIC),一種是單片機(jī)(MCU)或數(shù)字信號(hào)處理器(DSP)。而FPGA的數(shù)字資源豐富、工作頻率高、可在系統(tǒng)編程等特點(diǎn)使得開發(fā)靈活、開發(fā)周期相對(duì)短,可以取代前二種通用的方式。本文利用80C196KC和FPGA控制感應(yīng)電機(jī),簡(jiǎn)化了硬件和軟件設(shè)計(jì),并充分利用了FPGA的快速性,利用FPGA,除本身可以用來控制電機(jī)以外:可以制成通用的“IP核”應(yīng)用到MCU(或DSP),或是作為片內(nèi)外設(shè),這樣就節(jié)約了片內(nèi)資源;另外,它還是ASIC設(shè)計(jì)的驗(yàn)證的必經(jīng)階段,這是本文選題和工作的意義。本文設(shè)計(jì)的FPGA調(diào)速控制系統(tǒng)以及2個(gè)IP核,下載到芯片,通過驗(yàn)證。  本文第一章緒論介紹了可編程邏輯器件的發(fā)展、應(yīng)用,以及EDA的發(fā)展歷程,還介紹了ASIC等。針對(duì)FPGA的快速發(fā)展,論述了它在變頻調(diào)速技術(shù)應(yīng)用中的優(yōu)勢(shì)。  第二章介紹了交流電動(dòng)機(jī)變頻調(diào)速技術(shù)及其相關(guān)技術(shù)的發(fā)展和應(yīng)用情況。著重介紹了電壓空間矢量調(diào)制方式,以及矢量控制技術(shù)、技術(shù)發(fā)展。  第三章詳細(xì)介紹了SVPWM調(diào)速系統(tǒng)整個(gè)系統(tǒng)的FPGA設(shè)計(jì),給出了設(shè)計(jì)思路、具體方案、邏輯時(shí)序分析;最后給出了軟件仿真結(jié)果和實(shí)驗(yàn)波形對(duì)照。文中還給出了SVPWM調(diào)速系統(tǒng)運(yùn)用的FPGA設(shè)計(jì)結(jié)果,驅(qū)動(dòng)電機(jī),得到實(shí)驗(yàn)波形。論證了FPGA在調(diào)速系統(tǒng)應(yīng)用中的可行性和意義。  第四章介紹了作者針對(duì)課題相關(guān)的一些內(nèi)容所設(shè)計(jì)出的IP核,給出的實(shí)驗(yàn)結(jié)果等。  論文最后,對(duì)本課題所做的工作進(jìn)行了簡(jiǎn)單的總結(jié)。

    標(biāo)簽: FPGA 全數(shù)字 交流變頻 調(diào)速系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhaiyanzhong

  • 基于ARM和TCPIP協(xié)議的網(wǎng)絡(luò)測(cè)控系統(tǒng)的研究與設(shè)計(jì)

    嵌入式系統(tǒng)是一種將底層硬件、實(shí)時(shí)操作系統(tǒng)和應(yīng)用軟件相結(jié)合的專用計(jì)算機(jī)系統(tǒng),在經(jīng)濟(jì)社會(huì)和人們的日常生活中得到了越來越廣泛的應(yīng)用。嵌入式系統(tǒng)的研究與開發(fā)已成為現(xiàn)代電子領(lǐng)域的重要研究方向之一。嵌入式實(shí)時(shí)操作系統(tǒng)是嵌入式系統(tǒng)應(yīng)用軟件開發(fā)的支撐平臺(tái),網(wǎng)絡(luò)化是主要趨勢(shì)之一。 μC/OS-Ⅱ作為一種新興的嵌入式實(shí)時(shí)操作系統(tǒng),以其免費(fèi)公開源碼、面向中小型應(yīng)用、可搶占、多任務(wù)以及較好的移植性等突出特點(diǎn),在各類嵌入式設(shè)備中得到廣泛應(yīng)用。然而,μC/OS-Ⅱ內(nèi)核中不支持TCP/IP協(xié)議棧,因而無法適應(yīng)嵌入式設(shè)備網(wǎng)絡(luò)化的需要。本文的主要目標(biāo)是:在計(jì)算資源嚴(yán)重受限的條件下,研究使嵌入式系統(tǒng)支持TCP/IP協(xié)議的策略及其實(shí)現(xiàn)方法。 本課題以實(shí)驗(yàn)室現(xiàn)有的Samsung S3C44BOX芯片為核心的ARM開發(fā)板作為硬件平臺(tái),分析了ARM7TDM[內(nèi)核的特點(diǎn)及S3C44BOX的結(jié)構(gòu)。在詳細(xì)分析實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ及其內(nèi)核原理的基礎(chǔ)上對(duì)其進(jìn)行適當(dāng)?shù)母倪M(jìn)并成功移植到ARM硬件平臺(tái)上。針對(duì)μC/OS-Ⅱ內(nèi)核不支持TCP/IP協(xié)議棧的問題,引進(jìn)了嵌入式TCP/IP協(xié)議uIP,將其應(yīng)用到μC/OS-Ⅱ上,成為μC/OS-Ⅱ的網(wǎng)絡(luò)服務(wù)模塊,實(shí)現(xiàn)了對(duì)μC/OS-Ⅱ的網(wǎng)絡(luò)功能的擴(kuò)充,并在uIP基礎(chǔ)上編寫了相關(guān)的網(wǎng)絡(luò)驅(qū)動(dòng)程序。最后,本課題設(shè)計(jì)了基于HTTP協(xié)議的嵌入式Web服務(wù)器和基于TFTP協(xié)議的遠(yuǎn)程文件傳輸,從而使網(wǎng)絡(luò)遠(yuǎn)程監(jiān)控測(cè)量和在線程序的更新下載成為現(xiàn)實(shí)。 本課題經(jīng)過數(shù)月的軟硬件的設(shè)計(jì)和調(diào)試,已實(shí)現(xiàn)了最初的設(shè)計(jì)目標(biāo)。測(cè)試結(jié)果表明:移植到ARM處理器上的μC/OS-Ⅱ內(nèi)核可以成功實(shí)現(xiàn)對(duì)任務(wù)的調(diào)度;對(duì)μC/OS-Ⅱ內(nèi)核擴(kuò)充的TCP/IP協(xié)議——uIP可正常運(yùn)行:嵌入式Web服務(wù)器和遠(yuǎn)、程文件傳輸在實(shí)驗(yàn)室局域網(wǎng)中的穩(wěn)定運(yùn)行,更加證明了本課題的成功性。

    標(biāo)簽: TCPIP ARM 協(xié)議 網(wǎng)絡(luò)測(cè)控

    上傳時(shí)間: 2013-05-17

    上傳用戶:LSPSL

  • 基于FPGA的DDS雙通道波形發(fā)生器

    直接數(shù)字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術(shù),其數(shù)字結(jié)構(gòu)滿足了現(xiàn)代電子系統(tǒng)的許多要求,因而得到了迅速的發(fā)展。現(xiàn)場(chǎng)可編程門陣列器件(FPGA)的出現(xiàn),改變了現(xiàn)代電子數(shù)字系統(tǒng)的設(shè)計(jì)方法,提供了一種全新的設(shè)計(jì)模式。本論文結(jié)合這兩項(xiàng)技術(shù),并利用單片機(jī)控制靈活的特點(diǎn),開發(fā)了一種雙通道波形發(fā)生器。在實(shí)現(xiàn)過程中,選用了Altera公司的EP1C6Q240C8芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用ATMAL的AT89C51單片機(jī)作為控制芯片。本設(shè)計(jì)中,F(xiàn)PGA芯片的設(shè)計(jì)和與控制芯片的接口設(shè)計(jì)是一個(gè)難點(diǎn),本文利用Altera的設(shè)計(jì)工具Quartus Ⅱ并結(jié)合Verilog-HDL語言,采用硬件編程的方法很好地解決了這一問題。 本文首先介紹了波形發(fā)生器的研究背景和DDS的理論。然后詳盡地?cái)⑹隽擞肊P1C6Q240C8完成DDS模塊的設(shè)計(jì)過程,這是設(shè)計(jì)的基礎(chǔ)。接著分析了整個(gè)設(shè)計(jì)中應(yīng)處理的問題,根據(jù)設(shè)計(jì)原理就功能上進(jìn)行了劃分,將整個(gè)儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個(gè)部分來實(shí)現(xiàn)。然后就這三個(gè)部分分別詳細(xì)地進(jìn)行了闡述。并且通過系列實(shí)驗(yàn),詳細(xì)地分析了該波形發(fā)生器的功能、性能、實(shí)現(xiàn)和實(shí)驗(yàn)結(jié)果。最后,結(jié)合在設(shè)計(jì)中的一些心得體會(huì),提出了本設(shè)計(jì)中的一些不足和改進(jìn)意見。通過實(shí)驗(yàn)說明,本設(shè)計(jì)達(dá)到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA實(shí)現(xiàn)基于DDS架構(gòu)的雙路波形發(fā)生器是可行的。

    標(biāo)簽: FPGA DDS 雙通道 波形發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:gxf2016

  • 基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn)

    現(xiàn)場(chǎng)可編程門陣列(FPGA)是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,它結(jié)合了微電子技術(shù)、電路技術(shù)和EDA(Electronics Design Automation)技術(shù)。隨著它的廣泛應(yīng)用和快速發(fā)展,使設(shè)計(jì)電路的規(guī)模和集成度不斷提高,同時(shí)也帶來了電子系統(tǒng)設(shè)計(jì)方法和設(shè)計(jì)思想的不斷推陳出新。 隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。離散傅立葉變換(DFT)作為數(shù)字信號(hào)處理中的基本運(yùn)算,發(fā)揮著重要作用。而快速傅里葉變換(FFT)算法的提出,使離散傅里葉變換的運(yùn)算量減小了幾個(gè)數(shù)量級(jí),使得數(shù)字信號(hào)處理的實(shí)現(xiàn)變得更加容易。FFT已經(jīng)成為現(xiàn)代數(shù)字信號(hào)處理的核心技術(shù)之一,因此對(duì)FFT算法及其實(shí)現(xiàn)方法的研究具有很強(qiáng)的理論和現(xiàn)實(shí)意義。 本文主要研究如何利用FPGA實(shí)現(xiàn)FFT算法,研制具有自主知識(shí)產(chǎn)權(quán)的FFT信號(hào)處理器。該設(shè)計(jì)采用高效基-16算法實(shí)現(xiàn)了一種4096點(diǎn)FFT復(fù)數(shù)浮點(diǎn)運(yùn)算處理器,其蝶形處理單元的基-16運(yùn)算核采用兩級(jí)改進(jìn)的基-4算法級(jí)聯(lián)實(shí)現(xiàn),僅用8個(gè)實(shí)數(shù)乘法器就可實(shí)現(xiàn)基-16蝶形單元所需的8次復(fù)數(shù)乘法運(yùn)算,在保持處理速度的優(yōu)勢(shì)下,比傳統(tǒng)的基-16算法節(jié)省了75%的乘法器邏輯資源。 在重點(diǎn)研究處理器蝶形單元設(shè)計(jì)的基礎(chǔ)上,本文完成了整個(gè)FFT處理器電路的FPGA設(shè)計(jì)。首先基于對(duì)處理器功能和特點(diǎn)的分析,研究了FFT算法的選取和優(yōu)化,并完成了處理器體系結(jié)構(gòu)的設(shè)計(jì);在此基礎(chǔ)上,以提高處理器處理速度和減小硬件資源消耗為重點(diǎn)研究了具體的實(shí)現(xiàn)方案,完成了1.2萬行RTL代碼編程,并在XILINX公司提供的ISE 9.1i集成開發(fā)環(huán)境中實(shí)現(xiàn)了處理器各個(gè)模塊的RTL設(shè)計(jì):隨后,以XILINX Spartan-3系列FPGA芯片xc3S1000為硬件平臺(tái),完成了整個(gè)FFT處理器的電路設(shè)計(jì)實(shí)現(xiàn)。 經(jīng)過仿真驗(yàn)證,本文所設(shè)計(jì)的FFT處理器芯片運(yùn)行速度達(dá)到了100MHz,占用的FPGA門數(shù)為552806,電路的信噪比可以達(dá)到50dB以上,達(dá)到了高速高性能的設(shè)計(jì)要求。

    標(biāo)簽: FPGA FFT 信號(hào)處理器

    上傳時(shí)間: 2013-04-24

    上傳用戶:科學(xué)怪人

  • 基于FPGA的高頻數(shù)字DCDC變換器研究

    在傳統(tǒng)的電力電子電路中,DC/DC變換器通常采用模擬電路實(shí)現(xiàn)電壓或電流的控制。數(shù)字控制與模擬控制相比,有著顯著的優(yōu)點(diǎn),數(shù)字控制可以實(shí)現(xiàn)復(fù)雜的控制策略,同時(shí)大大提高系統(tǒng)的可靠性和靈活性,并易于實(shí)現(xiàn)系統(tǒng)的智能化。但目前數(shù)字控制基本上限于電力傳動(dòng)領(lǐng)域,DC/DC變換器由于其開關(guān)頻率較高,一般其外圍功能由DSP或微處理器完成,而控制的核心,如PWM發(fā)生等大多采用專用控制芯片實(shí)現(xiàn)。FPGA由于其快速性、靈活性及保密性等優(yōu)點(diǎn),近年來在數(shù)字控制領(lǐng)域受到越來越多的關(guān)注。基于FPGA的DC/DC變換器是電力電子領(lǐng)域重要的研究方向之一。本文研究了同步Buck變換器的建模、設(shè)計(jì)及仿真,采用Xinlix的VIRTEX-Ⅱ PRO FPGA開發(fā)板實(shí)現(xiàn)了Buck變換器的全數(shù)字控制。 論文首先從Buck變換器的理論分析入手,根據(jù)它的物理特性,研究了該變換器的狀態(tài)空間平均模型和小信號(hào)分析。為了獲得高性能的開關(guān)電源,提出并分析了混雜模型設(shè)計(jì)方案,然后進(jìn)行了控制器設(shè)計(jì)。并采用MATLAB/SIMULINK建立了同步Buck電路的仿真模型,并進(jìn)行仿真研究。浮點(diǎn)仿真的運(yùn)算精度與溢出問題,影響了仿真的精度。為了克服這些不足,作者采用了定點(diǎn)仿真方法,得到了滿意的仿真結(jié)果。論文還著重論述了開關(guān)電源的數(shù)字控制器部分,數(shù)字控制器一般由三個(gè)主要功能模塊組成:模數(shù)轉(zhuǎn)換器、數(shù)字脈寬調(diào)制器(Digital PulseWidth Modulation:DPWM)和數(shù)字補(bǔ)償器。文中重點(diǎn)研究了DPWM和數(shù)字補(bǔ)償器,闡述了目前高頻數(shù)字控制變換器中存在的主要問題,特別是高頻狀態(tài)下DPWM分辨率較低,影響控制精度,甚至引起極限環(huán)(Limit Cycling)現(xiàn)象,對(duì)DPWM分辨率的提高與系統(tǒng)硬件工作頻率之間的矛盾、DPWM分辨率與A/D分辨率之間的關(guān)系等問題作了全面深入的分析。論文提出了一種新的提高DPWM分辨率的方法,該方法在不提高系統(tǒng)硬件頻率的前提下,采用軟件使DPWM的分辨率大大提高。作者還設(shè)計(jì)了兩種數(shù)字補(bǔ)償器,并進(jìn)行了分析比較,選擇了合適的補(bǔ)償算法,達(dá)到了改善系統(tǒng)性能的目的。 設(shè)計(jì)完成后,作者使用ISE 9.1i軟件進(jìn)行了FPGA實(shí)現(xiàn)的前、后仿真,驗(yàn)證了所提出理論及控制算法的正確性。作者完成了Buck電路的硬件制作及基于FPGA的軟件設(shè)計(jì),采用32MHz的硬件晶振實(shí)現(xiàn)了11-bit的DPWM分辨率,開關(guān)頻率達(dá)到1MHz,得到了滿意的系統(tǒng)性能,論文最后給出了仿真和實(shí)驗(yàn)結(jié)果。

    標(biāo)簽: FPGA DCDC 高頻 數(shù)字

    上傳時(shí)間: 2013-07-23

    上傳用戶:kristycreasy

  • BP2808中文資料,pdf datasheet

    BP2808是一款驅(qū)動(dòng)LED的恒流控制芯片,系統(tǒng)應(yīng)用電壓范圍從12VDC 到600VDC,占空比從0-100%。支持交流85V-265V 輸入,主要應(yīng)用于非隔離的LED驅(qū)動(dòng)系統(tǒng)

    標(biāo)簽: datasheet 2808 BP

    上傳時(shí)間: 2013-04-24

    上傳用戶:rocketrevenge

  • 第16章、Linux網(wǎng)絡(luò)設(shè)備驅(qū)動(dòng)

    作者:華清遠(yuǎn)見嵌入式學(xué)院。《Linux設(shè)備驅(qū)動(dòng)開發(fā)詳解》第16章、Linux網(wǎng)絡(luò)設(shè)備驅(qū)動(dòng)。網(wǎng)絡(luò)設(shè)備是完成用戶數(shù)據(jù)包在網(wǎng)絡(luò)媒介上發(fā)送和接收的設(shè)備,它將上層協(xié)議傳遞下來的數(shù)據(jù)包以特定的媒介訪問控制方式進(jìn)行發(fā)送,并將接收到的數(shù)據(jù)包傳遞給上層協(xié)議。 與字符設(shè)備和塊設(shè)備不同,網(wǎng)絡(luò)設(shè)備并不對(duì)應(yīng)于/dev目錄下的文件,應(yīng)用程序最終使用套接字(socket)完成與網(wǎng)絡(luò)設(shè)備的接口。因而在網(wǎng)絡(luò)設(shè)備身上并不能體現(xiàn)出“一切都是文件”的思想。 Linux系統(tǒng)對(duì)網(wǎng)絡(luò)設(shè)備驅(qū)動(dòng)定義了4個(gè)層次,這4個(gè)層次為網(wǎng)絡(luò)協(xié)議接口層、網(wǎng)絡(luò)設(shè)備接口層、提供實(shí)際功能的設(shè)備驅(qū)動(dòng)功能層和網(wǎng)絡(luò)設(shè)備與媒介層。

    標(biāo)簽: Linux 網(wǎng)絡(luò)設(shè)備 驅(qū)動(dòng)

    上傳時(shí)間: 2013-05-17

    上傳用戶:小火車?yán)怖怖?/p>

主站蜘蛛池模板: 茶陵县| 洱源县| 桑日县| 福海县| 陆川县| 金湖县| 江孜县| 女性| 资中县| 河间市| 余江县| 怀仁县| 浑源县| 咸宁市| 阳东县| 印江| 江川县| 昭通市| 曲阳县| 绥化市| 峡江县| 襄汾县| 榆中县| 新野县| 昌乐县| 定兴县| 田阳县| 高青县| 怀远县| 汉寿县| 常山县| 文山县| 翼城县| 比如县| 凤庆县| 赤水市| 辰溪县| 洪洞县| 石首市| 连江县| 体育|