一篇關于使用cordic實現動態配置以提高FPGA的整體性能的高效算法具體詳解,很實用哦
標簽: cordic FPGA 動態配置 性能
上傳時間: 2013-08-13
上傳用戶:a471778
基于ARM 微控制器配置FPGA 的實現\r\n摘 要:介紹了基于ARM 內核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX\r\nXC2S150PQ208 FPGA 的實現過程。這是一種靈活和經濟的FPGA 的配置方法。介紹了ISP 和J TAG 的原\r\n理、系統實現的流程、硬件電路設計、J TAG 驅動算法的實現和配置時間的測試結果。
標簽: XILINXFPGA ATMEL 4081 JTAG
上傳時間: 2013-08-15
上傳用戶:gououo
提出了基于嵌入式技術CCD 采集系統的新方法,并以ARM微處理器和FPGA 芯片為核心設計了嵌入式CCD 采集系統,解決了傳統采集方法中系統過于龐大和復雜的問題,具有結構簡單、小型化和智能化的特點。試驗結果表明,該系統實現了CCD 輸出圖像的高速采集和實時顯示,數據采集速率達到5 MHz。
標簽: FPGA ARM CCD 微處理器
上傳用戶:baitouyu
本文介紹一種以CPLD[1]為核心、以VHDL[2]為開發工具的時間控制器,該控制器不僅具有時間功能,而且具有定時器功能,能在00:00~23:59之間任意設定開啟時間和關閉時間,其設置方便、靈活,廣泛應用于路燈、廣告燈箱、霓虹燈等處的定時控制。
標簽: CPLD VHDL 核心 開發工具
上傳時間: 2013-08-16
上傳用戶:chenjjer
ALLEGRO 約束規則設置步驟(以DDR 為例),同樣為pdf格式方便大家下載使用
標簽: ALLEGRO DDR
上傳時間: 2013-09-03
上傳用戶:jx_wwq
以verilog HDL 語言編寫的一首歌曲,可供初學者借鑒
標簽: verilog HDL 語言 編寫
上傳時間: 2013-09-05
上傳用戶:wyiman
本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應的開發軟件為目標載體進行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結構和特點以及相應的開發軟件MAX和Plusa和Quartus的使用
標簽: ALTERA FPGA CPLD 教程
上傳用戶:llwap
此手冊讓讀者以最快速度掌握protel工具幫你解決后顧之憂
標簽: protel 速度
上傳時間: 2013-09-10
上傳用戶:zw380105939
以圖片的形式簡單,明了的講解了Proteus中的如何取消TEXT字樣。一看就明白。
標簽:
上傳時間: 2013-09-27
上傳用戶:tiantwo
現在生活好了,很多家庭都用上了太陽能熱水器,其應用太陽能,清潔無污染,實用價廉,深受喜歡。但市場上出售的大多太陽能熱水器水滿報警裝置太簡陋,只設了一條回水管,水從回水管流出來很容易被忽視,易造成水的浪費,而現在卻出現了水滿報警裝置采用了水滿自動報警。這種“水滿信號”容易被發現,如文中圖1報警電路所示,它代替回水管的使用,當太陽能水滿時,報警器發出柔和的報警音以提醒水滿,關閉閥門后,報警音自動停止。它克服了傳統回水管易老化,易斷,易堵,易凍,費水和水滿無聲容易遺忘而漫水的缺點等等。因效果好能發聲報警并且在市場上價格也較低,所以自動水滿報警器廣泛應用于太陽能熱水器、水箱及儲水池等。 結合以上所述,太陽能熱水器以節能、無污染等優點,逐漸為企事業單位和家庭廣泛使用,但熱水器水箱水位在使用時不易觀測,有時突然出現中途斷水情況,會給使用者帶來諸多不便。為此我設計了太陽能熱水器水位自動水滿報警器,它能在水箱里儲水不多,或加入冷水過多時,自動發出約30秒鐘的音樂報警,同時配以下燈光指示。
標簽: 自動 水滿報警器
上傳時間: 2014-12-23
上傳用戶:hewenzhi
蟲蟲下載站版權所有 京ICP備2021023401號-1