由于永磁無(wú)刷直流電機(jī)既具備交流電機(jī)結(jié)構(gòu)簡(jiǎn)單、運(yùn)行可靠、維護(hù)方便等一系列優(yōu)點(diǎn),又兼有普通有刷直流電機(jī)調(diào)速特性好、運(yùn)行效率高的優(yōu)點(diǎn),因此它在當(dāng)今國(guó)民經(jīng)濟(jì)各個(gè)領(lǐng)域得到了越來(lái)越廣泛的應(yīng)用。本文對(duì)基于DSP的無(wú)刷直流電機(jī)控制系統(tǒng)進(jìn)行了設(shè)計(jì)和研究。 本論文首先回顧了無(wú)刷直流電機(jī)的產(chǎn)生、發(fā)展歷程,介紹了目前的熱點(diǎn)研究方向和最新研究成果。 第二章對(duì)無(wú)刷直流電機(jī)的組成環(huán)節(jié)、結(jié)構(gòu)、工作原理、運(yùn)行特性進(jìn)行了分析,并且建立了無(wú)刷直流電機(jī)的數(shù)學(xué)模型,對(duì)其控制方法進(jìn)行了討論。同時(shí),DSP控制器由于其高速的處理能力和豐富的片上資源,已經(jīng)廣泛的應(yīng)用于電機(jī)控制領(lǐng)域。 第三章介紹了TI的高性能DSP芯片 TMS320LF2407A的結(jié)構(gòu)和性能,提出了基于 TMS320LF2407A 的 BLDCM 的控制方案,并且對(duì)系統(tǒng)的相關(guān)環(huán)節(jié)進(jìn)行了討論和分析。 第四、五兩章分別完成了硬件和軟件的設(shè)計(jì)。此系統(tǒng)是基于PWM技術(shù)和PID算法的雙閉環(huán)控制系統(tǒng)。硬件電路包括了控制電路、主電路、檢測(cè)電路、保護(hù)電路幾個(gè)部分;軟件采用模塊化的編程思想,編制了各程序模塊的控制流程圖,并論述了其實(shí)現(xiàn)方面的若干問(wèn)題。 第六章給出了系統(tǒng)的仿真實(shí)驗(yàn)結(jié)果及分析。 第七章對(duì)全文內(nèi)容進(jìn)行了總結(jié),并對(duì)無(wú)刷直流電機(jī)控制系統(tǒng)提出了展望。
標(biāo)簽: DSP 無(wú)刷直流電機(jī) 控制系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:xiaoxiang
變頻電源具有低損耗和高效率等顯著優(yōu)點(diǎn),其性能的優(yōu)劣直接關(guān)系到整個(gè)系統(tǒng)的安全性和可靠性指標(biāo),隨著工業(yè)上變頻電源的廣泛應(yīng)用,對(duì)其性能參數(shù)的檢測(cè)也越來(lái)越重要,因此對(duì)變頻電源設(shè)備輸出電參數(shù)進(jìn)行測(cè)量方面的研究具有重要的意義。 論文綜述了國(guó)內(nèi)外各種交流變頻電參數(shù)測(cè)量系統(tǒng)的研究現(xiàn)狀和應(yīng)用技術(shù),根據(jù)變頻設(shè)備的工作機(jī)理和輸出特性,提出了系統(tǒng)的總體設(shè)計(jì)方案。由于變頻設(shè)備的輸出范圍廣且變化快,并且國(guó)內(nèi)大部分參數(shù)測(cè)量設(shè)備都是針對(duì)工頻進(jìn)行設(shè)計(jì)的,基于此本文采用高速的數(shù)字處理器和改進(jìn)的算法來(lái)進(jìn)行控制實(shí)現(xiàn)。 論文首先給出了各電參數(shù)測(cè)量的國(guó)際標(biāo)準(zhǔn)和理論基礎(chǔ),重點(diǎn)分析了如何通過(guò)希爾波特變換來(lái)實(shí)現(xiàn)頻率的測(cè)量。為了濾除不需要的高次諧波并精確的測(cè)量頻率,建立了FIR濾波器模型,通過(guò)MATLAB編程進(jìn)行了數(shù)字仿真,驗(yàn)證了算法的正確性;利用周期法進(jìn)行了其它電參數(shù)的測(cè)量實(shí)現(xiàn),并在Labview 中進(jìn)行了仿真,作為輔助分析軟件具有快速直觀的特點(diǎn)并有很大的通用性。 在理論分析和仿真的基礎(chǔ)上,論文設(shè)計(jì)了基于TMS320F2812 DSP的控制系統(tǒng),并結(jié)合原理圖介紹了各模塊運(yùn)行原理;重點(diǎn)分析了如何利用CPLD來(lái)實(shí)現(xiàn)時(shí)序控制的功能,并給出了VHDL設(shè)計(jì)的程序和仿真結(jié)果。最后進(jìn)行軟件程序上的設(shè)計(jì),對(duì)各部分進(jìn)行了程序分析和設(shè)計(jì),各模塊結(jié)構(gòu)相互關(guān)聯(lián),具有很好的擴(kuò)展性和移植性。
上傳時(shí)間: 2013-04-24
上傳用戶:1054154823
基于51單片機(jī)的高精度紅外測(cè)溫系統(tǒng)設(shè)計(jì),非接觸式測(cè)溫設(shè)計(jì)。
標(biāo)簽: 51單片機(jī) 高精度 紅外測(cè)溫
上傳時(shí)間: 2013-05-19
上傳用戶:hanli8870
自20世紀(jì)90年代以來(lái),隨著計(jì)算機(jī)技術(shù)、超大規(guī)模集成電路技術(shù)和通信及網(wǎng)絡(luò)技術(shù)的發(fā)展,微機(jī)保護(hù)和測(cè)控裝置的性能得到大幅提升,以此為基礎(chǔ)的變電站自動(dòng)化系統(tǒng)在我國(guó)的電力系統(tǒng)中得到長(zhǎng)足的發(fā)展和廣泛的應(yīng)用。 @@ 為增加產(chǎn)品的市場(chǎng)競(jìng)爭(zhēng)力,電力系統(tǒng)二次設(shè)備生產(chǎn)廠商緊跟市場(chǎng)需求,將各種具有高性價(jià)比的新型處理器芯片和外圍芯片大量應(yīng)用到變電站自動(dòng)化系統(tǒng)的保護(hù)、測(cè)控裝置上,如32位CPU、數(shù)字信號(hào)處理芯片DSP、高速高精度A/D轉(zhuǎn)換芯片、大容量Flash存儲(chǔ)芯片、可編程邏輯器件CPLD、FPGA等。這些功能強(qiáng)大的器件的應(yīng)用使保護(hù)測(cè)控裝置在外形上趨于小型化集成化,而在功能上則較以前有顯著提升。同時(shí),各種成熟的商用嵌入式實(shí)時(shí)操作系統(tǒng)的采用使處理器的性能得到充分發(fā)揮,裝置通信、數(shù)據(jù)存儲(chǔ)及處理能力更強(qiáng),性能大幅提高,程序移植升級(jí)更加方便快捷。 @@ 本論文以現(xiàn)階段國(guó)內(nèi)外變電站自動(dòng)化系統(tǒng)測(cè)控技術(shù)為參考,根據(jù)變電站自動(dòng)化系統(tǒng)的發(fā)展趨勢(shì)和要求,研究一種基于ARM和FPGA技術(shù)并采用嵌入式實(shí)時(shí)操作系統(tǒng)的高性能測(cè)控裝置,并給出硬軟件設(shè)計(jì)。 @@ 裝置硬件采用模塊化設(shè)計(jì),按照測(cè)控裝置基本功能設(shè)計(jì)插件板。分為主CPU插件、交流采樣插件、遙信采集插件、遙控出口插件、直流采樣及輸出插件。除主CPU插件,其他插件的數(shù)量可以根據(jù)需要任意增減,滿足不同用戶的需求。 @@ 裝置主CPU采用目前先進(jìn)的基于ARM技術(shù)的微處理器AT91RM9200,通過(guò)數(shù)據(jù)、地址總線和其他插件板連接,構(gòu)成裝置的整個(gè)系統(tǒng)。交流采樣插件采用FPGA技術(shù),利用ALTERA公司的FPGA芯片EP1K10實(shí)現(xiàn)交流采樣的控制,降低了CPU的負(fù)擔(dān)。 @@ 軟件采用Vxworks嵌入式實(shí)時(shí)操作系統(tǒng),增加了系統(tǒng)的性能。以任務(wù)來(lái)管理不同的軟件功能模塊,利于裝置軟件的并行開(kāi)發(fā)和維護(hù)。 @@關(guān)鍵詞:測(cè)控裝置;嵌入式實(shí)時(shí)操作系統(tǒng);ARM;現(xiàn)場(chǎng)可編程門(mén)陣列
上傳時(shí)間: 2013-04-24
上傳用戶:JESS
FPGA作為新一代集成電路的出現(xiàn),引起了數(shù)字電路設(shè)計(jì)的巨大變革。隨著FPGA工藝的不斷更新與改善,越來(lái)越多的用戶與設(shè)計(jì)公司開(kāi)始使用FPGA進(jìn)行系統(tǒng)開(kāi)發(fā),因此,PFAG的市場(chǎng)需求也越來(lái)越高,從而使得FPGA的集成電路板的工藝發(fā)展也越來(lái)越先進(jìn),在如此良性循環(huán)下,不久的將來(lái),F(xiàn)PGA可以主領(lǐng)集成電路設(shè)計(jì)領(lǐng)域。正是由于FPGA有著如此巨大的發(fā)展前景與市場(chǎng)吸引力,因此,本文采用FPGA作為電路設(shè)計(jì)的首選。 @@ 隨著FPGA的開(kāi)發(fā)技術(shù)日趨簡(jiǎn)單化、軟件化,從面向硬件語(yǔ)言的VHDL、VerilogHDL設(shè)計(jì)語(yǔ)言,到現(xiàn)在面向?qū)ο蟮腟ystem Verilog、SystemC設(shè)計(jì)語(yǔ)言,硬件設(shè)計(jì)語(yǔ)言開(kāi)始向高級(jí)語(yǔ)言發(fā)展。作為一個(gè)軟件設(shè)計(jì)人員,會(huì)很容易接受面向?qū)ο蟮恼Z(yǔ)言。現(xiàn)在軟件的設(shè)計(jì)中,算法處理的瓶頸就是速度的問(wèn)題,如果采用專用的硬件電路,可以解決這個(gè)問(wèn)題,本文在第一章第二節(jié)詳細(xì)介紹了軟硬結(jié)合的開(kāi)發(fā)優(yōu)勢(shì)。另外,在第一章中還介紹了知識(shí)產(chǎn)權(quán)核心(IP Core)的發(fā)展與前景,特別是IP Core中軟核的設(shè)計(jì)與開(kāi)發(fā),許多FGPA的開(kāi)發(fā)公司開(kāi)始爭(zhēng)奪軟核的開(kāi)發(fā)市場(chǎng)。 @@ 數(shù)字電路設(shè)計(jì)中最長(zhǎng)遇到的就是通信的問(wèn)題,而每一種通信方式都有自己的協(xié)議規(guī)范。在CPU的設(shè)計(jì)中,由于需要高速的處理速度,因此其內(nèi)部都是用并行總線進(jìn)行通信,但是由于集成電路資源的問(wèn)題,不可能所有的外部設(shè)備都要用并行總線進(jìn)行通信,因此其外部通信就需要進(jìn)行串行傳輸。又因?yàn)樾枰B接的外部設(shè)備的不同,因此就需要使用不同的串行通信接口。本文主要介紹了小型CPU中常用的三種通信協(xié)議,那就是SPI、I2C、UART。除了分別論述了各自的通信原理外,本文還特別介紹了一個(gè)小型CPU的內(nèi)部構(gòu)造,以及這三個(gè)通信協(xié)議在CPU中所處的位置。 @@ 在硬件的設(shè)計(jì)開(kāi)發(fā)中,由于集成電路本身的特殊性,其開(kāi)發(fā)流程也相對(duì)的復(fù)雜。本文由于篇幅的問(wèn)題,只對(duì)總的開(kāi)發(fā)流程作了簡(jiǎn)要的介紹,并且將其中最復(fù)雜但是又很重要的靜態(tài)時(shí)序分析進(jìn)行了詳細(xì)的論述。在通信協(xié)議的開(kāi)發(fā)中,需要注意接口的設(shè)計(jì)、時(shí)序的分析、驗(yàn)證環(huán)境的搭建等,因此,本文以SPI數(shù)據(jù)通信協(xié)議的設(shè)計(jì)作為一個(gè)開(kāi)發(fā)范例,從協(xié)議功能的研究到最后的驗(yàn)證測(cè)試,將FPGA 的開(kāi)發(fā)流程與關(guān)鍵技術(shù)等以實(shí)例的方式進(jìn)行了詳細(xì)的論述。在SPI通信協(xié)議的開(kāi)發(fā)中,不僅對(duì)協(xié)議進(jìn)行了詳細(xì)的功能分析,而且對(duì)架構(gòu)中的每個(gè)模塊的設(shè)計(jì)都進(jìn)行了詳細(xì)的論述。@@關(guān)鍵詞:FPGA;SPI;I2C;UART;靜態(tài)時(shí)序分析;驗(yàn)證環(huán)境
上傳時(shí)間: 2013-04-24
上傳用戶:vvbvvb123
ADE7755高精度電能計(jì)量電路:ADE7755是一種高精度電能測(cè)量集成電路,主要用于單相電表系統(tǒng)。
標(biāo)簽: 7755 ADE 高精度 電能計(jì)量
上傳時(shí)間: 2013-06-20
上傳用戶:yoleeson
–越來(lái)越高的效率及功率密度的要求–輸出電壓必須越來(lái)越低,輸出電流越來(lái)越高–可以支持預(yù)偏壓操作–快速的瞬態(tài)響應(yīng)
上傳時(shí)間: 2013-06-15
上傳用戶:wmwai1314
本文講述了一種運(yùn)用于功率型MOSFET 和IGBT 設(shè)計(jì)性能自舉式柵極驅(qū)動(dòng)電路的系統(tǒng)方法,適用于高頻率,大功率及高效率的開(kāi)關(guān)應(yīng)用場(chǎng)合。不同經(jīng)驗(yàn)的電力電子工程師們都能從中獲益。在大多數(shù)開(kāi)關(guān)應(yīng)用中
標(biāo)簽: 6076 AN 高電壓 柵極驅(qū)動(dòng)器IC
上傳時(shí)間: 2013-04-24
上傳用戶:520
極值型中值濾波算法在高噪聲率下的濾波效果不是很好,主要原因有以下兩個(gè):首先,濾波窗口中過(guò)多的噪聲點(diǎn)會(huì)使窗口中的點(diǎn)在排序時(shí)產(chǎn)生中值偏移;其次是高噪聲率環(huán)境下,可能序列中值本身就是是噪聲點(diǎn)。對(duì)此,本文提出
上傳時(shí)間: 2013-06-26
上傳用戶:小小小熊
隨著雷達(dá)、圖像、通信等領(lǐng)域?qū)π盘?hào)高速處理的要求,研究人員正尋求高速的數(shù)字信號(hào)處理算法,以滿足這種高速地處理數(shù)據(jù)的需要。常用的高速實(shí)時(shí)數(shù)字信號(hào)處理的器件有ASIC、可編程的數(shù)字信號(hào)處理芯片、FPGA,等等。 本文研究了時(shí)域FPGA上實(shí)現(xiàn)高速高階FIR數(shù)字濾波器結(jié)構(gòu),并實(shí)現(xiàn)了高壓縮比的LFM脈沖信號(hào)的匹配濾波。文章根據(jù)FIR數(shù)字濾波器理論,分析比較實(shí)現(xiàn)了FIR濾波器的方法;使用并行分布式算法,在Xilinx的VirtexⅡFPGA系列芯片上設(shè)計(jì)了高速高階FIR濾波器。并詳細(xì)進(jìn)行了分析;設(shè)計(jì)出了一個(gè)256階的線性調(diào)頻脈沖壓縮信號(hào)的匹配濾波器設(shè)計(jì)實(shí)例,并用ModelSim軟件進(jìn)行了仿真。
標(biāo)簽: FPGA FIR 濾波器設(shè)計(jì)
上傳時(shí)間: 2013-07-18
上傳用戶:yt1993410
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1