在文件夾YL2440_CPLD中有做好的CPLD工程,請用Xilinx ISE 6.2打開.
標簽: CPLD 2440 YL 工程
上傳時間: 2013-08-26
上傳用戶:cainaifa
基于CPLD的二進制碼轉換為二十進制(BCD)碼的電路[1].pdf
標簽: CPLD BCD 二進制碼 轉換
上傳時間: 2013-09-03
上傳用戶:rtsm07
該工程文件實現ARM系統中CPLD的邏輯工作,起到外圍資源的邏輯地址譯碼功能
標簽: CPLD ARM 工程
上傳時間: 2013-09-05
上傳用戶:zcs023047
skill語言在Cadence平臺二次開發中大量使用,在IC設計中也有應用。\r\n本文關鍵詞:SKILL Cadence SKILL開發程序源碼大集合,共有84個功能實現
標簽: Cadence skill 語言 二次開發
上傳時間: 2013-09-09
上傳用戶:qingzhuhu
skill語言在Cadence平臺二次開發中大量使用,在IC設計中也有應用。\r\n本文關鍵詞:SKILL Allegro二次開發參考 API函數
上傳用戶:edisonfather
proteus教程全集發布(十二)----此全集基本上匯集了網絡上大部分的教程、資料(isis,ares),是學習proteus的好幫手,成為proteus高手盡在此全集中.讓你爽個夠
標簽: proteus 教程 發布
上傳時間: 2013-09-30
上傳用戶:88mao
EDA工程建模及其管理方法研究2 1 隨著微電子技術與計算機技術的日益成熟,電子設計自動化(EDA)技術在電子產品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設計應用中顯得越來越重要。EDA技術采用“自上至下”的設計思想,允許設計人員能夠從系統功能級或電路功能級進行產品或芯片的設計,有利于產品在系統功能上的綜合優化,從而提高了電子設計項目的協作開發效率,降低新產品的研發成本。 近十年來,EDA電路設計技術和工程管理方面的發展主要呈現出兩個趨勢: (1) 電路的集成水平已經進入了深亞微米的階段,其復雜程度以每年58%的幅度迅速增加,芯片設計的抽象層次越來越高,而產品的研發時限卻不斷縮短。 (2) IC芯片的開發過程也日趨復雜。從前期的整體設計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復的驗證和修改,單靠個人力量無法完成。IC芯片的開發已經實行多人分組協作。由此可見,如何提高設計的抽象層次,在較短時間內設計出較高性能的芯片,如何改進EDA工程管理,保證芯片在多組協作設計下的兼容性和穩定性,已經成為當前EDA工程中最受關注的問題。
標簽: EDA 工程建模 管理方法
上傳時間: 2013-11-10
上傳用戶:yan2267246
為了實現時序電路狀態驗證和故障檢測,需要事先設計一個輸入測試序列。基于二叉樹節點和樹枝的特性,建立時序電路狀態二叉樹,按照電路二叉樹節點(狀態)與樹枝(輸入)的層次邏輯關系,可以直觀和便捷地設計出時序電路測試序列。用測試序列激勵待測電路,可以驗證電路是否具有全部預定狀態,是否能夠實現預定狀態轉換。
標簽: 二叉樹 時序電路 測試序列
上傳時間: 2013-10-19
上傳用戶:qitiand
針對傳統第二代電流傳輸器(CCII)電壓跟隨不理想的問題,提出了新型第二代電流傳輸器(CCCII)并通過采用新型第二代電流傳輸器(CCCII)構成二階電流模式帶通濾波器,此濾波器只需使用2個電流傳輸器和2個電容即可完成設計。設計結構簡單,其中心頻率可由電流傳輸器的偏置電流控制。利用HSpice軟件仿真分析并驗證了理論設計的準確性和可行性。
標簽: CCCII 電流模式 二階 帶通濾波器設計
上傳時間: 2013-11-15
上傳用戶:jqy_china
計算二階有源濾波、一階有源濾波、阻容充放電。
標簽: 有源濾波 計算 二階 充放電
上傳時間: 2013-11-17
上傳用戶:hgmmyl
蟲蟲下載站版權所有 京ICP備2021023401號-1