數控編程是目前數控系統中非常重要的環節之一,它在實現加工自動化、提高加工質量和加工精度、縮短產品研制周期等方面發揮著重要的作用。數控機床加工過程中,遇到比較復雜的零件時,使用人工編寫數控程序需要大量的時間,并且容易出錯。但是,隨著CAD/CAM技術的推廣和應用,采用CAD/CAM集成技術編制數控加工程序已經成為當今的主流。因此,開發高效的數控自動編程系統已經成為眾多專業人員的研究方向。 從目前的國內外技術水平來看,自動編程系統通常都采用面向現有的AutoCAD系統,通過二次開發,擴展CAD系統的CAM功能的方式來實現,如MasterCAM、CAXA等,但是這些系統價格昂貴。因此,在通過AutoCAD系統平臺上開發自動編程系統,使其具備CAM功能,是實現某些特殊編程系統的一種途徑。 本課題基于ObiectARX技術,在AutoCAD軟件平臺上,針對SKC800S型數控沖床自動送料機床,研究與開發了數控加工圖形自動編程軟件系統。該課題主要完成以下內容: 1、深入研究ObjectARX編程技術。 2、深入研究AutoCAD圖形數據庫的結構,以便構造合適的算法,提取必要的信息。 3、開發出友好的用戶界面。 4、通過構造合適的類,實現數控加工程序地自動生成。 5、編寫幫助文檔,方便編程人員使用。 在本系統軟件的設計中,嚴格遵循開放、模塊化的設計要求。經過加工試驗,本課題所研發的自動編程系統得到較好的應用效果,并且具有友好的人機界面、良好的操作性,達到了預期開發目標。 本課題的研究為進一步研究數控復合加工機床提供了思路,打下了良好的基礎。同時,本文對于從事自動編程系統研究開發的相關人員也具有一定的參考價值。
上傳時間: 2013-05-24
上傳用戶:frank1234
自20世紀90年代以來,隨著計算機技術、超大規模集成電路技術和通信及網絡技術的發展,微機保護和測控裝置的性能得到大幅提升,以此為基礎的變電站自動化系統在我國的電力系統中得到長足的發展和廣泛的應用。 @@ 為增加產品的市場競爭力,電力系統二次設備生產廠商緊跟市場需求,將各種具有高性價比的新型處理器芯片和外圍芯片大量應用到變電站自動化系統的保護、測控裝置上,如32位CPU、數字信號處理芯片DSP、高速高精度A/D轉換芯片、大容量Flash存儲芯片、可編程邏輯器件CPLD、FPGA等。這些功能強大的器件的應用使保護測控裝置在外形上趨于小型化集成化,而在功能上則較以前有顯著提升。同時,各種成熟的商用嵌入式實時操作系統的采用使處理器的性能得到充分發揮,裝置通信、數據存儲及處理能力更強,性能大幅提高,程序移植升級更加方便快捷。 @@ 本論文以現階段國內外變電站自動化系統測控技術為參考,根據變電站自動化系統的發展趨勢和要求,研究一種基于ARM和FPGA技術并采用嵌入式實時操作系統的高性能測控裝置,并給出硬軟件設計。 @@ 裝置硬件采用模塊化設計,按照測控裝置基本功能設計插件板。分為主CPU插件、交流采樣插件、遙信采集插件、遙控出口插件、直流采樣及輸出插件。除主CPU插件,其他插件的數量可以根據需要任意增減,滿足不同用戶的需求。 @@ 裝置主CPU采用目前先進的基于ARM技術的微處理器AT91RM9200,通過數據、地址總線和其他插件板連接,構成裝置的整個系統。交流采樣插件采用FPGA技術,利用ALTERA公司的FPGA芯片EP1K10實現交流采樣的控制,降低了CPU的負擔。 @@ 軟件采用Vxworks嵌入式實時操作系統,增加了系統的性能。以任務來管理不同的軟件功能模塊,利于裝置軟件的并行開發和維護。 @@關鍵詞:測控裝置;嵌入式實時操作系統;ARM;現場可編程門陣列
上傳時間: 2013-04-24
上傳用戶:JESS
互感器是電力系統中電能計量和繼電保護中的重要設備,其精度和可靠性與電力系統的安全性、可靠性和經濟運行密切相關。隨著電力工業的發展,傳統的電磁式互感器已經暴露出一系列的缺陷,電子式互感器能很好的解決電磁式互感器的缺點,電子式互感器逐步替代電磁式互感器代表著電力工業的發展方向。目前,國產的互感器校驗儀主要是電磁式互感器校驗儀,電子式互感器校驗儀依賴于進口。電子式互感器的發展,使得電子式互感器校驗儀的研制勢在必行。 本課題依據國際標準IEC60044-7、IEC60044-8和國內標準GB20840[1].7-2007、GB20840[1].8-2007,設計了電子式互感器檢驗儀。該校驗儀采用直接法對電子式互感器進行校驗,即同時測試待校驗電子式互感器和標準電磁式互感器二次側的輸出信號,比較兩路信號的參數,根據比較結果完成電子式互感器的校驗工作。論文首先介紹了電子式互感器結構及輸出數字信號的特征,然后詳細論述了電子式互感器校驗儀的硬件及軟件設計方法。硬件主要采用FPGA技術設計以太網控制器RTL8019的控制電路,以實現電子式互感器信號的遠程接收,同時設計A/D芯片MAX125的控制電路,以實現標準電磁式互感器模擬輸出的數字化。軟件主要采用FPGA的SOPC技術,研制了MAX125和RTL8019的IP核,在NiosIIIDE集成開發環境下,完成對硬件電路的底層控制,運用準同步算法和DFT算法開發應用程序實現對數字信號的處理。最終完成電子式互感器校驗儀的設計。 最后進行了相關的實驗,所研制的電子式互感器校驗儀對0.5準確級的電子式電壓互感器和0.5準確級電子式電流互感器分別進行了校驗,對其額定負荷的20%、100%、120%點做為測量點進行測量。經過對實驗數據的處理分析可知,校驗儀對電子式互感器的校驗精度滿足0.5%的比差誤差和20’的相位差。本課題的研究為電子式互感器校驗儀的研制工作提供了理論和實踐依據。
上傳時間: 2013-04-24
上傳用戶:569342831
隨著3G網絡建設的展開,移動用戶數量逐漸增加,用戶和運營商對網絡的質量和覆蓋要求也越來越高。而在實際工作中,基站成本在網絡投資中占有很大比例,并且基站選址是建網的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優點在我國移動網絡上有著大量的應用。目前,直放站已成為提高運營商網絡質量、解決網絡盲區或弱區問題、增強網絡覆蓋的主要手段之一。但由于傳統的模擬直放站受周邊環境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統一的協議規范,無法滿足系統廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數字化來解決這些問題。 本文正是以設計新型數字化直放站為目標,以實現數字中頻系統為研究重心,圍繞數字中頻的相關技術而展開研究。 文章介紹了數字直放站的研究背景和國內外的研究現狀,闡述了數字直放站系統的設計思想及總體實現框圖,并對數字直放站數字中頻部分進行了詳細的模塊劃分。針對其中的數字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數倍內插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現方案,最終利用FPGA實現了數字變頻模塊的設計。 在數字直放站系統中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現方式,并指出其中間級窄帶濾波器采用內插級聯的方式實現,最后整個算法在FPGA上實現。 在軟件無線電思想的指導下,本文利用系統級的設計方法完成了WCDMA數字直放站中頻系統設計。遵照3GPP等相關標準,完成了系統的仿真測試和實物測試。最后得出結論:該系統實現了WCDMA數字直放站數字中頻的基本功能,并可保證在現有硬件不變的基礎上實現不同載波間平滑過渡、不同制式間輕松升級。
上傳時間: 2013-07-07
上傳用戶:林魚2016
可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。
上傳時間: 2013-07-20
上傳用戶:頂得柱
21世紀是“信息世紀”,隨著人們生活水平的不斷進步,對于家居環境要求也日益增高。如何將信息產業的最新成果,應用于構建一個舒適和諧的家居環境,已日益引起人們的關注和重視。傳統的家庭電子電器類產品具有單個控制的特點,無法進一步構成網絡,和外界進行信息交互。“智能家居”概念的提出,改變了這種這種狀況。智能家居系統可以將相對獨立的電器產品“智能”地連接在一起,提供全方位信息交換功能,幫助家庭內部及外部實現信息暢通,從而優化生活環境,提高生活質量。 本文提出了一種基于GPRS網絡的以ARM和嵌入式Linux操作系統為基礎的家庭網關無線接入方案,能通過手機短信息對控制節點進行遠程控制,實時獲得當前圖像信息和家居環境的各項物理參數。 本文所做的主要工作為: 1.調研了國內外智能化家居系統的研究現狀和發展趨勢,并結合目前國內智能家居的發展特點,設計了基于嵌入式系統的智能家居監控系統。在設計中選用了ARM9 S3C2440處理器和嵌入式Linux操作系統,主要由基于ARM的主控模塊、GPRS短信發送模塊、基于nRF2401的無線(分)節點通信模塊幾個部分組成。 2.建立了嵌入式系統的平臺和開發環境。主要包括嵌入式Linux的裁減、設備驅動程序的編寫,交叉編譯和串口驅動的編寫,完成了USB驅動的移植。 3.在組網方式上選擇了nRF2401無線射頻模塊和GPRS模塊,完成了周邊器件的電路設計,實現了無線模塊的相互通信和信息傳輸。 4.實現了XMODOM協議,將圖片和物理信息傳送至GPRS模塊,并實現了彩信的MMS發送。 本文完成了智能家居監控系統的硬件設計和軟件設計,并進行了調試,驗證了所設計系統的有效性和實用性。實驗結果表明提出的監控系統設計方法是可行的,且整個系統具有良好的通用性和可擴展性。由于采用Linux作為嵌入式操作系統,符合嵌入式的發展潮流,方便了在該設計的基礎上進行二次開發和擴展。
上傳時間: 2013-04-24
上傳用戶:zm7516678
瞬變電磁法作為一種重要的地球物理探測方法,由于它在時間和空間上的可分性,使得這種方法簡單易行,信息豐富,精度較高,低成本,見效快,從而在礦藏勘探、鉆井和海洋勘探等領域得到了廣泛的應用。隨著接收儀器的數字化和智能化,發射功率的增大,數字模型計算正反演的應用,解釋水平的提高,瞬變電磁法可解決的地質問題不斷擴大,幾乎涉及了物探工作的各個領域:礦產勘探,構造探測,水文與工程、地質調查,環境調查與監測以及考古等。近年來,在找水、市政工程、土壤鹽堿化和污染調查、淺層石油構造填圖,以及礦井突水預測等領域都取得了良好效果。 瞬變電磁法探測系統包括發射機和接收機兩部分。接收機用作在噪聲中提取由發射機發射的一次場信號在地下導體中感應出的二次場信息,其信息反映了地下導體的電阻率差異,通過對該信息數據的處理了解探測目標的特性從而達到探測的目的。 瞬變電磁信號具有早期信號幅度大、衰減快,而中晚期信號幅度小、衰減慢的大動態范圍的特點。因此,必須設計出能適應這種瞬時變化快、動態范圍大數據信號要求的高性能數據采集系統。同時,瞬變電磁探測系統的工作環境大都是在野外,因此,為適應野外工作的需要,數據采集卡尤其要有較低的功耗。 本論文在總結其他數據采集系統設計的基礎上,提高采樣速率和采樣精度、采用分段放大技術避免放大飽和和實現對小信號的有效識別、改用ARM作為核心處理器實現對接收機的有效控制、改進USB2.0的實際傳輸速度、改用自適應濾波法等噪聲抑制方法組合實現抗干擾和噪聲濾除設計,成功設計和實現了一套基于ARM和USB2.0的瞬變電磁數據采集系統,該系統具有高性能,低功耗,抗干擾能力強,低成本的特點,已成功應用于瞬變電磁探測實踐,并取得良好效果,極大的滿足了瞬變電磁探測系統的需要。同時,該系統對于其他數據采集系統的設計具有一定的借鑒意義。
上傳時間: 2013-06-21
上傳用戶:txfyddz
無線傳感器網絡是一項融合計算機技術、半導體技術、通信技術、傳感器技術等的新興技術,它在軍事、工業、農業、建筑、醫療、交通等各個領域均有廣闊的應用前景。無線傳感器網絡中包含眾多關鍵技術,因此需要一種功能強大的節點支持網絡的正常運行,為用戶提供多功能的服務。 目前無線傳感器網絡節點的硬件平臺絕大部分是基于單片機實現的,它們具有有限的存儲和處理能力,只能完成簡單的傳感器數據采集、處理和轉發功能。有少部分硬件平臺采用32位的處理器,但是這些平臺的價格昂貴或者靈活性較差,不利于無線傳感器網絡的實驗研究及應用的拓展。 基于上述研究現狀,本文設計并實現一個基于32位ARM處理器和Linux操作系統的無線傳感器網絡節點。該節點具有強大的存儲、處理能力,而且成本和功耗較低,能夠配合不同類型的傳感器節點使用,便于二次開發,對于無線傳感器網絡各種理論和算法的驗證及實現各種應用有重大意義。論文主要分為三部分: 1、無線傳感器網絡節點硬件設計:在分析現有硬件平臺缺點的基礎上,設計本文的無線傳感器網絡節點硬件結構,進行硬件選型并分析各個模塊的結構和硬件原理,搭建好硬件平臺。 2、無線傳感器網絡節點軟件實現:根據設計的無線傳感器網絡節點硬件結構分析軟件應包含的內容及層次結構。由于Linux支持多種體系結構、開源等優點,因此本文選擇其作為無線傳感器網絡節點的操作系統,并分層次地實現基于Linux的整個軟件系統,包括引導程序、內核、根文件系統、驅動程序。 3、無線傳感器網絡節點的應用:在1、2部分完成的基本功能上需要擴充具體的應用程序才能將該節點應用到實際環境中。這部分首先分析本文所實現的節點的幾種典型應用場景,然后在該節點上實現幾種常用的服務程序,最后設計并實現質心定位應用案例,展示了在此節點上可方便地實現功能擴充和特定應用開發,同時也說明了該節點強大的功能。
上傳時間: 2013-04-24
上傳用戶:wmwai1314
隨著國內汽車工業的發展,國內的車輛導航系統的市場需求也越來越大。目前國內推出的一些車載導航定位系統還沒有在車載系統中得到廣泛的應用,還須在改進技術、提高精度的同時降低開發成本。 車載導航終端結合了導航定位技術、地理信息系統(GIS)、通訊技術以及嵌入式計算機技術,為用戶提供導航定位、地理信息等服務。車載導航終端由GPS定位系統、電子地圖、嵌入式系統組成。導航終端接收GPS所傳送的衛星信號,得到車輛的即時位置,通過GPS信號處理系統傳送給主機,再配合嵌入式系統上的空間數據庫,將車輛經過的軌跡顯示在顯示屏上。 本論文首先討論了車載導航系統的原理和硬件結構,然后分析設計了軟件系統的工作流程及實現方案;介紹了Boot Loader和Linux內核的定制、移植;重點介紹了在ARM處理器和Linux操作系統實現車載導航終端各功能模塊的詳細過程,以及地圖匹配和路徑規劃算法及實現。 為了縮短開發周期、降低開發成本,本設計采用了基于開源軟件二次開發的方式。
上傳時間: 2013-06-01
上傳用戶:xmsmh
根據機械電子工程類專業測控實驗教學平臺數據采集的需要,在綜合考慮成本和性能基礎上,提出以為主處理芯片的數據采集卡設計方案。 該方案的主要特點是,使用基于ARM7TDMI內核的,工作主頻最高可達44MHz;內置高性能的ADC和DAC模塊,采樣速度最高可達1MSPS,采樣精度為12位;模擬信號輸入通道最多可達16路,模擬信號輸出通道最高可達4路;具有豐富的外設資源可以使用,GPIO口數目最高可達40個。 在設計中采用了模塊化思想,將系統分為四個功能模塊:主模塊的功能是控制ADC進行信號采集和DAC進行模擬信號輸出;模擬信號模塊的作用是對傳感器輸入信號和DAC輸出波形進行簡單的調理;數字信號模塊引出32路數字I/O口,可用于需要采集數字量的場合;JTAG模塊可進行程序的調試和下載,對于數據采集卡的二次開發有很大的作用。 在本數據采集卡上,嘗試進行了μC/OSⅡ操作系統的移植,成功實現了四個任務的管理。在實際應用中,工作數小時仍可保持正常的運行。 為檢驗數據采集卡的串口通訊能力,利用LabVIEW程序讀取下位機串口發送的已采集到的數據,進行波形圖繪制。 為檢驗本數據采集卡的ADC和DAC精度,設計實驗利用DAC輸出波形,并利用ADC將采集到的波形通過LabVIEW顯示,測量結果顯示兩者電壓值誤差均在可允許的3LSB(Least Significant Bit)范圍內,表明本數據采集卡已基本實現預期設計指標。
上傳時間: 2013-04-24
上傳用戶:bruce