亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

主機口

  • 不平衡系統中STATCOM的控制方法和主電路研究.rar

    三相電壓不平衡度是衡量電網電能質量的一個重要指標。在三相系統中,引起電壓不平衡的主要原因是發電機的輸出電壓不平衡和負載不平衡兩方面,電壓不平衡比較嚴重時,會給系統帶來諸多危害。近年來,STATCOM因其動態響應速度快,電流諧波含量小,裝置體積小等優點,在電壓不平衡補償中的應用越來越廣。 首先本文研究了基于IGCT的STATCOM主電路。為了獲得更高的輸出電壓,通常需要將IGCT串聯使用。然而在器件串聯使用時,由于其特性的差異會產生暫態電壓分配不均衡,導致個別器件上產生過電壓而威脅器件的安全,嚴重時會燒毀器件。因此需要采用均壓電路來保證串聯結構中電壓的平均分配。本文重點對IGCT串聯均壓電路和緩沖電路進行了設計,在分析串聯均壓電路的同時,計算了吸收電容和吸收電阻的取值范圍。而后,對緩沖電路進行了Pspice仿真,通過仿真驗證了均壓電路的工作效果。結果表明,吸收電容和吸收電阻的取值合適,能夠對IGCT的串聯運行起到很好的保護作用。本文還對100Kvar/660VSTATCOM的主電路進行了參數設計,對IGCT的型號和各主要元件進行了選擇。 本文重點研究了不平衡系統中STATCOM的控制策略。建立了基于IGCT的STATCOM的數學模型;根據STATCOM的電流暫態模型,對電流電壓進行序分解,并做D—Q坐標變換,建立STATCOM在靜止坐標系下的正、負序數學模型。基于建立的負序模型,研究STATCOM在不平衡情況下的控制策略,本文采用無差拍控制方法;根據實際補償時遇到的問題:收斂速度慢、依賴固定的負載模型、魯棒性差等,對無差拍控制方法進行了優化設計。該優化方法在傳統無差拍的基礎上引入了參考電流觀測器和狀態觀測器;文中具體設計了這個改進無差拍控制器和其相關電路。經分析與仿真驗證了本文提出的優化控制方法,將該方法應用于STATCOM不平衡補償器,取得了良好的不平衡補償性能、快速的動態響應和良好的魯棒性。

    標簽: STATCOM 不平衡

    上傳時間: 2013-06-05

    上傳用戶:abc123456.

  • 基于CAN總線的電池數據采集與管理系統的設計.rar

    控制器局域網(CAN)最初是由德國BOSCH公司為汽車的監測、控制系統設計的。它是一種有效的支持分布式控制或者實時控制的串行通信網絡。由于其具有多主機、高性能以及高可靠性,CAN總線已經廣泛應用于汽車電子控制、過程控制、機械工業、紡織機械、機器人、數控機床、醫療器械以及傳感器等領域。CAN總線已經形成國際標準,并已被公認為幾種最有前途的現場總線之一。 另一方面,隨著電動車的技術的不斷發展,電動車已經開始邁向了市場普及的道路。對于電動車電池的管理和維護越來越成為電動車發展的重點之一。由于CAN具有抗干擾性強、連接簡單、無主通信等特點,非常適合用來實現實時數據的采集和傳輸。因此,本文利用CAN總線為基礎設計了一個電池實時數據采集與管理系統,經分析、設計、編程和調試,在實際應用中得以實現。 該系統主要包括數據采集層,數據傳輸層和用戶管理層三個部分。數據采集層的主要任務是電池實時數據的采集和發送;數據傳輸層的主要功能是通過CAN總線接收數據采集層發送的實時數據,并將其轉換成RS232串口協議發送到上位機;用戶管理層的主要功能是通過串口接收數據,實時顯示,存儲和分析。 論文完成的主要工作有: (1) 通過對系統需求的分析,將整個系統分為三個獨立的層,分別進行了軟硬件設計,實現了系統的模塊化,增強了系統的應用性; (2) 詳細的研究了CAN2.0B協議和SAE J1939協議,并在此基礎上,編寫了適合本設計的通訊協議; (3) 深入研究了MC9S12DG128芯片的硬件結構和軟件設計方法; 本課題的創新點在于利用目前汽車工業廣泛采用的CAN總線協議,設計了一套簡單,高效,穩定的電池數據采集與管理系統,并在實際中得以應用。在系統設計過程中將整個系統分為3個層,大大提升了系統的模塊化水平,有利于系統的擴展和維護。

    標簽: CAN 總線 電池

    上傳時間: 2013-07-07

    上傳用戶:1417818867

  • 串口通信程序.rar

    串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信

    標簽: 串口通信 程序

    上傳時間: 2013-05-20

    上傳用戶:netwolf

  • 51串口計算器.rar

    51串口計算器,可以幫助大家很快計算串口相關數據如波特率

    標簽: 串口 計算器

    上傳時間: 2013-04-24

    上傳用戶:zzy7826

  • 1553B總線接口技術研究及FPGA實現.rar

    本論文在詳細研究MIL-STD-1553B數據總線協議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現的具體功能出發,結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現對結構進行模塊細化。在介紹模擬收發器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數字鎖相環、通用異步收發器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優化,在FPGA芯片EP1K100上得以實現。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統,選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發自收驗證,加入RS232串口調試過程提高測試數據的直觀性。驗證的結果表明本文提出的設計方案是合理的。

    標簽: 1553B FPGA 總線接口

    上傳時間: 2013-06-04

    上傳用戶:ayfeixiao

  • 串口溫度數據采集并實時顯示.rar

    串口控件使用說明 本程序使用VC6.0的通用串口控件MSCOMM32.OCX來對發送到串口的數據進行采集處理。主要使用方法 串口設置:m_Comm.SetSettings(“波特率,校驗方式,數據位數,停止位數”) 取串口數據:m_Comm.GetInput() 你只首先要確定一個mscomm32.ocx控件在system目錄下并且該控件已經被windows注冊,本程序才能正常運行。

    標簽: 串口 溫度數據采集

    上傳時間: 2013-04-24

    上傳用戶:aappkkee

  • FPGA串口協議程序.rar

    FPGA串口協議程序(VHDL語言實現),利用串口調試助手

    標簽: FPGA 串口協議 程序

    上傳時間: 2013-07-10

    上傳用戶:zhyiroy

  • 玩轉51單片機的串口通訊.rar

    玩轉51單片機的串口通訊.pdf玩轉51單片機的串口通訊.pdf

    標簽: 51單片機 串口通訊

    上傳時間: 2013-05-18

    上傳用戶:jjq719719

  • 基于FPGA的分布式采集系統時鐘同步控制技術研究與實現.rar

    隨著電子技術的快速發展,各種電子設備對時間精度的要求日益提升。在衛星發射、導航、導彈控制、潛艇定位、各種觀測、通信等方面,時鐘同步技術都發揮著極其重要的作用,得到了廣泛的推廣。對于分布式采集系統來說,中心主站需要對來自于不同采集設備的采集數據進行匯總和分析,得到各個采集點對同一事件的采集時間差異,通過對該時間差異的分析,最終做出對事件的準確判斷。如果分布式采集系統中的各個采集設備不具有統一的時鐘基準,那么得到的各個采集時間差異就不能反映出實際情況,中心主站也無法準確地對事件進行分析和判斷,甚至得出錯誤的結論。因此,時鐘同步是分布式采集系統正常運作的必要前提。 目前國內外時鐘同步領域常用的技術有GPS授時技術,鎖相環技術和IRIG-B 碼等。GPS授時技術雖然精度高,抗干擾性強,但是由于需要專用的GPS接收機,若單純使用GPS 授時技術做時鐘同步,就需要在每個采集點安裝接收機,成本較高。鎖相環是一種讓輸出信號在頻率和相位上與輸入參考信號同步的技術,輸出信號的時鐘準確度和穩定性直接依賴于輸入參考信號。IRIG-B 碼是一種信息量大,適合傳輸的時間碼,但是由于其時間精度低,不適合應用于高精度時鐘同步的系統。基于上述分析,本文結合這三種常用技術,提出了一種基于FPGA的分布式采集系統時鐘同步控制技術。該技術既保留了GPS 授時的高精確度和高穩定性,又具備IRIG-B時間碼易傳輸和低成本的特性,為分布式采集系統中的時鐘同步提供了一種新的解決方案。 本文中的設計采用了Ublox公司的精確授時GPS芯片LEA-5T,通過對GPS芯片串行時間信息解碼,獲得準確的UTC時間,并實現了分布式采集系統中各個采集設備的精確時間打碼。為了能夠使整個分布式采集系統具有統一的高精度數據采集時鐘,本論文采用了數模混合的鎖相環技術,將GPS 接收芯片輸出的高精度秒信號作為參考基準,生成了與秒信號高精度同步的100MHZ 高頻時鐘。本文在FPGA 中完成了IRIG-B 碼的編碼部分,將B 碼的準時標志與GPS 秒信號同步,提高了IRIG-B 碼的時間精度。在分布式采集系統中,IRIG-B時間碼能直接通過串口或光纖將各個采集點時間與UTC時間統一,節約了各點布設GPS 接收機的高昂成本。最后,通過PC104總線對時鐘同步控制卡進行了數據讀取和測試,通過實驗結果的分析,提出了改進方案。實驗表明,改進后的時鐘同步控制方案具有很高的時鐘同步精度,對時鐘同步技術有著重大的推進意義!

    標簽: FPGA 分布式 采集

    上傳時間: 2013-08-05

    上傳用戶:lz4v4

  • FPGA中多標準可編程IO端口的設計.rar

    現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

主站蜘蛛池模板: 思南县| 延长县| 淮南市| 辽中县| 濉溪县| 永清县| 商洛市| 祥云县| 泗水县| 保靖县| 乐昌市| 安乡县| 称多县| 凤台县| 蒙城县| 嘉黎县| 河南省| 临夏县| 宁国市| 襄汾县| 鹤峰县| 禹州市| 方城县| 武强县| 和林格尔县| 许昌县| 密山市| 论坛| 青州市| 汾阳市| 海南省| 余干县| 循化| 裕民县| 桐庐县| 贡觉县| 建平县| 泰来县| 黄梅县| 新丰县| 兰考县|