亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串行模式

  • 基于SOPC技術(shù)的異步串行通信IP核的設(shè)計

    介紹了SoPC(System on a Programmable Chip)系統(tǒng)的概念和特點,給出了基于PLB總線的異步串行通信(UART)IP核的硬件設(shè)計和實現(xiàn)。通過將設(shè)計好的UART IP核集成到SoPC系統(tǒng)中加以驗證,證明了所設(shè)計的UART IP核可以正常工作。該設(shè)計方案為其他基于SoPC系統(tǒng)IP核的開發(fā)提供了一定的參考。

    標簽: SOPC IP核 異步串行通信

    上傳時間: 2013-11-12

    上傳用戶:894448095

  • AVR_單片機_串口通信_串行通訊_詳細例程介紹

    AVR_單片機_串口通信_串行通訊_詳細例程介紹

    標簽: AVR 單片機 串口通信 串行通訊

    上傳時間: 2013-11-23

    上傳用戶:xuanjie

  • 并行數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)

    并行數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)

    標簽: 并行數(shù)據(jù) 串行數(shù)據(jù) 轉(zhuǎn)換

    上傳時間: 2013-10-09

    上傳用戶:liu123

  • 基于FPGA的34位串行編碼信號設(shè)計與實現(xiàn)

        為實現(xiàn)某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計了該類型編碼的接收、發(fā)送電路。重點分析了電路各模塊的設(shè)計思路。電路采用SOPC模塊作為中心控制器,設(shè)計簡潔、可靠。試驗表明:該設(shè)計系統(tǒng)運行正常、穩(wěn)定。

    標簽: FPGA 串行 編碼 信號設(shè)計

    上傳時間: 2013-10-09

    上傳用戶:小寶愛考拉

  • 二線制串行EEPROM應(yīng)用

    本文介紹了AT24C01系列二線制串行EEPROM的使用方法及串行EEPROM與單片機的軟件接口,簡要說明其在電機控制中保存控制參數(shù)的應(yīng)用

    標簽: EEPROM 二線制 串行

    上傳時間: 2013-11-21

    上傳用戶:lps11188

  • 采用高速串行收發(fā)器Rocket I/O實現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標準的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點到點串行數(shù)據(jù)傳輸, 同時其可擴展的帶寬, 為系統(tǒng)設(shè)計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費。本文提出的設(shè)計方案可以改進Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • 基于FPGA的高速串行傳輸接口研究與實現(xiàn)

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構(gòu)建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?為后續(xù)采用FPGA實現(xiàn)各種高速協(xié)議奠定了良好的基礎(chǔ)。關(guān)鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數(shù)字系統(tǒng)互連設(shè)計中,高速串行I/O技術(shù)取代傳統(tǒng)的并行I/O技術(shù)成為當前發(fā)展的趨勢。與傳統(tǒng)并行I/O技術(shù)相比,串行方案提供了更大的帶寬、更遠的距離、更低的成本和更高的擴展能力,克服了并行I/O設(shè)計存在的缺陷。在實際設(shè)計應(yīng)用中,采用現(xiàn)場可編程門陣列( FPGA)實現(xiàn)高速串行接口是一種性價比較高的技術(shù)途徑。

    標簽: FPGA 高速串行 傳輸接口

    上傳時間: 2013-10-22

    上傳用戶:semi1981

  • AHCI串行ATA高級主控接口

    AHCI串行ATA高級主控接口

    標簽: AHCI ATA 串行 主控接口

    上傳時間: 2013-11-05

    上傳用戶:helmos

  • USB轉(zhuǎn)串行口電路原理圖及PCB文件PL2303

    USB轉(zhuǎn)串行口電路原理圖及PCB文件PL2303 USB轉(zhuǎn)串行口電路原理圖及PCB文件PL2303 USB轉(zhuǎn)串行口電路原理圖及PCB文件PL2303

    標簽: 2303 USB PCB PL

    上傳時間: 2013-10-30

    上傳用戶:kernor

  • 25針及9針串行口各針意義

    25針及9針串行口各針意義

    標簽: 串行口

    上傳時間: 2013-11-24

    上傳用戶:1051290259

主站蜘蛛池模板: 夏津县| 文山县| 东乡| 饶河县| 鄂伦春自治旗| 赤壁市| 仙桃市| 木里| 泰州市| 林甸县| 河西区| 乡城县| 金湖县| 嘉兴市| 北宁市| 黎城县| 潢川县| 铜鼓县| 共和县| 乌兰浩特市| 乐至县| 收藏| 万安县| 石河子市| 田阳县| 广河县| 富民县| 开鲁县| 祁门县| 措美县| 安达市| 根河市| 太康县| 喜德县| 工布江达县| 桂东县| 沭阳县| 城口县| 泌阳县| 历史| 德州市|