·電路應(yīng)用分析II
標(biāo)簽: 電路應(yīng)用 分
上傳時(shí)間: 2013-07-05
上傳用戶:acon
·H.264 RTSP 串流 (live 555) 視窗版本 (THE Makefile had modified for VC 2008 BUILD)
上傳時(shí)間: 2013-04-24
上傳用戶:asddsd
本文結(jié)合目前國(guó)內(nèi)外航電數(shù)據(jù)處理系統(tǒng)的發(fā)展概況,設(shè)計(jì)了一款集數(shù)據(jù)采集、處理、控制及傳輸于一體的航電處理系統(tǒng)。文章首先深入研究了自適應(yīng)濾波器原理,分析了LMS算法性能,著重從影響算法性能的因素入手,通過分析仿真,改進(jìn)算法,提升了算法性能,給出仿真結(jié)果分析,并設(shè)計(jì)應(yīng)用于系統(tǒng)之中;其次介紹了ARINC-429航空總線和RS-422串行總線的信息標(biāo)準(zhǔn)和傳輸格式。在此基礎(chǔ)上,設(shè)計(jì)了基于FPGA的解決航電系統(tǒng)數(shù)據(jù)采集、濾波處理、控制傳輸和復(fù)雜非線性運(yùn)算的一體化實(shí)現(xiàn)方案。選用XILINX公司的FPGA,實(shí)現(xiàn)了航電數(shù)據(jù)采集、傳輸和控制,集成了ARlNC-429和RS-422兩種通信接口,實(shí)現(xiàn)了總線冗余,并實(shí)現(xiàn)了數(shù)據(jù)濾波和相應(yīng)的算法處理。最后,在實(shí)驗(yàn)室環(huán)境下,對(duì)每個(gè)模塊分別進(jìn)行了軟硬件測(cè)試。
標(biāo)簽: FPGA 數(shù)據(jù)處理 傳輸系統(tǒng)
上傳時(shí)間: 2013-07-01
上傳用戶:R50974
神經(jīng)網(wǎng)絡(luò)控制算法作為一種比較成熟的智能控制算法,在空空導(dǎo)彈的理論研究中也得到了很多應(yīng)用,但它的實(shí)際應(yīng)用通常是通過軟件實(shí)現(xiàn)的,而軟件實(shí)現(xiàn)是串行執(zhí)行指令,運(yùn)行速度慢,可靠性低,很難滿足實(shí)際導(dǎo)彈制導(dǎo)系統(tǒng)實(shí)時(shí)性的要求。控制算法硬件實(shí)現(xiàn)的最大特點(diǎn)就是可提高控制算法的實(shí)時(shí)運(yùn)算速度和可靠性。本課題針對(duì)導(dǎo)彈制導(dǎo)系統(tǒng),以FPGA為硬件平臺(tái)研究神經(jīng)網(wǎng)絡(luò)控制算法的硬件實(shí)現(xiàn)。本文首先對(duì)BP神經(jīng)網(wǎng)絡(luò)算法思想進(jìn)行了深入分析,并對(duì)BP網(wǎng)絡(luò)的各個(gè)階段進(jìn)行了理論推導(dǎo),最后對(duì)BP神經(jīng)網(wǎng)絡(luò)PID飛行控制算法進(jìn)行了研究和總結(jié),為硬件實(shí)現(xiàn)提供了理論基礎(chǔ)。基于對(duì)上述理論的深入研究和分析,本文提出了一種適合FPGA實(shí)現(xiàn)該神經(jīng)網(wǎng)絡(luò)控制算法的硬件實(shí)現(xiàn)模型。在該模型中,神經(jīng)網(wǎng)絡(luò)各層之間采用串行執(zhí)行數(shù)據(jù)方式,層間則采用并行運(yùn)行方式,可有效提高系統(tǒng)的運(yùn)算速度。由于模塊化、層次化的自頂向下的模塊化設(shè)計(jì)方法可有效減少錯(cuò)誤的產(chǎn)生,是設(shè)計(jì)復(fù)雜大規(guī)模系統(tǒng)的理想設(shè)計(jì)方法。本文采用了此設(shè)計(jì)方法,通過把系統(tǒng)模塊化,對(duì)各個(gè)子模塊分別用VHDL硬件描述語言進(jìn)行描述,并基于QUARTUS II軟件開發(fā)平臺(tái)進(jìn)行綜合和仿真,直到達(dá)到研究設(shè)計(jì)要求。最后將仿真程序源代碼下載配置到具體的Cyclone II系列EP2C70 FPGA芯片中,應(yīng)用于某實(shí)際導(dǎo)彈控制系統(tǒng)的研究。理論分析和實(shí)驗(yàn)結(jié)果表明該神經(jīng)網(wǎng)絡(luò)飛行控制算法的FPGA硬件實(shí)現(xiàn)是有效可行的,可滿足系統(tǒng)實(shí)時(shí)性的要求,為制導(dǎo)系統(tǒng)的實(shí)際工程實(shí)現(xiàn)提供了基礎(chǔ)。
標(biāo)簽: FPGA PID 神經(jīng)網(wǎng)絡(luò) 飛行控制
上傳時(shí)間: 2013-04-24
上傳用戶:冇尾飛鉈
·串口ICD2資料
上傳時(shí)間: 2013-04-24
上傳用戶:hj_18
·基于TMS320C5402芯片DSK平臺(tái)的諧波測(cè)量與分析
上傳時(shí)間: 2013-06-17
上傳用戶:gundamwzc
·摘 要:本文根據(jù)當(dāng)今現(xiàn)代通信技術(shù)的發(fā)展,對(duì)QPSK信號(hào)的工作原理進(jìn)行了分析。利用Simulink仿真工具設(shè)計(jì)出一個(gè)QPSK仿真模型,以衡量QPSK存高斯白噪聲信道中的性能,并對(duì)仿真結(jié)果進(jìn)行了分析。[著者文摘]
上傳時(shí)間: 2013-04-24
上傳用戶:DanXu
·大型異步變頻電機(jī)過載分析與解決方案
上傳時(shí)間: 2013-06-25
上傳用戶:郭靜0516
作者:華清遠(yuǎn)見3G學(xué)院。Android Launcher分析--華清遠(yuǎn)見android培訓(xùn)課件教程。
上傳時(shí)間: 2013-04-24
上傳用戶:liaofamous
作者:華清遠(yuǎn)見3G學(xué)院。androidwifi開發(fā)流程和關(guān)鍵點(diǎn)分析--華清遠(yuǎn)見android培訓(xùn)課件教程。
標(biāo)簽: android wifi 開發(fā)流程 分
上傳時(shí)間: 2013-04-24
上傳用戶:大融融rr
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1