亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串并聯(lián)

  • 這個并串轉換代碼是依靠同步狀態機來實現其控制的。其實并串轉換在實際的電路中使用還是比較多的

    這個并串轉換代碼是依靠同步狀態機來實現其控制的。其實并串轉換在實際的電路中使用還是比較多的,尤其在通信線路方面的復用和分解方面,原理上就是一個串并轉換和并串轉換的過程。舉個簡單的例子,計算機串口發送數據的過程,如果滿足發送條件了,其實就是一個并串轉換的過程了。好了,廢話不說,看代碼就是。 寫完一看,一個并串轉換居然搞了這么大,有點失敗。但是整個代碼已經通過了后仿真,而且思路還是比較清楚的,可靠性和穩定性方面也應該沒有問題滴,呵呵。不過說老實話,里面有些信號是確實可以去掉的,不過后來就懶得改了。如果誰想要實際的工程中用的話可以改一下。

    標簽: 轉換 代碼 狀態 控制

    上傳時間: 2013-12-29

    上傳用戶:SimonQQ

  • 時用VB或則VC開發串口或并口書籍源代碼

    時用VB或則VC開發串口或并口書籍源代碼,對于學習串并口通訊知識有所幫助

    標簽: 串口 并口 書籍 源代碼

    上傳時間: 2017-04-01

    上傳用戶:yangbo69

  • 這個并串轉換代碼是依靠同步狀態機來實現其控制的。其實并串轉換在實際的電路中使用還是比較多的

    這個并串轉換代碼是依靠同步狀態機來實現其控制的。其實并串轉換在實際的電路中使用還是比較多的,尤其在通信線路方面的復用和分解方面,原理上就是一個串并轉換和并串轉換的過程。舉個簡單的例子,計算機串口發送數據的過程,如果滿足發送條件了,其實就是一個并串轉換的過程了。好了,廢話不說,看代碼就是。

    標簽: 轉換 代碼 狀態 控制

    上傳時間: 2014-01-04

    上傳用戶:腳趾頭

  • 單片機串行通信與接口

    在計算機系統中,串行通信是指計算機主機與外設之間以及主機系統與主機系統之間數據的串行傳送。由于串行通信和通信制式、傳送距離以及I/O數據的串并變換等許多因素有關,為進一步學習MCS-51的串行接口打下基礎。

    標簽: 單片機 串行通信 接口

    上傳時間: 2013-10-10

    上傳用戶:李彥東

  • PC機之間串口通信的實現

    PC機之間串口通信的實現一、實驗目的 1.熟悉微機接口實驗裝置的結構和使用方法。 2.掌握通信接口芯片8251和8250的功能和使用方法。 3.學會串行通信程序的編制方法。 二、實驗內容與要求 1.基本要求主機接收開關量輸入的數據(二進制或十六進制),從鍵盤上按“傳輸”鍵(可自行定義),就將該數據通過8251A傳輸出去。終端接收后在顯示器上顯示數據。具體操作說明如下:(1)出現提示信息“start with R in the board!”,通過調整乒乓開關的狀態,設置8位數據;(2)在小鍵盤上按“R”鍵,系統將此時乒乓開關的狀態讀入計算機I中,并顯示出來,同時顯示經串行通訊后,計算機II接收到的數據;(3)完成后,系統提示“do you want to send another data? Y/N”,根據用戶需要,在鍵盤按下“Y”鍵,則重復步驟(1),進行另一數據的通訊;在鍵盤按除“Y”鍵外的任意鍵,將退出本程序。2.提高要求 能夠進行出錯處理,例如采用奇偶校驗,出錯重傳或者采用接收方回傳和發送方確認來保證發送和接收正確。 三、設計報告要求 1.設計目的和內容 2.總體設計 3.硬件設計:原理圖(接線圖)及簡要說明 4.軟件設計框圖及程序清單5.設計結果和體會(包括遇到的問題及解決的方法) 四、8251A通用串行輸入/輸出接口芯片由于CPU與接口之間按并行方式傳輸,接口與外設之間按串行方式傳輸,因此,在串行接口中,必須要有“接收移位寄存器”(串→并)和“發送移位寄存器”(并→串)。能夠完成上述“串←→并”轉換功能的電路,通常稱為“通用異步收發器”(UART:Universal Asynchronous Receiver and Transmitter),典型的芯片有:Intel 8250/8251。8251A異步工作方式:如果8251A編程為異步方式,在需要發送字符時,必須首先設置TXEN和CTS#為有效狀態,TXEN(Transmitter Enable)是允許發送信號,是命令寄存器中的一位;CTS#(Clear To Send)是由外設發來的對CPU請求發送信號的響應信號。然后就開始發送過程。在發送時,每當CPU送往發送緩沖器一個字符,發送器自動為這個字符加上1個起始位,并且按照編程要求加上奇/偶校驗位以及1個、1.5個或者2個停止位。串行數據以起始位開始,接著是最低有效數據位,最高有效位的后面是奇/偶校驗位,然后是停止位。按位發送的數據是以發送時鐘TXC的下降沿同步的,也就是說這些數據總是在發送時鐘TXC的下降沿從8251A發出。數據傳輸的波特率取決于編程時指定的波特率因子,為發送器時鐘頻率的1、1/16或1/64。當波特率指定為16時,數據傳輸的波特率就是發送器時鐘頻率的1/16。CPU通過數據總線將數據送到8251A的數據輸出緩沖寄存器以后,再傳輸到發送緩沖器,經移位寄存器移位,將并行數據變為串行數據,從TxD端送往外部設備。在8251A接收字符時,命令寄存器的接收允許位RxE(Receiver Enable)必須為1。8251A通過檢測RxD引腳上的低電平來準備接收字符,在沒有字符傳送時RxD端為高電平。8251A不斷地檢測RxD引腳,從RxD端上檢測到低電平以后,便認為是串行數據的起始位,并且啟動接收控制電路中的一個計數器來進行計數,計數器的頻率等于接收器時鐘頻率。計數器是作為接收器采樣定時,當計數到相當于半個數位的傳輸時間時再次對RxD端進行采樣,如果仍為低電平,則確認該數位是一個有效的起始位。若傳輸一個字符需要16個時鐘,那么就是要在計數8個時鐘后采樣到低電平。之后,8251A每隔一個數位的傳輸時間對RxD端采樣一次,依次確定串行數據位的值。串行數據位順序進入接收移位寄存器,通過校驗并除去停止位,變成并行數據以后通過內部數據總線送入接收緩沖器,此時發出有效狀態的RxRDY信號通知CPU,通知CPU8251A已經收到一個有效的數據。一個字符對應的數據可以是5~8位。如果一個字符對應的數據不到8位,8251A會在移位轉換成并行數據的時候,自動把他們的高位補成0。 五、系統總體設計方案根據系統設計的要求,對系統設計的總體方案進行論證分析如下:1.獲取8位開關量可使用實驗臺上的8255A可編程并行接口芯片,因為只要獲取8位數據量,只需使用基本輸入和8位數據線,所以將8255A工作在方式0,PA0-PA7接實驗臺上的8位開關量。2.當使用串口進行數據傳送時,雖然同步通信速度遠遠高于異步通信,可達500kbit/s,但由于其需要有一個時鐘來實現發送端和接收端之間的同步,硬件電路復雜,通常計算機之間的通信只采用異步通信。3.由于8251A本身沒有時鐘,需要外部提供,所以本設計中使用實驗臺上的8253芯片的計數器2來實現。4:顯示和鍵盤輸入均使用DOS功能調用來實現。設計思路框圖,如下圖所示: 六、硬件設計硬件電路主要分為8位開關量數據獲取電路,串行通信數據發送電路,串行通信數據接收電路三個部分。1.8位開關量數據獲取電路該電路主要是利用8255并行接口讀取8位乒乓開關的數據。此次設計在獲取8位開關數據量時采用8255令其工作在方式0,A口輸入8位數據,CS#接實驗臺上CS1口,對應端口為280H-283H,PA0-PA7接8個開關。2.串行通信電路串行通信電路本設計中8253主要為8251充當頻率發生器,接線如下圖所示。

    標簽: PC機 串口通信

    上傳時間: 2013-12-19

    上傳用戶:小火車啦啦啦

  • 在微型計算機系統中, CPU與外部的基本通信方式有兩種,一種是并行通信即數據的各位同 時傳送,其優點是傳輸速度較快,但數據有多少位就需要多少條傳送線 而串行通信中數據一位一位順序傳 送,能節省傳送

    在微型計算機系統中, CPU與外部的基本通信方式有兩種,一種是并行通信即數據的各位同 時傳送,其優點是傳輸速度較快,但數據有多少位就需要多少條傳送線 而串行通信中數據一位一位順序傳 送,能節省傳送線. 用Verilog HDL語言實現了串并、并串通信接口之間的轉換

    標簽: 傳送 數據 CPU 微型計算機

    上傳時間: 2013-12-24

    上傳用戶:aysyzxzm

  • 串行口數據傳輸實驗

    串行口數據傳輸實驗,vhdl源代碼,完成信號發生,串并轉換,檢測電路

    標簽: 串行口 數據傳輸 實驗

    上傳時間: 2016-06-24

    上傳用戶:qoovoop

  • --功能描述 --1 刷卡后產生與本人身份唯一對應的串行二進制碼元序列

    --功能描述 --1 刷卡后產生與本人身份唯一對應的串行二進制碼元序列,作為模擬系統的輸入信號(此處不妨設為8位學生學號)。 --2 經過串并轉換,序列變成一個8位二進制數。 --3 遍歷預先存儲在rom中的學號信息,逐一和這個8位數相比較,如果有相匹配的信息,顯示歡迎字樣(此處用一個高電平表示),同時打開柵欄門(也用一個高電平表示)。

    標簽: 功能描述 串行 二進制碼 序列

    上傳時間: 2013-11-29

    上傳用戶:zhouchang199

  • 一個車機項目中正在使用的LIN代碼.

    一個車機項目中正在使用的LIN代碼.MCU是STM32F103使用的是UCOS-II系統.這段代碼包括LIN的從模式的初始化、接收、回應等。利用的是串口的LIN模式中斷。帶有很多中文注釋.zip

    標簽: LIN代碼

    上傳時間: 2022-06-28

    上傳用戶:

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

主站蜘蛛池模板: 婺源县| 八宿县| 岑巩县| 绥化市| 秦皇岛市| 铜山县| 民和| 中卫市| 新宾| 稻城县| 绥芬河市| 犍为县| 高要市| 九寨沟县| 马鞍山市| 阿克陶县| 昭通市| 大石桥市| 施秉县| 札达县| 砀山县| 财经| 台南县| 沿河| 阿勒泰市| 邳州市| 太和县| 太仆寺旗| 龙川县| 桦川县| 吴江市| 北京市| 英山县| 三亚市| 保亭| 万宁市| 巴中市| 大悟县| 芜湖县| 格尔木市| 南投市|