基于FPGA的DDS和周期合成技術(shù)在EIS中的應(yīng)用,caj格式
標(biāo)簽: FPGA DDS EIS caj
上傳時(shí)間: 2013-08-26
上傳用戶:lhll918
在文件夾YL2440_CPLD中有做好的CPLD工程,請用Xilinx ISE 6.2打開.
標(biāo)簽: CPLD 2440 YL 工程
上傳用戶:cainaifa
附件中資料時(shí)模擬時(shí)鐘方面的信息,可用單片機(jī)仿真軟件仿真。
標(biāo)簽: 附件 模擬 時(shí)鐘 方面
上傳用戶:marten
目前在單片機(jī)的教學(xué)過程中,Labcenter Electronics 推出的 EDA 軟件 Proteus(普羅特斯)已越來越\r\n受到重視,并被提倡應(yīng)用于單片機(jī)數(shù)字實(shí)驗(yàn)室的構(gòu)建之中。Proteus 是一款功能較為全面的電子設(shè)計(jì)自動(dòng)\r\n化軟件,它不但可用于 PCB 設(shè)計(jì)以及模擬和數(shù)字電路仿真分析,還可應(yīng)用于單片機(jī)及其外圍電路的仿\r\n真,支持的微處理器芯片(Microprocessors ICs)包括 8051 系列、AVR 系列、PIC 系列、HC11 系列、\r\nARM7/LPC2000 系
標(biāo)簽: 單片機(jī) 過程
上傳時(shí)間: 2013-08-27
上傳用戶:源弋弋
Matlab_simulink在FPGA設(shè)計(jì)中的應(yīng)用
標(biāo)簽: Matlab_simulink FPGA 中的應(yīng)用
上傳用戶:古谷仁美
FPGA向SRAM中寫入數(shù)據(jù),VHDL編程
標(biāo)簽: FPGA SRAM 數(shù)據(jù)
上傳時(shí)間: 2013-08-28
上傳用戶:zhliu007
這是嵌入式中的FPGA的驅(qū)動(dòng),用在內(nèi)核驅(qū)動(dòng),希望有幫助
標(biāo)簽: FPGA 嵌入式 驅(qū)動(dòng)
上傳用戶:佳期如夢
基于FPGA的快速并行FFT及其在空間太陽望遠(yuǎn)鏡圖像鎖定系統(tǒng)中的應(yīng)用
標(biāo)簽: FPGA FFT 并行 圖像
上傳用戶:lgnf
CPLD在交流電機(jī)控制系統(tǒng)中的測速應(yīng)用,里面有一段程序,希望有幫助
標(biāo)簽: CPLD 交流電機(jī) 控制系統(tǒng) 測速
上傳用戶:270189020
protel中CPLD器件的庫可以方便的放進(jìn)protel中
標(biāo)簽: protel CPLD 器件
上傳時(shí)間: 2013-08-29
上傳用戶:thuyenvinh
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1