亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

中斷嵌套

  • 匯編語言教程.rar

    一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識  1.1 匯編語言的由來及其特點   1 機器語言   2 匯編語言   3 匯編程序   4 匯編語言的主要特點   5 匯編語言的使用領域  1.2 數據的表示和類型   1 數值數據的表示   2 非數值數據的表示   3 基本的數據類型  1.3 習題 第2章 CPU資源和存儲器  2.1 寄存器組   1 寄存器組   2 通用寄存器的作用   3 專用寄存器的作用  2.2 存儲器的管理模式   1 16位微機的內存管理模式   2 32位微機的內存管理模式  2.3 習題 第3章 操作數的尋址方式  3.1 立即尋址方式  3.2 寄存器尋址方式  3.3 直接尋址方式  3.4 寄存器間接尋址方式  3.5 寄存器相對尋址方式  3.6 基址加變址尋址方式  3.7 相對基址加變址尋址方式  3.8 32位地址的尋址方式  3.9 操作數尋址方式的小結  3.10 習題 第4章 標識符和表達式  4.1 標識符  4.2 簡單內存變量的定義   1 內存變量定義的一般形式   2 字節變量   3 字變量   4 雙字變量   5 六字節變量   6 八字節變量   7 十字節變量  4.3 調整偏移量偽指令   1 偶對齊偽指令   2 對齊偽指令   3 調整偏移量偽指令   4 偏移量計數器的值  4.4 復合內存變量的定義   1 重復說明符   2 結構類型的定義   3 聯合類型的定義   4 記錄類型的定義   5 數據類型的自定義  4.5 標號  4.6 內存變量和標號的屬性   1 段屬性操作符   2 偏移量屬性操作符   3 類型屬性操作符   4 長度屬性操作符   5 容量屬性操作符   6 強制屬性操作符   7 存儲單元別名操作符  4.7 表達式   1 進制偽指令   2 數值表達式   3 地址表達式  4.8 符號定義語句   1 等價語句   2 等號語句   3 符號名定義語句  4.9 習題 第5章 微機CPU的指令系統  5.1 匯編語言指令格式   1 指令格式   2 了解指令的幾個方面  5.2 指令系統   1 數據傳送指令   2 標志位操作指令   3 算術運算指令   4 邏輯運算指令   5 移位操作指令   6 位操作指令   7 比較運算指令   8 循環指令   9 轉移指令   10 條件設置字節指令   11 字符串操作指令   12 ASCII-BCD碼調整指令   13 處理器指令  5.3 習題 第6章 程序的基本結構  6.1 程序的基本組成   1 段的定義   2 段寄存器的說明語句   3 堆棧段的說明   4 源程序的結構  6.2 程序的基本結構   1 順序結構   2 分支結構   3 循環結構  6.3 段的基本屬性   1 對齊類型   2 組合類型   3 類別   4 段組  6.4 簡化的段定義   1 存儲模型說明偽指令   2 簡化段定義偽指令   3 簡化段段名的引用  6.5 源程序的輔助說明偽指令   1 模塊名定義偽指令   2 頁面定義偽指令   3 標題定義偽指令   4 子標題定義偽指令  6.6 習題 第7章 子程序和庫  7.1 子程序的定義  7.2 子程序的調用和返回指令   1 調用指令   2 返回指令  7.3 子程序的參數傳遞   1 寄存器傳遞參數   2 存儲單元傳遞參數   3 堆棧傳遞參數  7.4 寄存器的保護與恢復  7.5 子程序的完全定義   1 子程序完全定義格式   2 子程序的位距   3 子程序的語言類型   4 子程序的可見性   5 子程序的起始和結束操作   6 寄存器的保護和恢復   7 子程序的參數傳遞   8 子程序的原型說明   9 子程序的調用偽指令   10 局部變量的定義  7.6 子程序庫   1 建立庫文件命令   2 建立庫文件舉例   3 庫文件的應用   4 庫文件的好處  7.7 習題 第8章 輸入輸出和中斷  8.1 輸入輸出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中斷   1 中斷的基本概念   2 中斷指令   3 中斷返回指令   4 中斷和子程序  8.3 中斷的分類   1 鍵盤輸入的中斷功能   2 屏幕顯示的中斷功能   3 打印輸出的中斷功能   4 串行通信口的中斷功能   5 鼠標的中斷功能   6 目錄和文件的中斷功能   7 內存管理的中斷功能   8 讀取和設置中斷向量  8.4 習題 第9章 宏  9.1 宏的定義和引用   1 宏的定義   2 宏的引用   3 宏的參數傳遞方式   4 宏的嵌套定義   5 宏與子程序的區別  9.2 宏參數的特殊運算符   1 連接運算符   2 字符串整體傳遞運算符   3 字符轉義運算符   4 計算表達式運算符  9.3 與宏有關的偽指令   1 局部標號偽指令   2 取消宏定義偽指令   3 中止宏擴展偽指令  9.4 重復匯編偽指令   1 偽指令REPT   2 偽指令IRP   3 偽指令IRPC  9.5 條件匯編偽指令   1 條件匯編偽指令的功能   2 條件匯編偽指令的舉例  9.6 宏的擴充   1 宏定義形式   2 重復偽指令REPEAT   3 循環偽指令WHILE   4 循環偽指令FOR   5 循環偽指令FORC   6 轉移偽指令GOTO   7 宏擴充的舉例   8 系統定義的宏  9.7 習題 第10章 應用程序的設計  10.1 字符串的處理程序  10.2 數據的分類統計程序  10.3 數據轉換程序  10.4 文件操作程序  10.5 動態數據的編程  10.6 COM文件的編程  10.7 駐留程序  10.8 程序段前綴及其應用   1 程序段前綴的字段含義   2 程序段前綴的應用  10.9 習題 第11章 數值運算協處理器  11.1 協處理器的數據格式   1 有符號整數   2 BCD碼數據   3 浮點數  11.2 協處理器的結構  11.3 協處理器的指令系統   1 操作符的命名規則   2 數據傳送指令   3 數學運算指令   4 比較運算指令   5 超越函數運算指令   6 常數操作指令   7 協處理器控制指令  11.4 協處理器的編程舉例  11.5 習題 第12章 匯編語言和C語言  12.1 匯編語言的嵌入  12.2 C語言程序的匯編輸出  12.3 一個具體的例子  12.4 習題 附錄

    標簽: 匯編語言 教程

    上傳時間: 2013-07-05

    上傳用戶:hw1688888

  • 用SignalTapII邏輯分析儀調試FPGA

     SignalTap II 內嵌邏輯分析儀是Altera 公司Quartus II 軟件中內嵌的一種調試程序,通過把一段執行邏輯分析功能 的代碼和客戶的設計組合在一起編譯、布局布線,完成傳統邏輯分析儀的功能。介紹了SignalTap II 的基本內容、實現原理以及 在實際工程中的應用環境。結合ATM交換矩陣的設計實例,詳細闡述了用SignalTapII 對FPGA 調試的具體方法和調試步驟, 以及在工程中的使用全過程。分析比較了該方法與傳統的外置式邏輯分析儀的優劣,對SignalTap II 應用條件進行了闡述。

    標簽: SignalTapII FPGA 邏輯分析儀 調試

    上傳時間: 2013-07-13

    上傳用戶:古谷仁美

  • 基于ARM及uClinux的嵌入式Web服務器

    隨著嵌入式技術和網絡技術的發展,通過嵌入Web服務器來管理和控制設備成為嵌入式設備管理的一種發展趨勢。越來越多的嵌入式系統將Web服務器引入其中,可方便有效地管理這些掛接在網絡上的嵌入式設備,用戶可以使用瀏覽器通過互聯網來控制它們。本文所設計的嵌入式Web服務器就是基于HTTP協議和TCP/IP協議上的一種界面友好的Web服務器。 本文首先介紹了嵌入式Web系統的基本概念、歷史和發展狀況,同時闡述了設計及實現嵌入式Web服務器的關鍵技術和相關的理論基礎。然后介紹了本系統的軟硬件開發平臺及其建立:選擇了一款具有優秀網絡性能并且開源的操作系統—uClinux,為其在宿主機上搭建開發和編譯環境,并介紹了如何進行內核配置;確定使用以S3C44BOX為處理器的開發平臺為系統硬件平臺,并提出了嵌入式Web服務器的實現方案。本系統在boa服務器的基礎上實現了動態Web技術,完成了真正的人機交互功能,用戶可以通過Web瀏覽器監控嵌入式設備。為了實現用戶對嵌入式產品數據進行更有效的管理,在基于ARM的嵌入式Web服務器中內嵌一小型數據庫sqlite,用戶能夠借此在嵌入式產品中方便地插入、刪除或修改數據,在服務器端應用程序中調用數據庫提供的API函數完成服務器對數據庫的訪問與更新,進一步擴展嵌入式Web服務器的功能。為了使所設計的嵌入式Web服務器能動態保存少量的數據,本文對uClinux系統進行了適當的改動,實現了一個可讀寫的文件系統,使JFFS2文件系統在嵌入式Web服務器中得到應用。文章最后將該嵌入式Web服務器應用于智能家居管理,給出了智能家居管理數據庫的設計及實現,并探討了該嵌入式Web服務器潛在的應用前景。

    標簽: uClinux ARM Web 嵌入式

    上傳時間: 2013-07-29

    上傳用戶:shuiyuehen1987

  • IC封裝製程簡介(IC封裝制程簡介)

    半導體的產品很多,應用的場合非常廣泛,圖一是常見的幾種半導體元件外型。半導體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導體元件真正的的核心,是包覆在膠體或陶瓷內一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內部的晶片,圖三是以顯微鏡將內部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當引發過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發光二極體,其內部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負極的腳上,經由銲線連接正極的腳。當LED通過正向電流時,晶片會發光而使LED發亮,如圖六所示。     半導體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產品,稱為IC封裝製程,又可細分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節中將簡介這兩段的製造程序。

    標簽: 封裝 IC封裝 制程

    上傳時間: 2014-01-20

    上傳用戶:蒼山觀海

  • MSP430系統實驗教程

      MSP430系列單片機的電源電壓采用1.8~3.6V低電壓,RAM 數據保持方式下耗電僅0.1uA,活動模   式耗電250pA/MIPS(MIPS:每秒百萬條指令數),IO輸入端口的漏電流最大僅50nA。   MSP430系列單片機有獨特的時鐘系統設計,包括兩個不同的時鐘系統:基本時鐘系統和鎖頻環(FLL   和FLL+)時鐘系統或DCO 數字振蕩器時鐘系統。由時鐘系統產生CPU和各功能模塊所需的時鐘,并且這   些時鐘可以在指令的控制下打開或關閉,從而實現對總體功耗的控制。由于系統運行時使用的功能模塊不   同,即采用不同的工作模式,芯片的功耗有明顯的差異。在系統中共有種活動模式(AM)和5種低功耗模式   (LPM0~LPM4)。   另外,MSP430系列單片機采用矢量中斷,支持十多個中斷源,并可以任意嵌套。用中斷請求將CPU   喚醒只要6us,通過合理編程,既以降低系統功耗,又可以對外部事件請求作出快速響應。

    標簽: MSP 430 實驗教程

    上傳時間: 2014-12-01

    上傳用戶:lbbyxmoran

  • LM3S系列微控制器中斷優先級應用筆記

    LM3S系列微控制器中斷優先級應用筆記 正常的程序被暫時中止,處理器便進入異常。所有異常可以通過NVIC(嵌套向量中斷控制器)進行控制,通過NVIC 可以設置各個異常的優先等級并對異常進行處理。異常可分為系統異常和外部中斷,它們通過不同的寄存器組進行控制(包括優先級的設置)

    標簽: LM3S 微控制器 中斷優先級 應用筆記

    上傳時間: 2013-11-05

    上傳用戶:我叫李小進

  • MCS-51系列單片機芯片結構

    MCS-51系列單片機芯片結構:2.1  MCS—51系列單片機的結構原理2.1.1  MCS-51單片機邏輯結構          MCS-51單片機的系統結構框圖如圖2.1所示。 圖2.1    MCS-51單片機的系統結構框圖由圖2.1可以看出,單片機內部主要包含下列幾個部件:u       一個8位CPU;u       一個時鐘電路;u       4Kbyte程序存儲器;u       128byte數據存儲器;u       兩個16位定時/計數器;u       64Kbyte擴展總線控制電路;u       四個8-bit并行I/O端口;u       一個可編程串行接口;五個中斷源,其中包括兩個優先級嵌套中斷 1.  CPU        CPU即中央處理器的簡稱,是單片機的核心部件,它完成各種運算和控制操作,CPU由運算器和控制器兩部分電路組成。(1)運算器電路     運算器電路包括ALU(算術邏輯單元)、ACC(累加器)、B寄存器、狀態寄存器、暫存器1和暫存器2等部件,運算器的功能是進行算術運算和邏輯運算。 (2)控制器電路    控制器電路包括程序計數器PC、PC加1寄存器、指令寄存器、指令譯碼器、數據指針DPTR、堆棧指針SP、緩沖器以及定時與控制電路等。控制電路完成指揮控制工作,協調單片機各部分正常工作。

    標簽: MCS 51 單片機 芯片結構

    上傳時間: 2013-10-27

    上傳用戶:tianyi223

  • 4x4鍵盤的設計與制作

    三種方法讀取鍵值􀂄 使用者設計行列鍵盤介面,一般常採用三種方法讀取鍵值。􀂉 中斷式􀂄 在鍵盤按下時產生一個外部中斷通知CPU,並由中斷處理程式通過不同位址讀資料線上的狀態判斷哪個按鍵被按下。􀂄 本實驗採用中斷式實現使用者鍵盤介面。􀂉 掃描法􀂄 對鍵盤上的某一行送低電位,其他為高電位,然後讀取列值,若列值中有一位是低,表明該行與低電位對應列的鍵被按下。否則掃描下一行。􀂉 反轉法􀂄 先將所有行掃描線輸出低電位,讀列值,若列值有一位是低表明有鍵按下;接著所有列掃描線輸出低電位,再讀行值。􀂄 根據讀到的值組合就可以查表得到鍵碼。4x4鍵盤按4行4列組成如圖電路結構。按鍵按下將會使行列連成通路,這也是見的使用者鍵盤設計電路。 //-----------4X4鍵盤程序--------------// uchar keboard(void) { uchar xxa,yyb,i,key; if((PINC&0x0f)!=0x0f) //是否有按鍵按下 {delayms(1); //延時去抖動 if((PINC&0x0f)!=0x0f) //有按下則判斷 { xxa=~(PINC|0xf0); //0000xxxx DDRC=0x0f; PORTC=0xf0; delay_1ms(); yyb=~(PINC|0x0f); //xxxx0000 DDRC=0xf0; //復位 PORTC=0x0f; while((PINC&0x0f)!=0x0f) //按鍵是否放開 { display(data); } i=4; //計算返回碼 while(xxa!=0) { xxa=xxa>>1; i--; } if(yyb==0x80) key=i; else if(yyb==0x40) key=4+i; else if(yyb==0x20) key=8+i; else if(yyb==0x10) key=12+i; return key; //返回按下的鍵盤碼 } } else return 17; //沒有按鍵按下 }

    標簽: 4x4 鍵盤

    上傳時間: 2013-11-12

    上傳用戶:a673761058

  • 跟我學單片機教程(實驗與指令教程)

    :單片機是一門實踐性非常強的學科,為此我們突破傳統思路,全面圍繞單片機試驗,從簡單的流水燈開始, 逐步的帶領大家從這些簡單的幾行或者10幾行的程序,來熟悉和理解單片機的指令。學指令 制作單片機教程之通過實驗學指令...未經許可不得轉載!通過實驗學指令之1把所有端口的同時置高置低,不斷閃爍通過實驗學指令之2p1 口3 路流水燈理解2 進制數與端口的關系通過實驗學指令之3 單片機的加法:把52h+0fch 結果送p1 口通過實驗學指令之4 單片機的乘法:把ff*03h 結果送p1通過實驗學指令之5 單片機的二進制加法 通過實驗學指令之6 單片機的兩位計數器通過實驗學指令之7 學習單片機的邏輯運算 通過實驗學指令之8 進一步學習單片機的邏輯運算通過實驗學指令之9 循環移位指令的流水燈 通過實驗學指令之10 理解熟悉散轉結構的程序通過實驗學指令之11 位操作指令的學習 通過實驗學指令之12 比較指令的學習與cy 位通過實驗學指令之13 該程序的功能是小喇叭1khz信號通過實驗學指令之14按p3.510 次p1 口led 按照2進制加1通過實驗學指令之15 使用定時器實現長時間的延時。通過實驗學指令之16 中斷的響應,p3.3 的小喇叭1khz 輸出通過實驗學指令之17p3.2的鍵盤數碼管顯示0 通過實驗學指令之18 中斷的響應,兩級中斷嵌套通過實驗學指令之19順序程序的結構通過實驗學指令之20p1 口的led 閃爍10 次后停止子程序的嵌套

    標簽: 單片機教程 實驗 指令 教程

    上傳時間: 2013-10-11

    上傳用戶:dragonhaixm

  • 基于FPGA的棧空間管理器的研究和設計

    提出了一種將堆棧空間劃分為任務棧和中斷嵌套棧的設計結構,使堆棧空間最小化。采用VHDL硬件語言,在FPGA設備上模擬實現了具有自動檢驗功能的棧空間管理器。棧空間管理器由不同功能的邏輯模塊組成,主要闡述了狀態控制邏輯模塊和地址產生邏輯模塊的設計方法。

    標簽: FPGA 棧空間 管理器

    上傳時間: 2014-12-28

    上傳用戶:plsee

主站蜘蛛池模板: 仙游县| 黎城县| 锡林郭勒盟| 金昌市| 南平市| 吉木萨尔县| 香港 | 伊通| 阿尔山市| 平南县| 喀喇沁旗| 博兴县| 阳江市| 铜川市| 双流县| 馆陶县| 衡水市| 彩票| 广元市| 虞城县| 长岛县| 南汇区| 彭山县| 金溪县| 绿春县| 金溪县| 同心县| 中宁县| 临颍县| 永福县| 三江| 白沙| 苗栗县| 乌拉特中旗| 太康县| 抚州市| 北京市| 莎车县| 平果县| 新源县| 石阡县|