亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

中斷功能

  • 基于RF通信的分體式金融POS機(jī)設(shè)計(jì).rar

    本文介紹了一種新型金融終端(POS),其座機(jī)與手持機(jī)之間采用射頻通信方式,并在射頻通信中采用跳頻和防碰撞設(shè)計(jì),使得座機(jī)和手持機(jī)之間的通信速率高、穩(wěn)定可靠。本設(shè)計(jì)中的金融終端還具有非接觸式IC卡數(shù)據(jù)采集功能,這在設(shè)備功能上是一個(gè)巨大的創(chuàng)新。手持機(jī)可移動(dòng)操作,方便了客戶操作,在很大程度上可以幫助商家提高服務(wù)質(zhì)量,非常適用于餐廳、酒店以及娛樂場(chǎng)所等。 本設(shè)計(jì)中的金融終端包括手持機(jī)和座機(jī),手持機(jī)的主要功能是采集金融信息,采集的對(duì)象可以是磁條卡,接觸式IC卡或非接觸IC卡,采集到卡的賬號(hào)和密碼等信息后以射頻的方式發(fā)送至座機(jī),同時(shí)接收座機(jī)發(fā)送來的數(shù)據(jù);座機(jī)收到手持機(jī)發(fā)送的金融信息后,再通過有線方式(電話網(wǎng)或以太網(wǎng))發(fā)送給銀行主機(jī),交易數(shù)據(jù)處理后,銀行主機(jī)將數(shù)據(jù)以有線的方式發(fā)回給座機(jī),座機(jī)再通過無線方式發(fā)送給手持機(jī),并打印交易憑證。文中詳細(xì)介紹了手持機(jī)和座機(jī)各功能模塊的硬件設(shè)計(jì)和功能實(shí)現(xiàn)方式,包括各主要芯片選型依據(jù)、所選芯片的特性、設(shè)計(jì)原理以及各相關(guān)模塊在POS中的功能。 POS的軟件設(shè)計(jì)包括硬件驅(qū)動(dòng)程序(底層程序)設(shè)計(jì)和應(yīng)用程序(上層應(yīng)用程序)設(shè)計(jì),底層程序跟所使用的硬件相關(guān),是CPU控制各外圍器件實(shí)現(xiàn)各模塊硬件功能的程序,通常驅(qū)動(dòng)程序會(huì)封裝起來,有入口參數(shù),供上層應(yīng)用調(diào)用;上層應(yīng)用程序足根據(jù)產(chǎn)品要實(shí)現(xiàn)的服務(wù)功能而編寫的相關(guān)程序,上層應(yīng)用程序通常需要調(diào)用底層程序。文中驅(qū)動(dòng)程序主要介紹了鍵盤驅(qū)動(dòng),顯示驅(qū)動(dòng),并重點(diǎn)介紹了射頻通信驅(qū)動(dòng)程序的設(shè)計(jì),包括CPU如何控制射頻收發(fā)芯片、為抗干擾而采取的跳頻設(shè)計(jì)和設(shè)備問的防碰撞設(shè)計(jì);應(yīng)用程序中主要介紹了磁條卡和IC卡的處理程序。 由于本設(shè)計(jì)中的金融終端座機(jī)與手持機(jī)之間的通信速率較高,通信穩(wěn)定可靠,同時(shí)還新增了非接觸卡的數(shù)據(jù)采集功能,使該設(shè)備有較大的使用范圍,從而有廣闊的市場(chǎng)前景。

    標(biāo)簽: POS RF通信 分體式

    上傳時(shí)間: 2013-06-27

    上傳用戶:1234567890qqq

  • 基于無線傳感器網(wǎng)絡(luò)的水環(huán)境多參數(shù)監(jiān)測(cè)系統(tǒng)的研究與實(shí)現(xiàn).rar

    近年來,隨著計(jì)算機(jī)技術(shù)、網(wǎng)絡(luò)技術(shù)與無線通信技術(shù)的高速發(fā)展和廣泛應(yīng)用,無線傳感器網(wǎng)絡(luò)已成為國際上備受關(guān)注的前沿?zé)狳c(diǎn)之一。無線傳感器網(wǎng)絡(luò)在軍事應(yīng)用、環(huán)境監(jiān)測(cè)、醫(yī)療護(hù)理、空間探索等方面都顯示了廣闊的應(yīng)用前景,被認(rèn)為是21世紀(jì)最有發(fā)展前景的技術(shù)之一。 本文通過對(duì)無線傳感器網(wǎng)絡(luò)的發(fā)展現(xiàn)狀、發(fā)展趨勢(shì)以及水環(huán)境多參數(shù)監(jiān)測(cè)特點(diǎn)的研究,提出了面向水環(huán)境多參數(shù)監(jiān)測(cè)應(yīng)用的無線傳感器網(wǎng)絡(luò)系統(tǒng)的解決方案,分析了系統(tǒng)設(shè)計(jì)的目標(biāo)和功能,并指出了系統(tǒng)軟硬件平臺(tái)的設(shè)計(jì)要求與設(shè)計(jì)原則。依托2006年江蘇省科技攻關(guān)項(xiàng)目“總線化智能多參數(shù)高精度檢測(cè)與控制儀表”,設(shè)計(jì)了基于Silicon Laboratories的C8051F310處理器和CC2420射頻芯片的硬件開發(fā)平臺(tái),詳細(xì)地描述了硬件平臺(tái)中各個(gè)功能模塊的細(xì)節(jié),并在此平臺(tái)上實(shí)現(xiàn)和改進(jìn)了SimpliciTI協(xié)議和IEEE802.15.4/Zigbee協(xié)議,最后對(duì)系統(tǒng)進(jìn)行了測(cè)試。整個(gè)系統(tǒng)以無線傳感器網(wǎng)絡(luò)技術(shù)為核心,增強(qiáng)了系統(tǒng)的靈活性、可維護(hù)性和可擴(kuò)展性,同時(shí)系統(tǒng)模塊化、開放式的結(jié)構(gòu)使系統(tǒng)具有良好的可移植性。 將無線傳感器網(wǎng)絡(luò)技術(shù)應(yīng)用于水環(huán)境多參數(shù)監(jiān)測(cè),涉及到傳感器技術(shù)、無線通信技術(shù)、計(jì)算機(jī)應(yīng)用技術(shù)等多種技術(shù)。到目前為止,隨著科學(xué)技術(shù)的不斷進(jìn)步,它還在不斷地完善,前景尤為廣闊。

    標(biāo)簽: 無線傳感器網(wǎng)絡(luò) 多參數(shù) 水環(huán)境

    上傳時(shí)間: 2013-06-01

    上傳用戶:無聊來刷下

  • 可并網(wǎng)三相光伏逆變裝置的研究與設(shè)計(jì).rar

    隨著市場(chǎng)經(jīng)濟(jì)和現(xiàn)代化工業(yè)的發(fā)展,能源短缺和環(huán)境污染,已經(jīng)成為制約人類社會(huì)健康發(fā)展的兩大重要因素。新能源的開發(fā)與利用愈來愈受到重視,太陽能以其清潔環(huán)保、蘊(yùn)藏豐富等優(yōu)點(diǎn)逐步得到了開發(fā)利用。光伏逆變電源作為太陽能利用中主要的能量變換裝置,是目前研究和發(fā)展的重要環(huán)節(jié)。 本課題研究的是可并網(wǎng)三相光伏逆變電源,以追求體積小、效率高、精度大、方便實(shí)用為目的,采用了DC—HFAC—DC—LFAC三級(jí)功率傳輸架構(gòu),設(shè)計(jì)中使用了SPWM技術(shù)、SVPWM技術(shù)、內(nèi)高頻環(huán)技術(shù)、DSP數(shù)字控制技術(shù)和數(shù)字鎖相環(huán)技術(shù)等前沿實(shí)用技術(shù)。 直流DC—DC變換器采用內(nèi)高頻環(huán)技術(shù),既實(shí)現(xiàn)了電氣隔離又大大的減小了裝置體積。這一部分本文不做涉及,本文所涉及的內(nèi)容為本系統(tǒng)的DC—AC逆變電源部分,本論文的主要內(nèi)容如下: 首先,分析了幾種DC—AC逆變器的主電路拓?fù)浣Y(jié)構(gòu),根據(jù)其優(yōu)缺點(diǎn)與實(shí)際應(yīng)用需要,選擇三相四橋臂結(jié)構(gòu)作為本文主電路結(jié)構(gòu),滿足了電網(wǎng)負(fù)載的不平衡性。在選擇了三相四橋臂結(jié)構(gòu)的基礎(chǔ)上,選取兩種最新的SVM控制方法:基于三態(tài)滯環(huán)的瞬時(shí)空間電流相量控制法與二維空間矢量控制法,對(duì)兩種方法作出詳細(xì)分析比較,根據(jù)實(shí)用性原則,選取二維空間矢量控制法作為本文的控制方法。 其次,選取了主控芯片TI公司的TMS320F2812,電路中的功能盡量數(shù)字化實(shí)現(xiàn),既控制了電路體積,又大大提高了系統(tǒng)的安全性與可靠性。設(shè)計(jì)了本系統(tǒng)的控制電路、驅(qū)動(dòng)電路、緩沖電路、保護(hù)電路、濾波器電路等系統(tǒng)電路,本系統(tǒng)所有硬件電路均設(shè)計(jì)完畢。為了驗(yàn)證設(shè)計(jì)的正確性,大部分電路都用ORCAD—Pspice仿真軟件進(jìn)行仿真驗(yàn)證,小部分電路搭建實(shí)際電路,設(shè)計(jì)電路都能達(dá)到系統(tǒng)設(shè)計(jì)要求。 隨后,簡單介紹了DSP編程環(huán)境CCS。詳細(xì)分析了SVPWM的工作原理,并給出二維空間矢量法在DSP中的實(shí)現(xiàn)方法。介紹幾種MPPT方法,并選取本課題所選用的方法。 最后,給出系統(tǒng)仿真,分析了重點(diǎn)模塊,得到了仿真結(jié)果。 關(guān)鍵詞:光伏并網(wǎng)電源、空間矢量脈寬調(diào)制、內(nèi)高頻環(huán)、三相四橋臂

    標(biāo)簽: 并網(wǎng) 三相 光伏

    上傳時(shí)間: 2013-05-19

    上傳用戶:520

  • 基于DSP和FPGA的四軸運(yùn)動(dòng)控制卡的研究與開發(fā).rar

    本文首先從數(shù)控系統(tǒng)的組成與特點(diǎn)進(jìn)行詳細(xì)分析,然后對(duì)運(yùn)動(dòng)控制卡在整個(gè)系統(tǒng)中承擔(dān)功能進(jìn)行了分析。根據(jù)數(shù)字型號(hào)處理器件的快速運(yùn)算能力和現(xiàn)場(chǎng)可編程門陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進(jìn)行總體設(shè)計(jì)的規(guī)劃。 本文重點(diǎn)詳細(xì)闡述了四軸運(yùn)動(dòng)控制卡硬件電路的設(shè)計(jì)。通過對(duì)現(xiàn)有部分PC總線的介紹與比較,設(shè)計(jì)選擇了PCI總線作為上位PC與運(yùn)動(dòng)控制卡的通信總線,并且選擇PCI9052芯片來設(shè)計(jì)PCI接口模塊;基于DSP器件的特點(diǎn),設(shè)計(jì)選擇了TMS320LF2407芯片為核心,進(jìn)行運(yùn)算控制單元的設(shè)計(jì),同時(shí)對(duì)其主要內(nèi)部資源進(jìn)行了分配。最后,根據(jù)硬件的原理圖,完成了具體電路板的制作。 對(duì)軟件設(shè)計(jì),文章主要對(duì)插補(bǔ)算法在DSP上的實(shí)現(xiàn)作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點(diǎn)比較法直線和圓弧插補(bǔ)算法以及數(shù)字積分插補(bǔ)原理也進(jìn)行了分析。最終,提出總體程序流程控制、速度控制算法、插補(bǔ)算法等的程序設(shè)計(jì)框架,并進(jìn)行了具體程序設(shè)計(jì)。

    標(biāo)簽: FPGA DSP 四軸

    上傳時(shí)間: 2013-07-19

    上傳用戶:CHENKAI

  • 基于FPGA的數(shù)字中頻收發(fā)信機(jī)的設(shè)計(jì)與實(shí)現(xiàn).rar

    軟件無線電(Software Defined Radio)是無線通信系統(tǒng)收發(fā)信機(jī)的發(fā)展方向,它使得通信系統(tǒng)的設(shè)計(jì)者可以將主要精力集中到收發(fā)機(jī)的數(shù)字處理上,而不必過多關(guān)注電路實(shí)現(xiàn)。在進(jìn)行數(shù)字處理時(shí),常用的方案包括現(xiàn)場(chǎng)可編程門陣列(FPGA)、數(shù)字信號(hào)處理器(DSP)和專用集成電路(ASIC)。FPGA以其相對(duì)較低的功耗和相對(duì)較低廉的成本,成為許多通信系統(tǒng)的首先方案。正是在這樣的前提下,本課題結(jié)合軟件無線電技術(shù),研究并實(shí)現(xiàn)基于FPGA的數(shù)字收發(fā)信機(jī)。 @@ 本論文主要研究了發(fā)射機(jī)和接收機(jī)的結(jié)構(gòu)和相關(guān)的硬件實(shí)現(xiàn)問題。首先,從理論上對(duì)發(fā)射機(jī)和接收機(jī)結(jié)構(gòu)進(jìn)行研究,找到收發(fā)信機(jī)設(shè)計(jì)中關(guān)鍵問題。其次,在理論上有深刻認(rèn)識(shí)的基礎(chǔ)上,以FPGA為手段,將反饋控制算法、反饋補(bǔ)償算法和前饋補(bǔ)償算法落實(shí)到硬件電路上。同步一直是數(shù)字通信系統(tǒng)中的關(guān)鍵問題,它也是本文的研究重點(diǎn)。本文在研究了已有各種同步方法的基礎(chǔ)上,設(shè)計(jì)了一種新的同步方法和相應(yīng)的接收機(jī)結(jié)構(gòu),并以硬件電路將其實(shí)現(xiàn)。最后,針對(duì)所設(shè)計(jì)的硬件系統(tǒng),本文還進(jìn)行了充分的硬件系統(tǒng)測(cè)試。硬件測(cè)試的各項(xiàng)數(shù)據(jù)結(jié)果表明系統(tǒng)設(shè)計(jì)方案是可行的,基本實(shí)現(xiàn)了數(shù)字中頻收發(fā)機(jī)系統(tǒng)的設(shè)計(jì)要求。 @@ 本文中發(fā)射機(jī)系統(tǒng)是以Altera公司EP2C70F672C6為硬件平臺(tái),接收機(jī)系統(tǒng)以Altera公司EP2S180F1020C3為硬件平臺(tái)。收發(fā)系統(tǒng)均是在Ouartus Ⅱ 8.0環(huán)境下,通過編寫Verilog HDL代碼和調(diào)用Altera IP core加以實(shí)現(xiàn)。在將設(shè)計(jì)方案落實(shí)到硬件電路實(shí)現(xiàn)之前,各種算法均使用MATLAB進(jìn)行原理仿真,并在MATLAB仿真得到正確結(jié)果的基礎(chǔ)上,使用Quartus Ⅱ 8.0中的功能仿真工具和時(shí)序仿真工具進(jìn)行了前仿真和后仿真。所有仿真結(jié)果無誤后,可下載至硬件平臺(tái)進(jìn)行調(diào)試,通過Quartus Ⅱ 8.0中集成的SignalTap邏輯分析儀,可以實(shí)時(shí)觀察電路中各點(diǎn)信號(hào)的變化情況,并結(jié)合示波器和頻譜儀,得到硬件測(cè)試結(jié)果。 @@關(guān)鍵詞:SDR;數(shù)字收發(fā)機(jī);FPGA;載波同步;符號(hào)同步

    標(biāo)簽: FPGA 數(shù)字中頻 收發(fā)信機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶:diaorunze

  • 數(shù)字電視地面廣播傳輸系統(tǒng)發(fā)端FPGA設(shè)計(jì)與實(shí)現(xiàn).rar

    本項(xiàng)目完成的是基于中國“數(shù)字電視地面廣播傳輸系統(tǒng)幀結(jié)構(gòu)、信道編碼和調(diào)制”國家標(biāo)準(zhǔn)的發(fā)射端系統(tǒng)FPGA設(shè)計(jì)與實(shí)現(xiàn)。在本設(shè)計(jì)中,系統(tǒng)采用了Stratix系列的EP1S80F1020C5 FPGA為基礎(chǔ)構(gòu)建的主硬件處理平臺(tái)。對(duì)于發(fā)射端系統(tǒng),數(shù)據(jù)處理部分的擾碼器(隨機(jī)化)、前向糾錯(cuò)編碼(FEC)、符號(hào)星座映射、符號(hào)交織、系統(tǒng)信息復(fù)用、頻域交織、幀體數(shù)據(jù)處理(OFDM調(diào)制)、同步PN頭插入、以及信號(hào)成形4倍插值滾降濾波器(SRRC)等各模塊都是基于FPGA硬件設(shè)計(jì)實(shí)現(xiàn)的。其中關(guān)鍵技術(shù):TDS-OFDM技術(shù)及其和絕對(duì)時(shí)間同步的復(fù)幀結(jié)構(gòu)、信號(hào)幀的頭和幀體保護(hù)技術(shù)、低密度校驗(yàn)糾錯(cuò)碼(LDPC)等,體現(xiàn)了國標(biāo)的自主創(chuàng)新特點(diǎn),為數(shù)字電視領(lǐng)域首次采用。其硬件實(shí)現(xiàn),亦尚未有具體產(chǎn)品參考。 本文首先介紹了當(dāng)今國內(nèi)外數(shù)字電視的發(fā)展現(xiàn)狀,中國數(shù)字電視地面廣播傳輸國家標(biāo)準(zhǔn)的頒布背景。并對(duì)國標(biāo)系統(tǒng)技術(shù)原理框架,發(fā)端系統(tǒng)的整體結(jié)構(gòu)以及FPGA設(shè)計(jì)的相關(guān)知識(shí)進(jìn)行了簡要介紹。在此基礎(chǔ)上,第三章重點(diǎn)、詳細(xì)地介紹了基于FPGA實(shí)現(xiàn)的發(fā)射端系統(tǒng)各主要功能模塊的具體結(jié)構(gòu)設(shè)計(jì),論述了系統(tǒng)中各功能模塊的FPGA設(shè)計(jì)和實(shí)現(xiàn),包括設(shè)計(jì)方案、算法和結(jié)構(gòu)的選取、FPGA實(shí)現(xiàn)、仿真分析等。第四章介紹了對(duì)整個(gè)系統(tǒng)的級(jí)連調(diào)試過程中,對(duì)系統(tǒng)結(jié)構(gòu)進(jìn)行的優(yōu)化調(diào)整,并對(duì)級(jí)連后的整個(gè)系統(tǒng)的性能進(jìn)行了仿真、分析和驗(yàn)證。作者在項(xiàng)目中完成的工作主要有: 1.閱讀相關(guān)資料,了解并分析國標(biāo)系統(tǒng)的技術(shù)結(jié)構(gòu)和原理,分解其功能模塊。 2.制定了基于國標(biāo)的發(fā)端系統(tǒng)FPGA實(shí)現(xiàn)的框架及各模塊的接口定義。 3.調(diào)整和改進(jìn)了3780點(diǎn)IFFT OFDM調(diào)制模塊及滾降濾波器模塊的FPGA設(shè)計(jì)并驗(yàn)證。 4.完成了擾碼器、前向糾錯(cuò)編碼、符號(hào)星座映射、符號(hào)交織、系統(tǒng)信息復(fù)用、頻域交織、幀體數(shù)據(jù)處理、同步PN頭插入、以及信號(hào)成形4倍插值滾降濾波器等功能模塊的FPGA設(shè)計(jì)和驗(yàn)證。 5.在系統(tǒng)級(jí)連調(diào)試中,利用各模塊數(shù)據(jù)結(jié)構(gòu)特點(diǎn),優(yōu)化系統(tǒng)模塊結(jié)構(gòu)。 6.完成了整個(gè)發(fā)射端系統(tǒng)FPGA部分的調(diào)試、分析和驗(yàn)證。

    標(biāo)簽: FPGA 數(shù)字電視 地面廣播

    上傳時(shí)間: 2013-04-24

    上傳用戶:zzbbqq99n

  • 基于FPGA的PCI總線圖像采集卡的設(shè)計(jì)與實(shí)現(xiàn).rar

    圖像采集系統(tǒng)是數(shù)字圖像信號(hào)處理過程中不可缺少的重要部分,它將前端相機(jī)所捕獲的模擬信號(hào)轉(zhuǎn)化為數(shù)字信號(hào),或者直接從數(shù)字相機(jī)中獲取數(shù)字信號(hào),然后通過高速的計(jì)算機(jī)總線傳回計(jì)算機(jī),憑借計(jì)算機(jī)的強(qiáng)大的運(yùn)算、數(shù)據(jù)存儲(chǔ)與處理等操作能力,可以方便快捷地對(duì)信號(hào)進(jìn)行分析處理,具有人機(jī)友好、功能靈活、可移植性強(qiáng)等優(yōu)點(diǎn)。隨著對(duì)數(shù)據(jù)傳送速度要求的提高,PCI總線以其高的數(shù)據(jù)傳輸率,即插即用,低功耗等眾多優(yōu)點(diǎn),得到廣泛的應(yīng)用。本文針對(duì)PCI總線接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機(jī)制,采用可編程邏輯器件FPGA實(shí)現(xiàn)與PCI9054的本地接口的信號(hào)轉(zhuǎn)換,給出了邏輯實(shí)現(xiàn)方案和仿真圖。本文針對(duì)FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對(duì)每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對(duì)系統(tǒng)的仿真結(jié)果和測(cè)試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。在文章的軟件設(shè)計(jì)部分介紹了WinDriver驅(qū)動(dòng)開發(fā)工具,利用WinDriver工具,在WindowsXP系統(tǒng)下實(shí)現(xiàn)設(shè)備的驅(qū)動(dòng)程序開發(fā),完成主模式數(shù)據(jù)傳輸和設(shè)備中斷的功能。

    標(biāo)簽: FPGA PCI 總線

    上傳時(shí)間: 2013-06-09

    上傳用戶:

  • 基于FPGA的通用數(shù)字化音頻處理平臺(tái)的研究與實(shí)現(xiàn).rar

    目前對(duì)數(shù)字化音頻處理的具體實(shí)現(xiàn)主要集中在以DSP或?qū)S肁SIC芯片為核心的處理平臺(tái)的開發(fā)方面,存在著并行處理性能差,系統(tǒng)升級(jí)和在線配置不靈活等缺點(diǎn)。另一方面現(xiàn)有解決方案的設(shè)計(jì)主要集中于處理器芯片,而對(duì)于音頻編解碼芯片的關(guān)注度較低,而且沒有提出過從芯片層到PCB板層的完整設(shè)計(jì)思路。本文針對(duì)上述問題對(duì)數(shù)字化音頻處理平臺(tái)進(jìn)行了研究,主要內(nèi)容包括: 1、提出了基于FPGA的通用音頻處理平臺(tái),該方案有別于現(xiàn)有的基于MCU、DSP和其它專用ASIC芯片的方案,論證了基于FPGA的音頻處理系統(tǒng)的結(jié)構(gòu)及設(shè)計(jì)工作流程,并對(duì)嵌入式音頻處理系統(tǒng)專門進(jìn)行了研究。 2、提出了從芯片層到PCB板層的完整設(shè)計(jì)思路,并將設(shè)計(jì)思路得以實(shí)現(xiàn)。完成了FPGA的設(shè)計(jì)及實(shí)現(xiàn)過程,包括:系統(tǒng)整體分析,設(shè)計(jì)流程分析,配置模塊和數(shù)據(jù)通信模塊的RTL實(shí)現(xiàn)等;解決了FPGA與音頻編解碼芯片TLV320AIC23B之間接口不匹配問題;給出配置和數(shù)據(jù)通信模塊的功能方框圖;從多個(gè)角度完善PCB板設(shè)計(jì),給出了各個(gè)系統(tǒng)組成部分的詳細(xì)設(shè)計(jì)方案和硬件電路原理圖,并附有PCB圖。 3、建立了實(shí)驗(yàn)和分析環(huán)境,完成了各項(xiàng)實(shí)驗(yàn)和分析工作,主要包括:PCB板信號(hào)完整性分析和優(yōu)化,F(xiàn)PGA系統(tǒng)中各個(gè)功能模塊的實(shí)驗(yàn)與分析等。實(shí)驗(yàn)和分析結(jié)果論證了系統(tǒng)設(shè)計(jì)的合理性和實(shí)用性。 本文的研究與實(shí)現(xiàn)工作通過實(shí)驗(yàn)和分析得到了驗(yàn)證。結(jié)果表明,本文提出的由FPGA和音頻編解碼芯片TLV320AIC23B組成的數(shù)字化音頻處理系統(tǒng)完全可以實(shí)現(xiàn)音頻信號(hào)的數(shù)字化處理,從而可以將FPGA在數(shù)字信號(hào)處理領(lǐng)域的優(yōu)點(diǎn)充分發(fā)揮于音頻信號(hào)處理領(lǐng)域。

    標(biāo)簽: FPGA 通用數(shù)字 處理平臺(tái)

    上傳時(shí)間: 2013-04-24

    上傳用戶:lanwei

  • 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).rar

    數(shù)據(jù)采集系統(tǒng)是信號(hào)與信息處理系統(tǒng)中不可缺少的重要組成部分,同時(shí)也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無線基站系統(tǒng)中的應(yīng)用越來越廣泛。為了能夠滿足目前對(duì)軟件無線電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺(tái)上設(shè)計(jì)SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計(jì),并且使系統(tǒng)具有了較高的可適應(yīng)性、可擴(kuò)展性和可調(diào)試性。 在時(shí)序數(shù)字邏輯設(shè)計(jì)上,充分利用FPGA中豐富的時(shí)序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計(jì)數(shù)器等,能夠方便的完成對(duì)系統(tǒng)輸入輸出時(shí)鐘的精確控制以及根據(jù)系統(tǒng)需要對(duì)各處時(shí)序延時(shí)進(jìn)行修正。 在存儲(chǔ)器設(shè)計(jì)上,采用FPGA片內(nèi)存儲(chǔ)器??筛鶕?jù)系統(tǒng)需要隨時(shí)進(jìn)行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計(jì)上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實(shí)現(xiàn)了對(duì)這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。并通過并行接口實(shí)現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機(jī)上完成對(duì)系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實(shí)時(shí)準(zhǔn)確的驗(yàn)證了在系統(tǒng)整個(gè)傳輸過程中數(shù)據(jù)的正確性和時(shí)序性,并極大的降低了用常規(guī)儀器觀測(cè)FPGA中眾多待測(cè)引腳的難度。 本文第四章針對(duì)FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對(duì)每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對(duì)系統(tǒng)的仿真結(jié)果和測(cè)試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。

    標(biāo)簽: FPGA 控制 高速數(shù)據(jù)

    上傳時(shí)間: 2013-07-09

    上傳用戶:sdfsdfs

  • 基于FPGA的液晶顯示控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).rar

    本文對(duì)基于FPGA的液晶顯示控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究。設(shè)計(jì)中從LCD技術(shù)參數(shù)著手,通過對(duì)顯示驅(qū)動(dòng)系統(tǒng)結(jié)構(gòu)與工作原理的研究,設(shè)計(jì)出顯示控制系統(tǒng)的框圖及各功能模塊的VHDL程序,通過單片機(jī)系統(tǒng)配置FPGA芯片,控制LCD顯示相應(yīng)的漢字和圖形。LCD顯示控制系統(tǒng)由顯示控制電路、顯示驅(qū)動(dòng)電路和相關(guān)外圍輔助電路組成。顯示控制電路從電路中各個(gè)功能模塊所需要的控制時(shí)序信號(hào)出發(fā),通過對(duì)其工作過程的研究,設(shè)計(jì)出控制器、RAM控制器等各功能模塊。顯示驅(qū)動(dòng)電路從LCD工作所需要的掃描時(shí)序信號(hào)出發(fā),設(shè)計(jì)出時(shí)序發(fā)生電路等各功能模塊。所有的VHDL程序通過了MAX+PLUS—II軟件實(shí)現(xiàn)編譯及仿真后,在實(shí)際的硬件中調(diào)試通過。

    標(biāo)簽: FPGA 液晶顯示 控制系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:asasasas

主站蜘蛛池模板: 石城县| 望谟县| 伽师县| 蒙山县| 永平县| 仁布县| 咸丰县| 宁海县| 阳曲县| 东光县| 特克斯县| 行唐县| 石首市| 灌阳县| 大丰市| 会理县| 石狮市| 道孚县| 长子县| 德阳市| 永吉县| 会理县| 静宁县| 宜阳县| 南昌市| 湘阴县| 东台市| 安康市| 绥德县| 万源市| 安乡县| 永清县| 阳新县| 周宁县| 奈曼旗| 梨树县| 剑河县| 泾川县| 林西县| 汾阳市| 阳城县|