亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

中值濾波器

  • FPGAIP核的設(shè)計

    FPGA能夠減少電子系統(tǒng)的開發(fā)風險和開發(fā)成本,縮短上市時間,降低維護升級成本,廣泛地應用在電子系統(tǒng)中.隨著集成電路向著片上系統(tǒng)(SoC)的發(fā)展,需要設(shè)計出FPGA IP核用于SoC芯片的設(shè)計.該論文的工作圍繞FPGA IP核的設(shè)計進行,在FPGA結(jié)構(gòu)設(shè)計優(yōu)化和FPGAIP接口方案設(shè)計兩方面進行了研究.設(shè)計改進了適用于數(shù)據(jù)通路的FPGA新結(jié)構(gòu)——FDP.設(shè)計改進了可編程邏輯單元(LC);對可編程連線作為"2層2類"的層次結(jié)構(gòu)進行組織,進行了改進并確定了各種連線的通道寬度;結(jié)合對迷宮布線算法的分析以及benchmark電路實驗的方法,提出了用于分段式網(wǎng)格連線的開關(guān)盒和連接盒新結(jié)構(gòu),提高連線的面積利用效率.在FPGA IP核的接口方案上,基于邊界掃描測試電路提出了FPGA IP核的測試方案;結(jié)合擴展邊界掃描測試電路得到的編程功和自動下載電路,為FPGA IP核提供了具有兩種不同編程方法的編程接口.采用SMIC 0.35um 3層金屬CMOS工藝,實現(xiàn)了一個10萬系統(tǒng)門規(guī)模的FDP結(jié)構(gòu),并和編程、測試接口一起進行版圖設(shè)計,試制了FDP100k芯片.FDP100k中包括了32×32個LC,128個可編程IO單元.在FDP100k的芯片測試中,對編程寄存器、各種可編程資源進行測試,并完成電路實現(xiàn)、性能參數(shù)測試以及IP核接口的測試,結(jié)果表明FPGA IP核的整體功能正確.

    標簽: FPGAIP

    上傳時間: 2013-04-24

    上傳用戶:gokk

  • 基于FPGA和DSP的紅外圖像預處理算法研究

    隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長,近來推出的FPGA都針對數(shù)字信號處理的特點做了特定設(shè)計,集成了存儲器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實現(xiàn)特定的信號處理算法,如FFT、FIR等算法,為電子設(shè)計工程師提供了新的選擇。實時圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個復雜的圖像處理算法。將圖像處理算法進行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長處,對于算法實現(xiàn)簡單、運算量大、實時性高的這類處理過程由大容量高性能的FPGA實現(xiàn),DSP則用來處理經(jīng)過預處理后的圖像數(shù)據(jù),來運行算法結(jié)構(gòu)復雜,乘加運算多的算法。整個系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應用,完成了Stratix芯片的選型。設(shè)計了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計圖。并對電路板進行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計,并調(diào)試成功,應用到FPGA的調(diào)試下載配置中,取得了良好的實驗與經(jīng)濟效果。(3)充分利用FPGA的設(shè)計開發(fā)軟件與工具,完成了中值濾波、形態(tài)學濾波和自適應閾值的FPGA實現(xiàn),并給出了詳細的實現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗調(diào)試,達到要求。(4)研究了PCI接口通訊的實現(xiàn)方式,選用PCI9054芯片實現(xiàn)通訊,完成PCI接口電路設(shè)計,經(jīng)過調(diào)試,實現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學習了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲器的擴展、時鐘信號發(fā)生以及電源模塊等外圍電路的設(shè)計。

    標簽: FPGA DSP 紅外 圖像預處理

    上傳時間: 2013-07-22

    上傳用戶:Divine

  • 嵌入式調(diào)試系統(tǒng)的研究與實現(xiàn)

    近年來,隨著計算機、微電子、通信及網(wǎng)絡(luò)技術(shù)、信息技術(shù)的發(fā)展、數(shù)字化產(chǎn)品的普及,嵌入式系統(tǒng)滲透到了各個領(lǐng)域,已經(jīng)成為計算機領(lǐng)域的一個重要組成部分,成為新興的研究熱點,嵌入式軟件也在整個軟件產(chǎn)業(yè)中占據(jù)了重要地位。一個好的調(diào)試工具對軟件產(chǎn)品質(zhì)量和開發(fā)周期的促進作用是不言而喻的,使得嵌入式調(diào)試工具成為了人們關(guān)注的重點。目前使用集成開發(fā)環(huán)境配合JTAG調(diào)試器進行開發(fā)是目前采用最多的一種嵌入式軟件開發(fā)調(diào)試方式。國內(nèi)在JTAG調(diào)試器開發(fā)領(lǐng)域中相對落后,普遍采用的是國外的工具產(chǎn)品。因此開發(fā)功能強大的嵌入式調(diào)試系統(tǒng)具有重要的實際意義。 當前嵌入式系統(tǒng)中尤其流行和值得關(guān)注的是ARM系列的嵌入式處理器。為此本課題的目標就是設(shè)計并實現(xiàn)一個應用于ARM平臺的JTAG調(diào)試系統(tǒng)。GDB是一個源碼開放的功能強大的調(diào)試器,可以調(diào)試各種程序,包括 C、C++、JAvA、PASCAL、FORAN和一些其它的語言,還包括GNU所支持的所有微處理器的匯編語言。此外GDB同目標板交換信息的能力相當強,勝過絕大多數(shù)的商業(yè)調(diào)試內(nèi)核,因此使用GDB不僅能夠保證強大的調(diào)試功能,同時可以降低調(diào)試系統(tǒng)的開發(fā)成本。為此本課題在對邊界掃描協(xié)議、ARM7TDMI片上仿真器Embedded-ICE和GDB遠程調(diào)試協(xié)議RSP做了深入研究的基礎(chǔ)上,實現(xiàn)了GDB調(diào)試器對嵌入式JTAG調(diào)試的支持。此外設(shè)計中還把可重夠計算技術(shù)引入到硬件JTAG協(xié)議轉(zhuǎn)換器的開發(fā)設(shè)計中,使調(diào)試器硬件資源可復用、易于升級,并大大提高了數(shù)據(jù)的傳輸速度。從而實現(xiàn)了一個低成本的、高效的、支持源代碼級調(diào)試的JTAG調(diào)試系統(tǒng)。

    標簽: 嵌入式 調(diào)試系統(tǒng)

    上傳時間: 2013-08-04

    上傳用戶:huangld

  • TTC側(cè)音測距關(guān)鍵技術(shù)研究及FPGA實現(xiàn)

    航天測控通信網(wǎng)是航天工程的重要組成部分。迄今為止,我國已建成“C頻段測控網(wǎng)”,及正在建設(shè)的“S頻段測控網(wǎng)”和“TDRSS測控網(wǎng)”。測距單元是測控系統(tǒng)基帶設(shè)備中的重要功能單元,為航天飛行器提供定位元素。目前,在航天測距系統(tǒng)中側(cè)音測距技術(shù)具有最高的測距精度。本文以中國電子科技集團第十研究所某項目為背景,對側(cè)音測距系統(tǒng)中的關(guān)鍵技術(shù)進行了詳細的研究,提出了一些改進測距精度的方法,最后用FPGA實現(xiàn)了側(cè)音測距功能單元。 本論文主要完成以下工作: 1)完成了直接數(shù)字頻率合成的雜散分析。采用嚴格的信號分析方法,運用離散傅立葉變換(DFT)和傅立葉變換(FT),推導了理想狀態(tài)和相位截短條件下的DDS輸出頻譜的數(shù)學表達式,并利用systemview仿真軟件建立了DDS相位截短模型,通過仿真驗證了分析結(jié)論的正確性。 2)改進了TT&C系統(tǒng)中經(jīng)典的FFT頻率引導算法,增加了頻譜對稱性分析,在實現(xiàn)頻率引導的同時完成了防載波頻率錯鎖的功能。 3)首次采用基于正交雙通道相關(guān)原理的數(shù)字相關(guān)相位估計法來實現(xiàn)次側(cè)音匹配和解模糊,降低了設(shè)備復雜度,提高了測距精度。針對低信噪比的情況,提出了基于平滑濾波的數(shù)據(jù)處理方法,提高了相位測量精度。對測距信道中加限幅器導致的測距信號信噪比惡化程度做了深入的理論分析。最后,分析了測距誤差,并對其中一些引起測距誤差的因素提出了改善方法。 通過本論文的工作,成功的完成了TT&C側(cè)音測距終端的研制,系統(tǒng)現(xiàn)已通過測試,達到系統(tǒng)任務(wù)書的各項指標要求。

    標簽: FPGA TTC 關(guān)鍵技術(shù)

    上傳時間: 2013-04-24

    上傳用戶:assss

  • 基于FPGA的視頻圖像檢測技術(shù)

    在圖像處理及檢測系統(tǒng)中,實時性要求往往影響著系統(tǒng)處理速度的性能。本文在分析研究視頻檢測技術(shù)及方法的基礎(chǔ)上,應用嵌入式系統(tǒng)設(shè)計和圖像處理技術(shù),以交通信息視頻檢測系統(tǒng)為研究背景,展開了基于FPGA視頻圖像檢測技術(shù)的研究與應用,通過系統(tǒng)仿真驗證了基于FPGA架構(gòu)的圖像并行處理和檢測系統(tǒng)具有較高的實時處理能力,能夠準確并穩(wěn)定地檢測出運動目標的信息。可見FPGA對提高視頻檢測及處理的實時性是一個較好的選擇。 本文主要研究的內(nèi)容有: 1.分析研究了視頻圖像檢測技術(shù),針對傳統(tǒng)基于PC構(gòu)架和DSP處理器的視頻檢測系統(tǒng)的弊端,并從可靠性、穩(wěn)定性、實時性和開發(fā)成本等因素考慮,提出了以FPGA芯片作為中央處理器的嵌入式并行數(shù)據(jù)處理系統(tǒng)的設(shè)計方案。 2.應用模塊化的硬件設(shè)計方法,構(gòu)建了新一代嵌入式視頻檢測系統(tǒng)的硬件平臺。該系統(tǒng)由異步FIFO模塊、圖像空間轉(zhuǎn)換模塊、SRAM幀存控制模塊、圖像預處理模塊和圖像檢測模塊等組成,較好地解決了圖像采樣存儲、處理和傳輸?shù)膯栴},并為以后系統(tǒng)功能的擴展奠定了良好的基礎(chǔ)。 3.在深入研究了線性與非線性濾波幾種圖像處理算法,分析比較了各自的優(yōu)缺點的基礎(chǔ)上,本文提出一種適合于FPGA的快速圖像中值濾波算法,并給出該算法的硬件實現(xiàn)結(jié)構(gòu)圖,應用VHDL硬件描述語言編程、實現(xiàn),仿真結(jié)果表明,快速中值濾波算法的處理速度較傳統(tǒng)算法提高了50%,更有效地降低了系統(tǒng)資源占用率和提高了系統(tǒng)運算速度,增強了檢測系統(tǒng)的實時性能。 4.研究了基于視頻的交通車流量檢測算法,重點討論背景差分法,圖像二值化以及利用直方圖分析方法確定二值化的閾值,并對圖像進行了直方圖均衡處理,提高圖像檢測精度。并結(jié)合嵌入式系統(tǒng)處理技術(shù),在FPGA系統(tǒng)上研究設(shè)計了這些算法的硬件實現(xiàn)結(jié)構(gòu),用VHDL語言實現(xiàn),并對各個模塊及相應算法做出了功能仿真和性能分析。 5.系統(tǒng)仿真與驗證是整個FPGA設(shè)計流程中最重要的步驟,針對現(xiàn)有仿真工具用手動設(shè)置輸入波形工作量大等弊病,本文提出了一種VHDL測試基準(TestBench)方法解決系統(tǒng)輸入源仿真問題,用TEXTIO程序包設(shè)計了MATLAB與FPGA仿真軟件的接口,很好地解決了仿真測試中因測試向量龐大而難以手動輸入的問題。并將系統(tǒng)的仿真結(jié)果數(shù)據(jù)在MATLAB上還原為圖像,方便了系統(tǒng)測試結(jié)果的分析與調(diào)試。系統(tǒng)測試的結(jié)果表明,運動目標的檢測基本符合要求,可以排除行走路人等移動物體(除車輛外)的噪聲干擾,有效地檢測出正確的目標。 本文主要研究了基于FPGA片上系統(tǒng)的圖像處理及檢測技術(shù),針對FPGA技術(shù)的特點對某些算法提出了改進,并在MATLAB、QuartusⅡ和ModelSim軟件開發(fā)平臺上仿真實現(xiàn),仿真結(jié)果達到預期目標。本文的研究對智能化交通監(jiān)控系統(tǒng)的車流量檢測做了有益探索,對其他場合的圖像高速處理及檢測也具有一定的參考價值。

    標簽: FPGA 視頻圖像 檢測技術(shù)

    上傳時間: 2013-07-13

    上傳用戶:woshiayin

  • 基于FPGA的圖像處理算法及壓縮編碼

    本文以“機車車輛輪對動態(tài)檢測裝置”為研究背景,以改進提升裝置性能為目標,研究在Altera公司的FPGA(Field Programmable Gate Array)芯片Cyclone上實現(xiàn)圖像采集控制、圖像處理算法、JPEG(Joint Photographic Expert Group)壓縮編碼標準的基本系統(tǒng)。本文使用硬件描述語言Verilog,以RedLogic的RVDK開發(fā)板作為硬件平臺,在開發(fā)工具OUARTUS2 6.0和MODELSIM SE 6.1B環(huán)境中完成軟核的設(shè)計與仿真驗證。 數(shù)據(jù)采集部分完成的功能是將由模擬攝像機拍攝到的圖像信號進行數(shù)字化,然后從數(shù)據(jù)流中提取有效數(shù)據(jù),加以適當裁剪,最后將奇偶場圖像數(shù)據(jù)合并成幀,存儲到存儲器中。數(shù)字化及碼流產(chǎn)生的功能由SAA7113芯片完成,由FPGA對SAA7113芯片初始化設(shè)置、控制,并對數(shù)字化后的數(shù)據(jù)進行操作。 圖像處理算法部分考慮到實時性與算法復雜度等因素,從裝置的圖像處理流程中有選擇性地實現(xiàn)了直方圖均衡化、中值濾波與邊緣檢測三種圖像處理算法。 壓縮編碼部分依據(jù)JPEG標準基本系統(tǒng)順序編碼模式,在FPGA上實現(xiàn)了DCT(Discrete Cosine Transform)變換、量化、Zig-Zag掃描、直流系數(shù)DPCM(Differential Pulse Code Modulation)編碼、交流系數(shù)RLC(Run Length code)編碼、霍夫曼編碼等主要步驟,最后用實際的圖像數(shù)據(jù)塊對系統(tǒng)進行了驗證。

    標簽: FPGA 圖像處理 壓縮編碼 算法

    上傳時間: 2013-04-24

    上傳用戶:qazwsc

  • 基于FPGA的圖像增強技術(shù)研究

    圖像增強技術(shù)是數(shù)字圖像處理領(lǐng)域中的一項重要內(nèi)容,隨著數(shù)字圖像處理應用領(lǐng)域的不斷擴大,快速、實時圖像處理技術(shù)成為研究的熱點。超大規(guī)模集成電路技術(shù)的飛速發(fā)展為數(shù)字圖像實時處理技術(shù)提供了硬件基礎(chǔ),尤其是FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)憑借其高速并行、可重配置的架構(gòu)和基于查找表的獨特結(jié)構(gòu)等優(yōu)點使得在數(shù)字信號處理領(lǐng)域的應用持續(xù)上升。國內(nèi)外,越來越多的實時圖像處理應用逐漸轉(zhuǎn)向FPGA平臺。 本文基于FPGA的圖像增強技術(shù)研究主要是針對空間域方法,這種方法是指在空間域內(nèi)直接對像素灰度值進行運算處理,算法簡單并且存在并行性,非常適合于用硬件實現(xiàn)。FPGA可以靈活地實現(xiàn)并行、實時處理圖像數(shù)據(jù),正是利用這一特點,本文提出了一種基于FPGA的圖像增強處理系統(tǒng)設(shè)計。該系統(tǒng)采用SOPC技術(shù),完成圖像增強處理。文中給出了系統(tǒng)設(shè)計思路,并分析了該系統(tǒng)的結(jié)構(gòu)及功能實現(xiàn),說明了系統(tǒng)實現(xiàn)過程。其硬件平臺的核心部分是Altera公司Stratix系列的.FPGA EPlS40芯片,采用自頂向下的設(shè)計方法構(gòu)造圖像增強處理功能模塊,利用硬件描述語言vHDL對圖像增強模塊進行電路描述,并進行設(shè)計優(yōu)化、仿真,在生成系統(tǒng)配置文件后加載到FPGA上進行板級調(diào)試。完成了基于FPGA的圖像增強算法模塊的設(shè)計,重點設(shè)計實現(xiàn)了點運算增強處理模塊、中值濾波器模塊,并對中值濾波器進行了改進設(shè)計實現(xiàn),采用FPGA完成了對圖像增強算法的硬件加速。

    標簽: FPGA 圖像增強 技術(shù)研究

    上傳時間: 2013-06-16

    上傳用戶:songrui

  • 基于FPGA實現(xiàn)雷達信號處理和圖像顯示

    在船舶交管系統(tǒng)中,雷達信息處理是最重要的組成部分。視頻回波處理中的雜波處理要求實時性很高,大約要在一個距離單元的時間(0.05-0.1us)內(nèi)完成。雜波處理如恒虛警處理本身比較復雜,這類處理過程又要求快速,圖像顯示系統(tǒng)要求及時的把接收到的雷達方位數(shù)據(jù)從極坐標轉(zhuǎn)換成直角坐標。在軟件上實現(xiàn)這些算法雖然精度可以達到,但是實時性問題不能滿足。因此這類問題多采用高速專用數(shù)字設(shè)備來實現(xiàn)。FPGA在數(shù)字信號處理領(lǐng)域有非常廣闊的應用前景,以其優(yōu)良的性能在數(shù)字信號處理中發(fā)揮了重大的作用。CORDIC算法可以在硬件上以很高的精度實現(xiàn)一些函數(shù)和運算。針對以上幾點,本文提出了利用CORDIC算法,基于FPGA來實現(xiàn)雷達信號處理和圖像顯示的算法研究,用硬件來實現(xiàn)正弦、余弦、正切、乘法、除法、指數(shù)和對數(shù)等基本函數(shù)和運算,把他們設(shè)計成為可重用的IP core,這樣可以滿足實時性和精度的問題。從而在將來的算法研究中方便的調(diào)用,這樣在算法研究中可以節(jié)約大量的時間,在一定程度上降低研究的難度。 圍繞雷達信號處理和圖像顯示,本次課題設(shè)計主要做了如下工作: 1.對CORDIC算法進行分析和研究,以及它在雷達信號處理和圖像顯示中的影響。 2.成功用硬件描述語言在Xilinx公司軟件ISE的環(huán)境下編寫代碼,在Synplify和Modelsim上做了綜合和仿真。 3.對實驗結(jié)果進行精度和速度分析。 4.對雷達信號處理和圖像顯示的相關(guān)算法進行分析和研究。 5.從實例分析IP core的特點,對算法研究的影響和IP core在雷達信號處理和圖像顯示中的應用。 最終在實踐環(huán)節(jié),成功利用CORDIC算法,在FPGA上實現(xiàn)可重用的IP core,這些IP core能夠以很高的精度實現(xiàn)一些基本函數(shù)和運算,在雷達信號處理與圖像顯示中起到很大的作用。

    標簽: FPGA 雷達信號處理 圖像顯示

    上傳時間: 2013-07-16

    上傳用戶:steele

  • 基于FPGA的高速IIR數(shù)字濾波器

    數(shù)字濾波器是現(xiàn)代數(shù)字信號處理系統(tǒng)的重要組成部分之一。ⅡR數(shù)字濾波器又是其中非常重要的一類慮波器,因其可以較低的階次獲得較高的頻率選擇特性而得到廣泛應用。 本文研究了ⅡR數(shù)字濾波器的常用設(shè)計方法,在分析各種ⅡR實現(xiàn)結(jié)構(gòu)的基礎(chǔ)上,利用MATLAB針對并聯(lián)型結(jié)構(gòu)的ⅡR數(shù)字濾波器做了多方面的仿真,從理論分析和仿真情況確定了所要設(shè)計的ⅡR數(shù)字濾波器的實現(xiàn)結(jié)構(gòu)以及中間數(shù)據(jù)精度。然后基于FPGA的結(jié)構(gòu)特點,研究了ⅡR數(shù)字濾波器的FPGA設(shè)計與實現(xiàn),提出應用流水線技術(shù)和并行處理技術(shù)相結(jié)合的方式來提高ⅡR數(shù)字濾波器處理速度的方法,同時又從ⅡR數(shù)字濾波器的結(jié)構(gòu)特性出發(fā),提出利用ⅡR數(shù)字濾波器的分解技術(shù)來改善ⅡR濾波器的設(shè)計。在ⅡR實現(xiàn)方面,本文采用Verilog HDL語言編寫了相應的硬件實現(xiàn)程序,將內(nèi)置SignalTap Ⅱ邏輯分析器的ⅡR設(shè)計下載到FPGA芯片,并利用Altera公司的SignalTap Ⅱ邏輯分析儀進行了定性測試,同時利用HP頻譜儀進行定性與定量的觀測,仿真與實驗測試結(jié)果表明設(shè)計方法正確有效。

    標簽: FPGA IIR 數(shù)字濾波器

    上傳時間: 2013-04-24

    上傳用戶:lmq0059

  • 圖像處理算法研究及硬件設(shè)計

    隨著圖像分辨率的越來越高,軟件實現(xiàn)的圖像處理無法滿足實時性的需求;同時FPGA等可編程器件的快速發(fā)展使得硬件實現(xiàn)圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內(nèi)外的一個熱門領(lǐng)域。 本文在FPGA平臺上,用Verilog HDL實現(xiàn)了一個研究圖像處理算法的可重復配置的硬件模塊架構(gòu),架構(gòu)包括PC機預處理和通信軟件,控制模塊,計算單元,存儲器模塊和通信適配模塊五個部分。其中的計算模塊負責具體算法的實現(xiàn),根據(jù)不同的圖像處理算法可以獨立實現(xiàn)。架構(gòu)為計算模塊實現(xiàn)了一個可添加、移出接口,不同的算法設(shè)計只要符合該接口就可以方便的加入到模塊架構(gòu)中來進行調(diào)試和運行。 在硬件架構(gòu)的基礎(chǔ)上本文實現(xiàn)了排序濾波,中值濾波,卷積運算及高斯濾波,形態(tài)學算子運算等經(jīng)典的圖像處理算法。討論了FPGA的圖像處理算法的設(shè)計方法及優(yōu)化策略,通過性能分析,F(xiàn)PGA實現(xiàn)圖像處理在時間上比軟件處理有了很大的提高;通過結(jié)果的比較,發(fā)現(xiàn)FPGA的處理結(jié)果達到了軟件處理幾乎同等的效果水平。最后本文在實現(xiàn)較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進,提高了算法的可用性,同時為進一步的研究提供了更加便利的平臺。 整個設(shè)計都是在ISE8.2和ModelSim第三方仿真軟件環(huán)境下開發(fā)的,在xilinx的Spartan-3E XC3S500E硬件平臺上實現(xiàn)。在軟件仿真過程中利用了ISE8.2自帶仿真工具和ModelSim結(jié)合使用。 本課題為制造FPGA的專用圖像處理芯片做了有益的探索性研究,為實現(xiàn)FPGA為核心處理芯片的實時圖像處理系統(tǒng)有著積極的作用。

    標簽: 圖像處理 算法研究 硬件設(shè)計

    上傳時間: 2013-05-30

    上傳用戶:水瓶kmoon5

主站蜘蛛池模板: 保亭| 湘潭市| 临泽县| 苏尼特左旗| 梅河口市| 静海县| 黄浦区| 拉萨市| 南川市| 格尔木市| 鄯善县| 原平市| 昌江| 邓州市| 金平| 汾西县| 安阳县| 南京市| 固原市| 元朗区| 高淳县| 古田县| 大城县| 都匀市| 江北区| 霍林郭勒市| 临泉县| 公主岭市| 金山区| 新沂市| 开远市| 洞口县| 苍山县| 广丰县| 项城市| 玉田县| 高邑县| 叶城县| 确山县| 荥阳市| 吴江市|