可編程中斷控制器中斷控制器8259A是專門為控制優(yōu)先級(jí)中斷而設(shè)計(jì)開發(fā)的芯片。它將中斷源優(yōu)先排隊(duì)、辨別中斷源以及提供中斷矢量的電路集于一片中。因此無需附加任何電路,只需對(duì)8259A進(jìn)行編程,就可以管理8級(jí)中斷,并選擇優(yōu)先模式和中斷請(qǐng)求方式,即中斷結(jié)構(gòu)可以由用戶編程來設(shè)定。同時(shí),在不需要增加其他電路的情況下,通過多片8259A的級(jí)連,能構(gòu)成多達(dá)64級(jí)的矢量中斷系統(tǒng)
上傳時(shí)間: 2015-07-21
上傳用戶:無聊來刷下
該代碼是在一款8051芯片上實(shí)現(xiàn)最基本的MP3程序, 通過閱讀該代碼可以完成了解MP3的實(shí)現(xiàn)過程.
上傳時(shí)間: 2014-01-01
上傳用戶:R50974
基于CAN總線通訊的AD7703數(shù)摸轉(zhuǎn)換芯片的摸擬量的采集程序
上傳時(shí)間: 2014-01-23
上傳用戶:lz4v4
基于CAN總線通訊的AD7710數(shù)摸轉(zhuǎn)換芯片的摸擬量的采集程序
上傳時(shí)間: 2013-12-15
上傳用戶:清風(fēng)冷雨
C51單片機(jī)實(shí)現(xiàn)液晶秒表以及簡單計(jì)算器 電路是一個(gè)51最小系統(tǒng),沒有采用總線方式,而簡單的連線方式,上有4*4矩陣鍵盤,一數(shù)碼管,89S51單片機(jī),串口下載線,數(shù)碼管顯示鎖存芯片\蜂鳴器\1602液晶. 代碼已經(jīng)調(diào)試成功過,可以實(shí)現(xiàn)時(shí)間的調(diào)整.4*4矩陣鍵盤,第一排前三列是實(shí)現(xiàn)小時(shí)\分鐘\秒的加.第二排前三列是實(shí)現(xiàn)小時(shí)\分鐘\秒的減.當(dāng)然還可以通過設(shè)置矩陣鍵盤的鍵值,來實(shí)現(xiàn)加\減\乘\除四則運(yùn)算,由數(shù)碼管顯示參與運(yùn)算的數(shù)字以及最終的運(yùn)算結(jié)果.
上傳時(shí)間: 2015-08-17
上傳用戶:cursor
本段源碼是將上海一維的指紋識(shí)別模塊移植到ATmega128芯片后的測試程序
上傳時(shí)間: 2015-08-19
上傳用戶:kbnswdifs
0809模數(shù)轉(zhuǎn)換原碼。ADC0809雖然是一款比較舊的芯片,但是目前好多模數(shù)轉(zhuǎn)換芯片都是基于ACD0809設(shè)計(jì)的。
標(biāo)簽: 0809 ADC 模數(shù)轉(zhuǎn)換 比較
上傳時(shí)間: 2015-08-24
上傳用戶:ghostparker
乒乓球游戲機(jī)實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)人: 大火虎設(shè)計(jì)課題: 用VHDL設(shè)計(jì)一個(gè)乒乓球游戲機(jī),用開關(guān)來摸擬球手及裁判,用LED來模擬乒乓球,采用每局十一球賽制,比分由七段顯示器顯示. 設(shè)計(jì)思路: 采用按功能分塊,將整個(gè)電路分成若干子程序,利用不同的子程序來實(shí)現(xiàn)記分,顯示,鍵盤控制。設(shè)計(jì)過程: 1) 對(duì)4MHZ信號(hào)進(jìn)行分頻,得到所需的1HZ,及七段顯示器所需的頻率.存為CLOCKMAKE.VHD(注:仿真時(shí)所加的信號(hào)頻率比這要高。)。 2) 設(shè)計(jì)一個(gè)子程序來描述裁判,左擊球手,右擊球手的動(dòng)作對(duì)LED顯示的影響,及失球后給出失球信號(hào).這個(gè)程序是通過狀態(tài)機(jī)來完成。存為PLAYANGLED.VHD 3) 利用上一子程序給出的矢球信號(hào),來實(shí)現(xiàn)記分。
標(biāo)簽: VHDL LED 實(shí)驗(yàn)報(bào)告 實(shí)驗(yàn)
上傳時(shí)間: 2015-08-25
上傳用戶:gtzj
本源程序系`一款多用電子鐘芯片 源程序,可有3開3關(guān)定時(shí),且有受雙限觸發(fā)的定時(shí)口
上傳時(shí)間: 2015-09-01
上傳用戶:yt1993410
基于ARM核的GPS接收機(jī)的設(shè)計(jì) 介紹了GPS 接收機(jī)的原理以及一款GPS 接收機(jī)的實(shí)際設(shè)計(jì)。該GPS 接收機(jī)采用Zarlink 公司生產(chǎn)的GP2015 芯片作為 接收機(jī)的射頻前端, 內(nèi)嵌ARM7 核的GP4020 芯片作為接收機(jī)的數(shù)字基帶處理器, 并闡述了外圍擴(kuò)展電路及軟件設(shè)計(jì)。該GPS 接收 機(jī)消除了以往處理器數(shù)據(jù)處理的瓶頸效應(yīng), 體積小, 功耗低
標(biāo)簽: GPS 接收機(jī) Zarlink 2015
上傳時(shí)間: 2015-09-03
上傳用戶:tedo811
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1