FPGA的應用,sdram
資源簡介:基于FPGA的SDRAM控制器的設計和實現,還比較好勒.
上傳時間: 2016-05-08
上傳用戶:jqy_china
資源簡介:該文檔為基于FPGA的SDRAM控制器的設計與實現簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-23
上傳用戶:
資源簡介:基于FPGA流水線CPU控制器的設計與實現:在FPGA上設計并實現了一種具有MIPS風格的CPU硬布線控制器。
上傳時間: 2013-08-06
上傳用戶:qw12
資源簡介:FPGA的應用,SDRAM
上傳時間: 2014-12-28
上傳用戶:aesuser
資源簡介:FPGA的應用,SDRAM
上傳時間: 2013-12-19
上傳用戶:daguogai
資源簡介:SDRAM控制器的設計與VHDL實現 是pdf格式的。在工程中實現過
上傳時間: 2016-04-23
上傳用戶:zjf3110
資源簡介:基于FPGA流水線CPU控制器的設計與實現:在FPGA上設計并實現了一種具有MIPS風格的CPU硬布線控制器。
上傳時間: 2017-08-21
上傳用戶:ma1301115706
資源簡介:利用FPGA實現JPEG算法的研究與實現,研究生的論文,很有參考價值
上傳時間: 2013-08-14
上傳用戶:yan2267246
資源簡介:本文針對目前國內外基于FPGA實現模糊控制器的理論、EDA軟件工具的使用以及FPGA 技術的發展,對模糊控制器的設計作了有益的探索,并達到了預期的實驗效果。文章綜述了模糊控制理論的產生、發展、應用現狀以及今后的發展方向;介紹了模糊邏輯、模糊控制的基本原...
上傳時間: 2013-04-24
上傳用戶:003030
資源簡介:基于FPGA對SDRAM控制器的設計VERILOG語言
上傳時間: 2013-06-15
上傳用戶:lguotao
資源簡介:在國家重大科學工程HIRFL-CSR的CSR控制系統中,需要高速數據獲取和處理系統。該系統通常采用存儲器作為數據緩沖存儲。同步動態隨機存儲器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強等優勢成為最佳選擇。但是SDRAM卻具有復雜的時序,為了降低成本,所...
上傳時間: 2013-07-19
上傳用戶:dct灬fdc
資源簡介:在國家重大科學工程HIRFL-CSR的CSR控制系統中,需要高速數據獲取和處理系統。該系統通常采用存儲器作為數據緩沖存儲。同步動態隨機存儲器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強等優勢成為最佳選擇。但是SDRAM卻具有復雜的時序,為了降低成本,所...
上傳時間: 2013-07-11
上傳用戶:hasan2015
資源簡介:基于FPGA的VGA圖像控制器的設計與實現
上傳時間: 2013-08-09
上傳用戶:sclyutian
資源簡介:針對嵌入式系統的底層網絡接口給出了一種由FPGA實現的以太網控制器的設計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網物理層(PHY)芯片來實現網絡接入\r\n
上傳時間: 2013-08-18
上傳用戶:青春給了作業95
資源簡介:利用v4FPGA實現SDRAM ddr控制器設計,很詳細的,很實用的資料
上傳時間: 2014-09-09
上傳用戶:qq521
資源簡介:基于微處理器的數字PID控制器改變了傳統模擬PID控制器參數整定不靈活的問題。但是常規微處理器容易在環境惡劣的情況下出現程序跑飛的問題,如果實現PID軟算法的微處理器因為強干擾或其他原因而出現故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可...
上傳時間: 2013-06-13
上傳用戶:15071087253
資源簡介:本文以符號多項式理論為基礎,從理論上論證了任意長度比特組合的CRC校驗碼的并行算法,提出了并行CRC計算的數學模型,并且以8位二進制序列(即一個字節)為例,介紹了利用此數學模型計算校驗碼的方法,最后給出了與此算法相對應的VHDL模型。經過對實驗數據的對...
上傳時間: 2013-06-09
上傳用戶:s363994250
資源簡介:基于微處理器的數字PID控制器改變了傳統模擬PID控制器參數整定不靈活的問題。但是常規微處理器容易在環境惡劣的情況下出現程序跑飛的問題,如果實現PID軟算法的微處理器因為強干擾或其他原因而出現故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可...
上傳時間: 2013-05-24
上傳用戶:gyq
資源簡介:隨著印制電路板功能的日益增強,結構日趨復雜,系統中各個功能單元之間的連線間距越來越細密,基于探針的電路系統測試方法已經很難滿足現在的測試需要。邊界掃描測試(BST)技術通過將邊界掃描寄存器單元安插在集成電路內部的每個引腳上,相當于設置了施加激勵...
上傳時間: 2013-07-20
上傳用戶:hewenzhi
資源簡介:針對嵌入式系統的底層網絡接口給出了一種由FPGA實現的以太網控制器的設計方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時可提供MII接口,可并通過外接以太網物理層(PHY)芯片來實現網絡接入
上傳時間: 2013-12-11
上傳用戶:anng
資源簡介:基于FPGA的VGA圖像控制器的設計與實現
上傳時間: 2017-02-15
上傳用戶:sy_jiadeyi
資源簡介:DDR2 SDRAM 控制器的FPGA實現
上傳時間: 2014-01-14
上傳用戶:康郎
資源簡介:任意波形發生器已成為現代測試領域應用最為廣泛的通用儀器之一,代表了信號源的發展方向。直接數字頻率合成(DDS)是二十世紀七十年代初提出的一種全數字的頻率合成技術,其查表合成波形的方法可以滿足產生任意波形的要求。由于現場可編程門陣列(FPGA)具有高集...
上傳時間: 2013-08-03
上傳用戶:1079836864
資源簡介:隨著以太網技術的不斷發展,網絡的傳輸速度已經由最初的10M發展到現在的10,000M。用可編程邏輯器件(FPGA)實現以太網控制器與其它SOC系統的互連成為當前的研究熱點。本文闡述了MAC層的FPGA設計、仿真及測試;介紹了整個系統的內部結構、模塊劃分,并對各個模塊...
上傳時間: 2013-07-17
上傳用戶:bruce
資源簡介:利用FPGA實現的DDS,可輸出正弦波,輸出頻率可調
上傳時間: 2013-08-11
上傳用戶:蠢蠢66
資源簡介:基于FPGA的高分辨率VGA顯示控制器的設計
上傳時間: 2013-08-23
上傳用戶:lizhen9880
資源簡介:利用FPGA實現的可編程綜合采樣器\r\nAProgrammableIntegratedSamplerUsingFPGA
上傳時間: 2013-09-06
上傳用戶:z754970244
資源簡介:介紹了一種基于DSP和FPGA的磁鐵電源控制器的設計方案,闡述了該控制器硬件系統的組成,包括信號調理電路、中間數據處理部分、后端的驅動電路。同時給出了DSP和FPGA之間通過SPI接口通信的具體流程和輸出PWM波形死區部分的控制流程。設計的磁鐵電源控制器有很好...
上傳時間: 2014-01-27
上傳用戶:suicoe
資源簡介:為了提高CPU模塊之間的點對點通信速率,通過對以太網控制器MAC的研究,設計出一種點對點高速通信控制器。該控制器是基于媒體無關接口MII和以太網收發器的點對點高速通信控制器。利用VHDL語言編寫該控制器的相關代碼,使用MAXPLUSⅡ對該控制器的數據發送和數據...
上傳時間: 2013-11-09
上傳用戶:zhangxin
資源簡介:SDRAM 控制器的verilog 實現,包括用戶邏輯和控制器的設計
上傳時間: 2013-12-12
上傳用戶: