本文完成了一種高速高性能數字脈沖壓縮處理器的設計和FPGA實現,包括系統架構設計、方案論證及仿真、算法實現、結果的測試等。 緒論部分首先闡明了本課題研究的背景和意義,概述了雷達數字脈沖壓縮系統的主要研究內容,關鍵技術及其發展趨勢,然后介紹了數字脈沖壓縮系統設計與實現的要求,最后給出了本文的主要研究內容。 第二章敘述了線性調頻信號脈沖壓縮的基本原理,對系統設計的實現方法進行了實時性方面的論證,并基于MATLAB做了仿真分析。 第三章從數字系統結構化設計方面將本系統劃分為三個部分:輸入部分、脈壓計算部分、輸出部分,并在流程圖中對各部分所要實現的功能做了介紹。 第四章首先總結了數字脈沖壓縮的實現途徑;提出了基于自定制浮點數據格式和分時復用蝶型結構的數字脈沖壓縮系統設計思想,對其關鍵技術進行了深入的研究。 第五章對輸入輸出模塊的功能做了詳細的描述,設計了具體的結構和電路。 第六章針對系統的測試驗證,提出面向SOC的模塊驗證和系統軟硬協同驗證的驗證策略。通過Link for Modelsim工具,實現MATAB與Modelsim之間對VHDL代碼的聯合仿真測試,通過在線邏輯分析工具ChipScope,完成系統的片上測試,并分析系統的性能,證明系統的可實用性。滿足設計的要求。 本文研制的數字脈沖壓縮處理器具有動態范圍大、處理精度高、處理能力強、體積小、重量輕、實時性好的優點,為設計高性能的現代雷達信號處理系統提供了可靠的保證。
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶:
資源簡介:
上傳時間:
上傳用戶: