RS(Reed-Solomon)碼是差錯(cuò)控制領(lǐng)域中一類重要的線性分組碼,由于其出眾的糾錯(cuò)能力,被廣泛地應(yīng)用于各種差錯(cuò)控制系統(tǒng)中,以滿足對(duì)數(shù)據(jù)傳輸通道可靠性的要求。 本文主要研究RS碼的編譯碼方法以及基于FPGA(Field Programmable Gate Array)的RS碼的實(shí)現(xiàn)方法。對(duì)所設(shè)計(jì)的編碼譯碼器的主要性能指標(biāo)進(jìn)行了仿真及實(shí)際功能測(cè)試,并給出了時(shí)序仿真波形圖和實(shí)際測(cè)試的結(jié)果。最后對(duì)于RS軟判決譯碼器的實(shí)現(xiàn)進(jìn)行試探性的研究。 本文的主要工作有:1)采用現(xiàn)場可編程門陣列(FPGA)實(shí)現(xiàn)了 RS 碼的編碼和譯碼;2)采用更高效的RiBM算法,不僅減少了邏輯單元(Logic Element)的使用量,而且速度上也得到提高;3)用 VHDL 語言實(shí)現(xiàn)RS編碼譯碼,包括伽羅華(Galoias)域內(nèi)的乘法除法器的設(shè)計(jì),伴隨式求解電路,關(guān)鍵方程求解電路等;4)對(duì)于錢搜索電路的實(shí)現(xiàn)進(jìn)行了改進(jìn);5)硬件上用ALrERA公司Cyclone系列的。EP1C20F324C8芯片加以實(shí)現(xiàn)。
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶:
資源簡介:
上傳時(shí)間:
上傳用戶: