亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

延遲線

  • 本文提出一個根值4 蝴蝶元素使用(m, n) - 櫃臺減少硬體複雜, 延遲時間, 和電力消費被介入在使用常規(guī)加法器。並且一臺修改過的換向器為FFT 算法被描述與用管道運輸?shù)膶嵤┮黄馂檫B續(xù)輸入資料減少資

    本文提出一個根值4 蝴蝶元素使用(m, n) - 櫃臺減少硬體複雜, 延遲時間, 和電力消費被介入在使用常規(guī)加法器。並且一臺修改過的換向器為FFT 算法被描述與用管道運輸?shù)膶嵤┮黄馂檫B續(xù)輸入資料減少資料記憶要求。

    標簽: FFT 元素 修改 加法器

    上傳時間: 2015-12-04

    上傳用戶:541657925

  • 利用89s51去寫結(jié)構(gòu)化keil-C 4x4鍵盤掃描+LCD螢?zāi)伙@示 HW01:四則運算+時鍾顯示 HW02:頻率偵測器 ps.鍵盤掃描不是利用延遲作彈跳(推薦)

    利用89s51去寫結(jié)構(gòu)化keil-C 4x4鍵盤掃描+LCD螢?zāi)伙@示 HW01:四則運算+時鍾顯示 HW02:頻率偵測器 ps.鍵盤掃描不是利用延遲作彈跳(推薦)

    標簽: keil-C 89s51 HW 4x4

    上傳時間: 2014-11-22

    上傳用戶:zycidjl

  • Allegro SPB V15.2 版新增功能

    15.2 已經(jīng)加入了有關(guān)貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項.  點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄. 

    標簽: Allegro 15.2 SPB

    上傳時間: 2013-10-08

    上傳用戶:王慶才

  • Allegro SPB V15.2 版新增功能

    15.2 已經(jīng)加入了有關(guān)貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項.  點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄. 

    標簽: Allegro 15.2 SPB

    上傳時間: 2013-11-12

    上傳用戶:Late_Li

  • GBT 16915.4-2003 家用和類似用途固定電氣裝置的開關(guān) 第2部分:特殊要求 第3節(jié):延時開關(guān).doc

    GBT 16915.4-2003 家用和類似用途固定電氣裝置的開關(guān) 第2部分:特殊要求 第3節(jié):延時開關(guān).doc

    標簽: 16915.4 2003 GBT

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 無線供電、充電模塊

    無線供電、充電模塊

    標簽: 無線

    上傳時間: 2013-06-07

    上傳用戶:eeworm

  • 無線供電、充電模塊.pdf

    專輯類-實用電子技術(shù)專輯-385冊-3.609G 無線供電、充電模塊.pdf

    標簽: 無線

    上傳時間: 2013-07-18

    上傳用戶:15071087253

  • 用C51編寫單片機延時函數(shù).rar

    用C51編寫單片機延時函數(shù) ,測試和計算了一些已有的延時函數(shù)。

    標簽: C51 編寫 單片機

    上傳時間: 2013-07-02

    上傳用戶:西伯利亞狼

  • 單片機延時計算小程序.rar

    單片機延時計算小工具,非常實用的,希望對單片機開發(fā)的學(xué)習(xí)者有用。

    標簽: 單片機 延時計算 程序

    上傳時間: 2013-05-19

    上傳用戶:

  • FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設(shè)計.rar

    現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片?,F(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費類電子和車用電子類等領(lǐng)域,但國內(nèi)市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質(zhì)量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計和模擬設(shè)計。雖然用模擬的方法實現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設(shè)計難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來實現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對全數(shù)字延時鎖相環(huán)(DLL)電路進行分析研究和設(shè)計,在此基礎(chǔ)上設(shè)計出具有自主知識產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設(shè)計、晶體管級電路設(shè)計和仿真以及最后對設(shè)計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計出了符合指標要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產(chǎn)權(quán)的FPGA奠定了堅實的基礎(chǔ)。 本文先簡要介紹FPGA及其時鐘管理技術(shù)的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應(yīng)用參數(shù)。在設(shè)計中,用Verilog-XL對部分電路進行數(shù)字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計采用TSMC0.18μmCMOS工藝庫建模,設(shè)計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產(chǎn)品的相應(yīng)指標。最后完成了輸出電路設(shè)計,可以實現(xiàn)時鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數(shù)字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

主站蜘蛛池模板: 开江县| 吉安县| 乾安县| 镶黄旗| 清丰县| 从化市| 万盛区| 连州市| 桃园市| 西乌珠穆沁旗| 苏州市| 洪江市| 县级市| 赣榆县| 泸西县| 西畴县| 迁安市| 体育| 玉树县| 广元市| 佛山市| 北辰区| 广州市| 商城县| 固始县| 北海市| 南溪县| 文昌市| 浙江省| 吕梁市| 仙游县| 北辰区| 武川县| 株洲市| 镇远县| 扎兰屯市| 山东| 厦门市| 桓台县| 平武县| 盱眙县|