USB總線接口芯片CH375支持USB-HOST和USB-DEVICE,可以用于單片機(jī)讀寫U盤。本說明中的多數(shù)內(nèi)容為建議性說明,而非強(qiáng)制性說明,建議的目的旨在提高最終產(chǎn)品的穩(wěn)定性和可靠性,很多內(nèi)容只是針對一般情況和大多數(shù)用戶而言,而未考慮個別或者例外。本說明中列舉了一些發(fā)生在某些品牌U盤上的怪現(xiàn)象,都是我們實(shí)際測試現(xiàn)象的描述,我們并沒有以此評價U盤的優(yōu)劣,因為實(shí)際上它們可能已經(jīng)算是所有U盤中比較優(yōu)秀的幾種,而且,我們也不排除這僅僅是品牌U盤中的個別現(xiàn)象,只是正好被我們碰到而已。
上傳時間: 2013-11-13
上傳用戶:yuzsu
概述 CH376是文件管理控制芯片,用于單片機(jī)系統(tǒng)讀寫 U 盤或者 SD 卡中的文件。 CH376 支持 USB 設(shè)備方式和 USB 主機(jī)方式,并且內(nèi)置了 USB 通訊協(xié)議的基本固件,內(nèi)置了處理Mass-Storage 海量存儲設(shè)備的專用通訊協(xié)議的固件,內(nèi)置了SD 卡的通訊接口固件,內(nèi)置了FAT16和FAT32 以及 FAT12 文件系統(tǒng)的管理固件,支持常用的 USB 存儲設(shè)備(包括 U 盤/USB 硬盤/USB 閃存盤/USB讀卡器)和SD卡(包括標(biāo)準(zhǔn)容量SD 卡和高容量HC-SD 卡以及協(xié)議兼容的MMC 卡和 TF 卡)。 CH376 支持三種通訊接口:8 位并口、SPI 接口或者異步串口,單片機(jī)/DSP/MCU/MPU 等控制器可以通過上述任何一種通訊接口控制CH376芯片,存取U 盤或者 SD 卡中的文件或者與計算機(jī)通訊。 CH376的 USB設(shè)備方式與CH372 芯片完全兼容,CH376 的 USB 主機(jī)方式與CH375 芯片基本兼容。
上傳時間: 2014-12-27
上傳用戶:sglccwk
單片機(jī)讀寫U盤方案開發(fā)手冊 目錄 1.芯片及模塊手冊資料2.應(yīng)用電路圖及封裝3.SPI例程及UART例程4.其他外圍應(yīng)用電路5.232、電平轉(zhuǎn)換資料6.芯片測試文檔7.U盤支持列表
標(biāo)簽: 單片機(jī) 讀寫U盤 方案 開發(fā)指南
上傳時間: 2013-11-01
上傳用戶:whymatalab
本文介紹了一個以嵌入式USB 主機(jī)接口芯片SL811HS 為核心,采用U 盤為存儲介質(zhì)的單片機(jī)低功耗海量存儲系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)了儀器的便攜化,從而,為便攜儀器或嵌入式系統(tǒng)的外掛式海量存儲的發(fā)展開拓了新思路。近幾年,隨著Flash Memory 非易失存儲技術(shù)的發(fā)展,基于USB 接口的閃存即U 盤現(xiàn)已得到廣泛應(yīng)用。從理論上講,以U 盤作為便攜式采集存儲系統(tǒng)的存儲載體完全能夠滿足長時間采集海量數(shù)據(jù)的要求。但目前所面臨的問題是,U 盤主要應(yīng)用于PC 機(jī)系統(tǒng)中。以單片機(jī)等微處理器為核心的嵌入式系統(tǒng)的應(yīng)用中,尚缺少與U 盤的直接接口技術(shù)。因此將單片機(jī)技術(shù)與U 盤存儲技術(shù)兩者結(jié)合起來,利用單片機(jī)直接讀寫U 盤,并通過總線方式與嵌入式系統(tǒng)的其它部分實(shí)現(xiàn)命令和數(shù)據(jù)的通信,從而實(shí)現(xiàn)便攜儀器或者嵌入式系統(tǒng)的外掛式海量存儲,具有廣闊的應(yīng)用前景。而以Cypress 公司的SL811HS 為代表的嵌入式USB 主機(jī)接口芯片為這種方案的實(shí)現(xiàn)提供了可能。
上傳時間: 2013-10-09
上傳用戶:無聊來刷下
高性能可編程DMA控制接口82C37A-54.1 概述對象實(shí)體:直接存儲器訪問(DMA)控制接口芯片82C37A-5芯片的特點(diǎn):1、管腳引線與NMOS 8237A-5兼容。2、允許/禁止單獨(dú)DMA請求控制。3、頻率從0~5MHz區(qū)間全靜態(tài)設(shè)計。4、低電平操作。 5、4個各自獨(dú)立的DMA通道并獨(dú)立的進(jìn)行初始化。6、存儲器到存儲器之間傳送。7、存儲器模塊初始化處理。8、地址的增量和減量。9、傳送速率可達(dá)1.6MB/s.10、可直接擴(kuò)展成任意數(shù)量的通道。11 、終止傳送的過程即輸入結(jié)束。12、軟件請求。13、獨(dú)立信號DREQ和信號DACK的極性控制。4.2 82C37A-5的體系結(jié)構(gòu)4.2.1 基本結(jié)構(gòu)描述1. 82C37A-5內(nèi)部配備了規(guī)模為344位的內(nèi)部存儲器,它是以寄存器的形式出現(xiàn)的。2. 配有3個基本的控制模塊: (1)定時及控制模塊; (2)優(yōu)先級編碼及循環(huán)優(yōu)先級控制模塊;(3)命令控制模塊; 3. 12個不同類型的寄存器 。圖 4-1 82C37A-5結(jié)構(gòu)圖EOP# A0~A3RESETCS#. IOW# DREQ0~DREQ3HLDAHRQ DB0~DB7DACK0~DACK3
上傳時間: 2013-10-21
上傳用戶:ming52900
數(shù)據(jù)傳送的控制 數(shù)據(jù)傳送涉及的3個問題1)數(shù)據(jù)的來源;2)數(shù)據(jù)的去處;3)數(shù)據(jù)本身以及如何控制數(shù)據(jù)的傳送。 DMA方式控制的數(shù)據(jù)傳送 DMA傳送方式通常用來高速傳送大批量的數(shù)據(jù)塊。如: 硬盤和軟盤I/O; 快速通信通道I/O; 多處理機(jī)和多程序數(shù)據(jù)塊傳送; 在圖像處理中,對CRT屏幕送數(shù)據(jù); 快速數(shù)據(jù)采集; DRAM的刷新操作。 DMA傳送包括:(1)存儲單元傳送:存儲器→存儲器。(2)DMA讀傳送:存儲器→I/O設(shè)備。(3)DMA寫傳送:I/O設(shè)備→存儲器。4.1.2 DMA傳送的工作過程 1)I/O設(shè)備向DMAC發(fā)出DMA請求;2) DMAC向CPU發(fā)出總線請求;3)CPU在執(zhí)行完當(dāng)前指令的當(dāng)前的總線周期后,向DMAC發(fā)出總線響應(yīng)信號;4)CPU脫離對系統(tǒng)總線的控制,由DMAC接管對系統(tǒng)總線的控制; 為什么DMA傳送方式能實(shí)現(xiàn)高速傳送?DMA傳送的過程是什么樣的?畫出流程。DMA有哪些操作方式?各有什么特點(diǎn)。簡述DMA控制器的兩個工作狀態(tài)的特點(diǎn)。試設(shè)計一種在8088大模式下與8237連接的基本電路圖。并說明你的設(shè)計中8237各個端口的實(shí)際地址。DMA控制器的時序包括哪幾個狀態(tài)周期?試畫出正常讀傳輸?shù)臅r序。DMAC的內(nèi)部地址寄存器是16位的,如何擴(kuò)展地址來訪問16MB的地址空間?
標(biāo)簽: DMA
上傳時間: 2013-11-18
上傳用戶:leixinzhuo
U盤IC1114的電路圖和C語言源程序
上傳時間: 2013-12-17
上傳用戶:hanli8870
DMA(Direct Memory Access)的概念DMA方式不用處理器干預(yù)完成M與I/O間數(shù)據(jù)傳送。DMA期間系統(tǒng)總線由其它主模塊控制(驅(qū)動)控制總線的主模塊要提供系統(tǒng)的地址及控制信號。DMA控制器與處理器配合可實(shí)現(xiàn)系統(tǒng)的DMA功能。. DMA系統(tǒng)組成及工作過程․ DMA系統(tǒng)組成
上傳時間: 2013-11-08
上傳用戶:rolypoly152
附件有51單片機(jī)加上sl811讀寫U盤的源程序和原理圖 /*--------------------------------------------------------------------------AT89X52.H Header file for the low voltage Flash Atmel AT89C52 and AT89LV52.Copyright (c) 1995-1996 Keil Software, Inc. All rights reserved.--------------------------------------------------------------------------*/ #ifndef AT89X52_HEADER_FILE#define AT89X52_HEADER_FILE 1 /*------------------------------------------------Byte Registers------------------------------------------------*/sfr P0 = 0x80;sfr SP = 0x81;sfr DPL = 0x82;sfr DPH = 0x83;sfr PCON = 0x87;sfr TCON = 0x88;sfr TMOD = 0x89;sfr TL0 = 0x8A;sfr TL1 = 0x8B;sfr TH0 = 0x8C;sfr TH1 = 0x8D;sfr P1 = 0x90;sfr SCON = 0x98;sfr SBUF = 0x99;sfr P2 = 0xA0;sfr IE = 0xA8;sfr P3 = 0xB0;sfr IP = 0xB8;sfr T2CON = 0xC8;sfr T2MOD = 0xC9;sfr RCAP2L = 0xCA;sfr RCAP2H = 0xCB;sfr TL2 = 0xCC;sfr TH2 = 0xCD;sfr PSW = 0xD0;sfr ACC = 0xE0;sfr B = 0xF0;
標(biāo)簽: 51單片機(jī) 讀寫 源程序 原理圖
上傳時間: 2014-01-05
上傳用戶:lnnn30
PCI Express 協(xié)議由于其高速串行、系統(tǒng)拓?fù)浜唵蔚忍攸c(diǎn)被廣泛用于各種領(lǐng)域。Altera公司的Arria II GX FPGA內(nèi)集成了支持鏈?zhǔn)紻MA傳輸功能的PCI Express硬核,適應(yīng)了PCI Express總線高速度的要求。文中利用Jungo公司的WinDriver軟件實(shí)現(xiàn)了鏈?zhǔn)紻MA的上層應(yīng)用設(shè)計。首先給出了鏈?zhǔn)紻MA實(shí)現(xiàn)的基本過程,接著分析了鏈?zhǔn)紻MA數(shù)據(jù)傳輸需要處理的幾個問題,給出了相應(yīng)的解決辦法和策略。采用這些方法,保證了DAM數(shù)據(jù)傳輸?shù)恼_性,簡化了底層FPGA應(yīng)用邏輯的設(shè)計。
標(biāo)簽: WinDriver DMA 上傳時間: 2013-11-20
上傳用戶:hanwudadi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1