cpld的PWM輸出控制,初學(xué)cpld良好例程
標(biāo)簽: cpld PWM 輸出 控制
上傳時間: 2013-08-13
上傳用戶:qwe1234
用Verilog語言編寫的FPGA控制PWM的程序.利用碼盤脈沖進行調(diào)速,進行過簡單試驗,可用.沒有經(jīng)過長期驗證.做簡單修改即可應(yīng)用!
標(biāo)簽: Verilog FPGA PWM 語言
上傳時間: 2013-08-16
上傳用戶:梧桐
基于cpld的pwm控制設(shè)計\r\n采用vhdl.verilog語言設(shè)計\r\n對大家比較有用
標(biāo)簽: verilog cpld vhdl pwm
上傳時間: 2013-08-20
上傳用戶:sk5201314
一種基于CPLD 的PWM控制電路設(shè)計,僅供參考
標(biāo)簽: CPLD PWM 控制 電路設(shè)計
上傳時間: 2013-08-22
上傳用戶:wxqman
沒有ARM開發(fā)板如何搞開發(fā),有了PROTEUS就可以搞定!快來學(xué)習(xí)PROTEUS哦!\r\n此為proteus-ARM2100-PWM仿真文件及原碼,趕快下載學(xué)習(xí)哦!收益非淺啊!
標(biāo)簽: proteus-ARM 2100 PWM 仿真
上傳時間: 2013-08-27
上傳用戶:cccole0605
verilog HDL 編寫的PWM,是初學(xué)CPLD者入門Z資源,epm7128stc100-10
標(biāo)簽: verilog HDL PWM 編寫
上傳時間: 2013-08-30
上傳用戶:aa54
為解決PWM功率放大器輸出長線傳輸引發(fā)的波形畸變,可能傷及力矩電動機的問題,對實際系統(tǒng)結(jié)構(gòu)進行了理論分析,找出了可能引發(fā)波形畸變的原因,并給出了3種解決方法。實際試驗結(jié)果證實所給方法的有效性。
標(biāo)簽: PWM 功率放大器 長線傳輸 波形
上傳時間: 2013-10-20
上傳用戶:fujiura
PWM的工作原理
標(biāo)簽: PWM 工作原理
上傳時間: 2013-10-26
上傳用戶:源弋弋
整流濾波電路是直流穩(wěn)壓電源設(shè)備中常用電路,其中濾波電容的設(shè)計選取,直接影響到紋波電壓的大小,關(guān)系到輸出直流電壓的質(zhì)量。本文通過在設(shè)定條件下,依據(jù)整流濾波電路原理,闡述了紋波電壓產(chǎn)生的過程,給出了一種濾波電容設(shè)計與選取計算方法,建立了電容選取的計算模型,描繪出了紋波電壓、負載電阻與濾波電容之間關(guān)系曲線,并通過實驗驗證其科學(xué)性,有利于濾波電容的設(shè)計與選用。
標(biāo)簽: 整流濾波 電容 方法研究
上傳時間: 2013-11-11
上傳用戶:kytqcool
十種精密整流電路
標(biāo)簽: 精密整流電路
上傳時間: 2013-11-19
上傳用戶:sdlqbbla
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1