亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

dsp學(xué)習(xí)資料

  • 對(duì)Altera 28nm FPGA浮點(diǎn)DSP設(shè)計(jì)流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。    Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過(guò)規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來(lái)自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級(jí)模塊庫(kù),支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無(wú)線基站、工業(yè)自動(dòng)化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時(shí)間: 2014-12-28

    上傳用戶:18888888888

  • 基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)

         本文是基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)(英文資料)

    標(biāo)簽: DSP Cyclone Arria 精度可調(diào)

    上傳時(shí)間: 2014-12-28

    上傳用戶:CHINA526

  • 基于DSP+FPGA的磁鐵電源控制器的設(shè)計(jì)

    介紹了一種基于DSP和FPGA的磁鐵電源控制器的設(shè)計(jì)方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號(hào)調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動(dòng)電路。同時(shí)給出了DSP和FPGA之間通過(guò)SPI接口通信的具體流程和輸出PWM波形死區(qū)部分的控制流程。設(shè)計(jì)的磁鐵電源控制器有很好的控制和運(yùn)算能力,同時(shí)具有很好的靈活性和可靠性。

    標(biāo)簽: FPGA DSP 磁鐵 電源控制器

    上傳時(shí)間: 2014-01-27

    上傳用戶:suicoe

  • Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì)

    Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì).

    標(biāo)簽: Alter FPGA DSP 設(shè)計(jì)流程

    上傳時(shí)間: 2013-11-13

    上傳用戶:caixiaoxu26

  • WP267-Spartan-3A DSP FPGA的高級(jí)安全機(jī)制

    FPGA 具有輕松集成與支持新協(xié)議和新標(biāo)準(zhǔn)以及產(chǎn)品定制的能力,同時(shí)仍然可以實(shí)現(xiàn)快速的產(chǎn)品面市時(shí)間。在互聯(lián)網(wǎng)和全球市場(chǎng)環(huán)境中,外包制造變得越來(lái)越普遍,這使得安全變得更加重要。正如業(yè)界領(lǐng)袖出版的文章所述,反向工程、克隆、過(guò)度構(gòu)建以及篡改已經(jīng)成為主要的安全問(wèn)題。據(jù)專家估計(jì),每年因?yàn)榧倜爱a(chǎn)品而造成的經(jīng)濟(jì)損失達(dá)數(shù)十億美元。國(guó)際反盜版聯(lián)盟表示,這些假冒產(chǎn)品威脅經(jīng)濟(jì)的發(fā)展,并且給全球的消費(fèi)類市場(chǎng)帶來(lái)重大影響。本白皮書將確定設(shè)計(jì)安全所面臨的主要威脅,探討高級(jí)安全選擇,并且介紹Xilinx 的新型、低成本SpartanTM-3A、Spartan-3AN 和Spartan-3A DSP FPGA 如何協(xié)助保護(hù)您的產(chǎn)品和利潤(rùn)。

    標(biāo)簽: Spartan FPGA 267 DSP

    上傳時(shí)間: 2014-12-28

    上傳用戶:松毓336

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點(diǎn)DSP算法實(shí)現(xiàn)方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點(diǎn)DSP算法實(shí)現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    標(biāo)簽: Xilinx FPGA 409 DSP

    上傳時(shí)間: 2013-11-07

    上傳用戶:defghi010

  • 基于FPGA+DSP模式的智能相機(jī)設(shè)計(jì)

    針對(duì)嵌入式機(jī)器視覺系統(tǒng)向獨(dú)立化、智能化發(fā)展的要求,介紹了一種嵌入式視覺系統(tǒng)--智能相機(jī)。基于對(duì)智能相機(jī)體系結(jié)構(gòu)、組成模塊和圖像采集、傳輸和處理技術(shù)的分析,對(duì)國(guó)內(nèi)外的幾款智能相機(jī)進(jìn)行比較。綜合技術(shù)發(fā)展現(xiàn)狀,提出基于FPGA+DSP模式的硬件平臺(tái),并提出智能相機(jī)的發(fā)展方向。分析結(jié)果表明,該系統(tǒng)設(shè)計(jì)可以實(shí)現(xiàn)脫離PC運(yùn)行,完成圖像獲取與分析,并作出相應(yīng)輸出。 Abstract:  This paper introduced an embedded vision system-intelligent camera ,which was for embedded machine vision systems to an independent and intelligent development requirements. Intelligent camera architecture, component modules and image acquisition, transmission and processing technology were analyzed. After comparing integrated technology development of several intelligent cameras at home and abroad, the paper proposed the hardware platform based on FPGA+DSP models and made clear direction of development of intelligent cameras. On the analysis of the design, the results indicate that the system can run from the PC independently to complete the image acquisition and analysis and give a corresponding output.

    標(biāo)簽: FPGA DSP 模式 智能相機(jī)

    上傳時(shí)間: 2013-10-24

    上傳用戶:bvdragon

  • 基于DSP的聲反饋抑制系統(tǒng)的研究與實(shí)現(xiàn)

    提出了一種基于TI公司TMS320C6713 DSP和移頻法抑制聲反饋的有效方法。該方法采用能與之無(wú)縫連接的TLV320AIC23 Codec芯片作為語(yǔ)音采集和回放工具,然后基于在Matlab進(jìn)行仿真達(dá)到抑制嘯叫相當(dāng)理想的基礎(chǔ)上完成了在DSP上的實(shí)時(shí)實(shí)現(xiàn)。最后,采用主觀法和客觀法評(píng)估了輸出語(yǔ)音的質(zhì)量。結(jié)果表明,該方法能有效抑制再生混響干擾,明顯提高了擴(kuò)聲增益,且顯著改善了頻響特性和聲音清晰度。

    標(biāo)簽: DSP 反饋

    上傳時(shí)間: 2013-10-16

    上傳用戶:chenlong

  • 基于NDK的DSP網(wǎng)絡(luò)接口移植開發(fā)設(shè)計(jì)

    給出了一個(gè)基于TMS320DM6437 DSP的嵌入式網(wǎng)絡(luò)實(shí)現(xiàn)方案,對(duì)該DSP的網(wǎng)絡(luò)控制模塊和NDK進(jìn)行了深入的研究與分析,實(shí)現(xiàn)了NDK在不同外設(shè)的移植,并以SEED-DEC6437與PC之間網(wǎng)絡(luò)通信為例,介紹了PC端Winsock與DSP的NDK開發(fā)流程。實(shí)驗(yàn)結(jié)果表明,使用移植過(guò)的NDK進(jìn)行開發(fā),可以有效地提高開發(fā)速度,減少開發(fā)時(shí)間。

    標(biāo)簽: NDK DSP 網(wǎng)絡(luò)接口 移植

    上傳時(shí)間: 2013-11-11

    上傳用戶:tyler

  • 基于NDK的DSP網(wǎng)絡(luò)設(shè)計(jì)

    針對(duì)TI的TMS320C6000系列DSP芯片網(wǎng)絡(luò)系統(tǒng)進(jìn)行設(shè)計(jì),對(duì)比OSI模型闡述了NDK的TCP/IP模型,并給出了網(wǎng)絡(luò)硬件接口設(shè)計(jì)。根據(jù)NDK結(jié)構(gòu)模型,設(shè)計(jì)網(wǎng)絡(luò)軟件編程。對(duì)從事DSP網(wǎng)絡(luò)設(shè)計(jì)的人員有一定指導(dǎo)作用。

    標(biāo)簽: NDK DSP 網(wǎng)絡(luò)設(shè)計(jì)

    上傳時(shí)間: 2014-01-13

    上傳用戶:songyue1991

主站蜘蛛池模板: 平乡县| 凤山市| 房山区| 庆阳市| 天祝| 玛纳斯县| 竹北市| 阜南县| 沽源县| 姚安县| 白朗县| 称多县| 平武县| 广饶县| 乌审旗| 西丰县| 习水县| 景谷| 高要市| 松溪县| 万山特区| 二连浩特市| 汝阳县| 随州市| 屏东市| 诏安县| 浠水县| 织金县| 利辛县| 新乐市| 塔河县| 方山县| 侯马市| 壤塘县| 麟游县| 江川县| 荔波县| 灵石县| 新昌县| 满洲里市| 潮安县|