亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Z-MODEM

  • 基于ARM的嵌入式安防系統(tǒng)的研究與設(shè)計

    目前嵌入式系統(tǒng)在工業(yè)控制和智能家電方面運用地越來越廣泛,嵌入式系統(tǒng)應(yīng)用于安防報警產(chǎn)品,使安防報警產(chǎn)品越來越智能化。未來產(chǎn)品技術(shù)將朝著數(shù)字化、無線化、集成化方向發(fā)展,因此本文設(shè)計了一個基于嵌入式系統(tǒng)的安防報警器。 嵌入式防盜報警系統(tǒng),由可編程主機、遙控器、各種防盜、防搶探測器組成,可通過局域網(wǎng)與小區(qū)的監(jiān)控中心連接,組成一套有線安全防范網(wǎng)絡(luò)。一旦發(fā)生情況,能把報警信息通過通訊網(wǎng)絡(luò)瞬間遠程傳輸?shù)接脩粼O(shè)定的電話、手機、傳呼機。同時向監(jiān)控中心報告,監(jiān)控中心電腦確定發(fā)生警情的地址,及時調(diào)動人員作出快速處理。 本文設(shè)計以32位ARM920T處理器s3C2410A為主控芯片,操作系統(tǒng)采用嵌入式LINUX操作系統(tǒng)。本文詳細闡述一下幾點: (1)研究了GSM MODEM的數(shù)據(jù)傳輸?shù)奶攸c和工作原理,熟悉控制短信貓的AT指令;分析了煙霧、防盜、煤氣等傳感器的性能指標和門限數(shù)據(jù)。為下面的系統(tǒng)的設(shè)計與研究提供了必要的理論基礎(chǔ)。 (2)建立硬件開發(fā)平臺,對ARM處理器平臺的集成功能進行了研究。其中重點研究了ARMS3C2410處理器,對其性能進行了分析;對處理器的內(nèi)存設(shè)計進行的分析;對所應(yīng)用的串口電路進行了詳細的研究。 (3)采用了嵌入式Linux系統(tǒng)作為操作系統(tǒng),對Linux系統(tǒng)的內(nèi)核和文件系統(tǒng)作了進一步的研究。詳細研究了Linux系統(tǒng)的bootloader的功能以及它的編譯與燒寫;Linux內(nèi)核的剪切、編譯和燒寫;Linux文件系統(tǒng)的編譯與燒寫;加載Linux各種服務(wù),比如NFS協(xié)議服務(wù)。為系統(tǒng)開發(fā)搭建了軟件平臺。 (4)ARM處理器與GSM MODEM通過串口進行數(shù)據(jù)傳輸?shù)能浖O(shè)計;ARM處理器與監(jiān)控中心的網(wǎng)絡(luò)傳輸?shù)能浖O(shè)計。本系統(tǒng)實現(xiàn)了Linux系統(tǒng)串口和網(wǎng)口進行數(shù)據(jù)的傳輸,并對系統(tǒng)性能進行了測試,測試表明平臺達到設(shè)計要求,性能穩(wěn)定。

    標簽: ARM 嵌入式 安防系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:cy1109

  • 基于ZigBee技術(shù)的井下綜合人員管理系統(tǒng)

    以德州儀器的CC2430/CC2431 為硬件核心,以Z-stack 為協(xié)議棧,設(shè)計了基于ZigBee技術(shù)的井下綜合人員管理系統(tǒng),實現(xiàn)了人員定位,井下環(huán)境監(jiān)測,生產(chǎn)指令到達指定礦工等功能。

    標簽: ZigBee 管理系統(tǒng)

    上傳時間: 2013-06-30

    上傳用戶:gyq

  • CC2430-code

    ZigBee 視頻教程 Z-stack 協(xié)議棧 http://www.fuccesso.com.cn/_d270659962.htm-ZigBee Video for Z-stack http

    標簽: 2430 code CC

    上傳時間: 2013-04-24

    上傳用戶:huangzchytems

  • 基于ARMWindowsCE的嵌入式數(shù)控系統(tǒng)的研究

    當今嵌入式技術(shù)的發(fā)展突飛猛進,嵌入式系統(tǒng)在很多產(chǎn)業(yè)中得到廣泛應(yīng)用并逐步改變著這些產(chǎn)業(yè)。嵌入式技術(shù)的發(fā)展同樣也影響到了數(shù)控技術(shù)的發(fā)展。論文綜述了當前開放式數(shù)控系統(tǒng)國內(nèi)外發(fā)展現(xiàn)狀,并分析了幾種主流開放式數(shù)控系統(tǒng)體系結(jié)構(gòu)的優(yōu)缺點,進而提出了利用ARM處理器和Windows CE操作系統(tǒng)開發(fā)一個基于ARM-WinCE嵌入式數(shù)控系統(tǒng)的原型系統(tǒng)的想法。 論文論述了如何構(gòu)建ARM-WinCE數(shù)控系統(tǒng)基于S3C2410開發(fā)板的硬件平Z口-x和基于Windows CE.Net的軟件平臺;在ARM微處理器上構(gòu)建了基于Windows CE的數(shù)控操作系統(tǒng)內(nèi)核,并利用VIVI Boot Loader把定制的映像加載到S3C2410開發(fā)板中去。 本文重點針對ARM處理器芯片,利用流接口驅(qū)動程序結(jié)構(gòu)實現(xiàn)了藍牙串口驅(qū)動程序的開發(fā),實現(xiàn)了ARM-WinCE數(shù)控系統(tǒng)中機床控制器和移動控制器的藍牙通信;研究了如何利用S3C2410處理器的PWM定時器和Windows CE的中斷機制進行數(shù)控系統(tǒng)的實時控制。

    標簽: ARMWindowsCE 嵌入式 數(shù)控系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:klin3139

  • MC388_AT_Commands.pdf

    GPRS MODEM關(guān)于MC388_AT_Commands的pdf文檔-GPRS MODEM the pdf documents on MC388_AT_Commands

    標簽: AT_Commands 388 MC

    上傳時間: 2013-04-24

    上傳用戶:a673761058

  • 基于JTAG口的ARM編程器研究與開發(fā)

    ARM微處理器的應(yīng)用已經(jīng)遍及工業(yè)控制、消費類電子產(chǎn)品、通信系統(tǒng)、網(wǎng)絡(luò)系統(tǒng)、無線系統(tǒng)等各類產(chǎn)品市場,占領(lǐng)了32位RISC微處理器75%以上的市場份額。 本文設(shè)計的基于JTAG接口的ARM編程器,以ARM微處理器作為CPU,利用其JTAG接口對Flash在線編程的技術(shù),給以ARM為內(nèi)核的應(yīng)用板(數(shù)控系統(tǒng)硬件平臺)進行快速軟件升級。在分析相關(guān)技術(shù)的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計方案,設(shè)計了系統(tǒng)的硬件和軟件。 首先詳細分析了JTAG技術(shù)、USB技術(shù)和Modem通信原理。編程器以USB口和RS-232口作為通信接口,以JTAG接口作為調(diào)試接口和編程接口。 其次,在分析編程器需求的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計方案,選擇了主要的部件。系統(tǒng)硬件的核心部件采用了Philips LPC2144ARM芯片,擴展了JTAG接口、USB接口、Modem接口,同時又構(gòu)造出了一個JTAG接口。該芯片具有SPI總線,采用與SPI兼容的外部Flash作為存儲器。編程器軟件在ADS集成開發(fā)環(huán)境下開發(fā)調(diào)試。 最后,對編程器技術(shù)實現(xiàn)上的不足作了分析和編程器設(shè)計的不完善之處作了總結(jié),并對編程器的發(fā)展趨勢作了探討和展望。

    標簽: JTAG ARM 編程器

    上傳時間: 2013-06-16

    上傳用戶:mylinden

  • 基于FPGA的JPEG壓縮系統(tǒng)設(shè)計與實現(xiàn)

    對弓網(wǎng)故障的檢測在列車提速的今天顯得尤其重要,原始故障圖像數(shù)據(jù)量的巨大使實時存儲和傳輸故障圖像極其困難。JPEG作為一種低復雜度、高壓縮比的圖像壓縮標準在多媒體、網(wǎng)絡(luò)傳輸?shù)阮I(lǐng)域得到廣泛的應(yīng)用。和相同圖像質(zhì)量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前靜態(tài)圖像中壓縮比最高的。 FPGA以其設(shè)計靈活、高速的卓越特性,逐漸成為許多應(yīng)用中首先器件,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進程。 本文旨在研究并實現(xiàn)一種實時采集并對特定幀進行壓縮傳輸?shù)姆椒āMㄟ^采用可編程邏輯器件FPGA來實現(xiàn)整個采集、顯示、壓縮和傳輸,使系統(tǒng)具有可定制、高速度等優(yōu)點。 本文首先介紹了開發(fā)硬件可編程邏輯門陣列FPGA及其開發(fā)語言Veridlog,并介紹了FPGA的設(shè)計方法及開發(fā)流程;接著介紹了PAL制視頻采集的相關(guān)知識及設(shè)計,其中主要包括基于I2C總線的模擬視頻解碼控制、視頻的數(shù)字化ITU-R BT.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;隨后介紹了JPEG標準,并根據(jù)故障檢測的特點,設(shè)計了針對灰度圖像壓縮的JPEG編碼器,設(shè)計中先分別對組成JPEG編碼器的二維DCT變換模塊、量化模塊、Z字掃描模塊、變換直流系數(shù)的差分脈沖編碼模塊、交流系數(shù)的游程編碼模塊、哈夫曼編碼模塊及打包模塊進行了仿真測試,然后再對整個JPEG編碼器進行了測試;最后設(shè)計了單幀視頻的SRAM緩存,并將緩存的源圖像采用本文設(shè)計的JPEG編碼器進行壓縮,再設(shè)計一個僅包含發(fā)送功能的UART 將壓縮后的碼流傳輸?shù)絇C機,在PC機上通過將接收的碼流以ASCⅡ碼的形式還原為采集圖片。 本文實現(xiàn)了整個采集壓縮系統(tǒng),同時也進一步驗證了本文設(shè)計的灰度圖像JPEG編碼器的正確性。相信本文無論是對弓網(wǎng)故障的圖像檢測,還是對于JPEG編碼器的芯片設(shè)計都有一定的參考價值。

    標簽: FPGA JPEG 壓縮系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:cuiqiang

  • 短波差分跳頻通信系統(tǒng)的研究

    差分跳頻(DFH)是集跳頻圖案、信息調(diào)制與解調(diào)于一體,是一個全面基于數(shù)字信號處理的全新概念的通信系統(tǒng),其技術(shù)體制和原理與常規(guī)跳頻完全不同,較好地解決了數(shù)據(jù)速率和跟蹤干擾等問題,代表了當前短波通信的一個重要發(fā)展方向。美國Sanders公司推出了名為CHESS的新型短波跳頻通信系統(tǒng),并獲得了成功,但我國對該體制和技術(shù)的研究還處于初始階段,目前還不太成熟,離實際應(yīng)用還有一段距離。 本文主要基于FPGA芯片的基礎(chǔ)上對差分跳頻進行了研究,用FPGA來實現(xiàn)數(shù)字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測試及硬件升級。而且設(shè)計中盡量采用軟件無線電體系結(jié)構(gòu),減少模擬環(huán)節(jié),把數(shù)字化處理盡量靠近天線,從而建立一個通用、標準、模塊化的硬件平臺,用軟件編程來實現(xiàn)差分跳頻的各種功能,從基于硬件的設(shè)計方法中解放出來。 本文首先介紹了課題背景及研究的意義,闡述了目前差分跳頻中頻率合成跟頻率識別的實現(xiàn)方案。在頻率合成中,著重對DDS的相位截斷誤差及幅度量化誤差進行仿真,找出基于FPGA實現(xiàn)的最佳參數(shù)及改善方法。在頻率識別中,基于Xilinx公司提供FFT IP核,接收端中的位同步,頻率識別均在FFT的理論上進行設(shè)計。最后根據(jù)設(shè)計方案制作基于FPGA的電路板。 設(shè)計中跳頻圖案、直接數(shù)字頻率合成器、頻率識別、位同步、跳頻圖案恢復、線性調(diào)頻z變換等模塊均采用Verilog和VHDL兩種通用硬件描述語言進行設(shè)計,以便能夠在所有廠家的FPGA芯片中移植。

    標簽: 短波差分 跳頻通信

    上傳時間: 2013-07-22

    上傳用戶:yezhihao

  • 基于FPGA的MJPEG編碼器

    在視頻傳輸系統(tǒng)中,最大障礙是視頻數(shù)據(jù)的大數(shù)據(jù)量傳輸。故壓縮就顯得尤為必要。MJPEG是以25幀每秒傳輸?shù)腏PEG圖像。本文根據(jù)JPEG基本壓縮模式,通過前端圖像采集芯片輸出標準的4:2:2格式的圖像流,在XILINX公司的SPARTAN IIE芯片下壓縮,獲得了良好效果,壓縮比達到10:1。中間的各個環(huán)節(jié)同MATLAB下同等壓縮相比,除了精度上有點差別外,基本一致。同專用芯片相比,比專用芯片靈活得多,F(xiàn)PGA內(nèi)部全部是可編程,燒寫不同的程序便可實現(xiàn)不同的壓縮。同DSP相比,壓縮時間極大的提高,同周霖的“基于DSP技術(shù)的靜態(tài)圖像壓縮編碼”一文中編碼所需的時間進行比較(DCT變換消耗4224個指令,量化Z排序耗960指令,huffman編碼至少耗1400指令),假設(shè)令其采用6000系列DSP,指令周期為6ns,運算速度為1336MIPS。壓縮一個8*8DCT塊,采用高檔的DSP,消耗39tJs,而采用27M的FPGA只需6us,若采用FPGA內(nèi)部自帶的DLL將時鐘倍頻到54M,則只需要3us.本設(shè)計同傳統(tǒng)的壓縮實現(xiàn)方式相比,在速度和靈活性上有了極大的提高。

    標簽: MJPEG FPGA 編碼器

    上傳時間: 2013-04-24

    上傳用戶:TI初學者

  • TEA5767/TEA5767HN中文資料,數(shù)據(jù)手冊

    TEA5767HN 基本資料:􀁺 高靈敏、低噪聲高頻放大器,􀁺 收音頻率:87.6MHz~108MHz,(支持頻率范圍在76MHz~87.5M

    標簽: 5767 TEA HN 數(shù)據(jù)手冊

    上傳時間: 2013-04-24

    上傳用戶:tzl1975

主站蜘蛛池模板: 吉隆县| 津市市| 宣汉县| 襄樊市| 桐梓县| 房山区| 巫山县| 资溪县| 呼图壁县| 永平县| 台前县| 石景山区| 江津市| 广德县| 岐山县| 巴林左旗| 刚察县| 鄂托克旗| 平果县| 综艺| 平乐县| 永丰县| 沂南县| 五原县| 梨树县| 齐河县| 镇雄县| 大渡口区| 青龙| 科技| 进贤县| 阳谷县| 石棉县| 民权县| 平塘县| 枞阳县| 安丘市| 金山区| 武清区| 古蔺县| 东至县|