亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Xilinx<b>jtag</b>

  • 基于嵌入式ARM的遠程視頻監(jiān)控系統(tǒng)研究

    隨著科技的進步,視頻監(jiān)控系統(tǒng)正在向嵌入式、數(shù)字化、網絡化方向發(fā)展。嵌入式視頻監(jiān)控系統(tǒng)充分利用大規(guī)模集成電路和網絡的科技成果,實現(xiàn)了體積小巧、性能穩(wěn)定、通訊便利的監(jiān)控產品。 本文以S3C2410為核心硬件平臺開發(fā)了基于嵌入式的遠程視頻監(jiān)控系統(tǒng),并對關鍵技術進行了論述和研究。首先給出了系統(tǒng)總體軟硬件設計方案,針對本系統(tǒng)硬件對vivi進行了修改和移植,對編譯和移植Linux內核以及制作YAFFS文件系統(tǒng)也做了深入的研究,重點討論了在嵌入式Linux操作系統(tǒng)下開發(fā)USB接口攝像頭驅動程序和利用linux提供的Video4Linux API函數(shù)實現(xiàn)視頻數(shù)據采集,其次采用背景差法實現(xiàn)了對視頻圖像中運動目標的檢測,然后通過MJPEG壓縮算法實現(xiàn)了視頻數(shù)據壓縮,接著介紹了在Linux下基于TCP/IP協(xié)議的socket編程,實現(xiàn)了視頻數(shù)據的網絡發(fā)送。最后著重論述了嵌入式Web服務器的設計,編寫了視頻監(jiān)控主界面程序,并實現(xiàn)了基于B/S模式的視頻監(jiān)控系統(tǒng)結構。 本系統(tǒng)采用模塊化設計方法,使得設計更加簡潔、高效,具有良好的擴展性和易用性,有利于系統(tǒng)升級。另外采用嵌入式的方法,系統(tǒng)成本較低,易于推廣使用。

    標簽: ARM 嵌入式 遠程視頻監(jiān)控 系統(tǒng)研究

    上傳時間: 2013-04-24

    上傳用戶:小楓殘月

  • 基于ARM的嵌入式視頻服務器設計與實現(xiàn)

    視頻監(jiān)控系統(tǒng)是一種先進的、防范能力強的綜合系統(tǒng)。它通過遙控攝像機及其輔助設備(鏡頭、云臺等)直接觀看被監(jiān)控場所的一切情況,同時可以把監(jiān)控場所的圖像內容傳送到監(jiān)控中心,進行實時遠程監(jiān)控。隨著計算機、網絡以及圖像處理、傳輸技術的迅猛發(fā)展,視頻監(jiān)控技術也得到飛速發(fā)展,視頻監(jiān)控進入了全數(shù)字化的網絡時代,傳統(tǒng)的模擬視頻監(jiān)控系統(tǒng)和基于PC機的數(shù)字視頻監(jiān)控系統(tǒng)已不能滿足現(xiàn)代社會發(fā)展的需要,基于嵌入式技術的網絡視頻監(jiān)控系統(tǒng)成為視頻監(jiān)控系統(tǒng)發(fā)展的新趨勢,具有廣闊的應用前景和實用價值。 本文在總結分析前人研究成果的基礎上,深入系統(tǒng)地研究了基于ARM和Linux的嵌入式系統(tǒng)開發(fā)技術,給出了基于ARM的嵌入式視頻服務器的總體設計方案和功能規(guī)劃,包括硬件結構和軟件結構,基于B/S(Browser/Server)服務機制的客戶端軟件設計大大降低了客戶端的軟硬件要求。然后,介紹了嵌入式Linux交叉編譯環(huán)境的搭建和嵌入式軟件的開發(fā)過程,通過BootLoader的配置燒寫和Linux內核的移植編譯,搭建了嵌入式視頻服務器運行開發(fā)的軟件平臺。最后詳細分析了嵌入式視頻服務器軟件部分各個功能模塊的設計思路及其關鍵代碼實現(xiàn),用Liflux vide04linux APIs實現(xiàn)了視頻圖像的采集,視頻數(shù)據網絡傳輸采用了基于UDP協(xié)議的IP組播方式,而視頻圖像顯示模塊則采用了自行設計實現(xiàn)的基于IPicture COM接口的ActiveX控件,便于維護、更新和升級。 本文設計的基于ARM的嵌入式視頻服務器安裝設置方便,遠程客戶端用戶通過IE瀏覽器可直接訪問服務器,實時視頻圖像傳輸流暢,無明顯抖動,具有良好的穩(wěn)定性、較高的性價比和一定的實用價值。

    標簽: ARM 嵌入式視頻 服務器

    上傳時間: 2013-05-19

    上傳用戶:彭玖華

  • JTAG.rar

    詳細介紹了JTAG的工作原理,尤其對在ARM嵌入式系統(tǒng)開發(fā)的方法進行了詳細介紹。

    標簽: JTAG

    上傳時間: 2013-04-24

    上傳用戶:ryb

  • H-JTAG-V0.6.1.zip

    The driver of H-JTAG is open and free for ARM debug

    標簽: H-JTAG-V zip

    上傳時間: 2013-05-18

    上傳用戶:ynsnjs

  • 8255中文資料, 數(shù)據手冊

    8255內部包括三個并行數(shù)據輸入/輸出端口,兩個工作方式控制電路,一個讀/寫控制邏輯電路和8位總線緩沖器。各部分功能概括如下: (1)端口A、B、CA口:是一個8位數(shù)據輸

    標簽: 8255 數(shù)據手冊

    上傳時間: 2013-05-21

    上傳用戶:隱界最新

  • 基于ARM的RFID讀卡器設計

    射頻識別技術(RFID)是一種通過電磁耦合方式工作的無線識別系統(tǒng),具有保密性強、無接觸式信息傳遞等特點,目前廣泛應用于物流、公共交通、門禁控制等與人們生活密切相關的方方面面。 本論文的目的是開發(fā)出一款讀卡終端設備,支持IS014443標準中規(guī)定的TypeA、Type B兩種類型的卡,具有高級擴展功能,也可以在硬件基礎上進行增減,以適應不同場合的需要。 讀卡器設計中采用嵌入式芯片為處理核心,讀卡功能采用射頻讀卡芯片實現(xiàn)。讀卡器終端具有網絡接口、USB接口和觸摸屏接口。軟件上采用移植嵌入式系統(tǒng)并添加任務的模式實現(xiàn)讀卡器的各功能。通過對軟硬件的調試實現(xiàn)了RYID讀卡器原理樣機的硬件與軟件平臺構律。

    標簽: RFID ARM 讀卡器

    上傳時間: 2013-06-12

    上傳用戶:450976175

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現(xiàn)

    隨著電信數(shù)據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業(yè)務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數(shù)據傳輸?shù)慕谛枨?反向復用技術是把一個單一的高速數(shù)據流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據鏈路上進行傳輸,在接收端再還原為高速數(shù)據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數(shù)據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網絡實現(xiàn)視頻、數(shù)據等高速數(shù)據的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數(shù)據拆分采用線路循環(huán)與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數(shù)據,依此類推,循環(huán)間插所有的數(shù)據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數(shù)據的對齊,最后按照約定的高速數(shù)據流的幀格式輸出數(shù)據.整個數(shù)字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

  • 基于FPGA的計算機可編程外圍接口芯片的設計與實現(xiàn)

    隨著電子技術和EDA技術的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實現(xiàn)計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點,而且還具有獨特的用戶可編程能力,從而實現(xiàn)計算機系統(tǒng)的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設計并實現(xiàn)了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據芯片功能將系統(tǒng)劃分為內核和外圍邏輯兩大模塊,其中內核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • cadence 15.7安裝步驟及方法

    cadence 15.7安裝步驟及方法安裝步驟: 1、  證書生成 a、雙擊Crack->keygen.exe, b、HO

    標簽: cadence 15.7

    上傳時間: 2013-07-26

    上傳用戶:xoxoliguozhi

  • JTAG邊界掃描在FPGA中的應用及電路設計

    邊界掃描技術是一種應用于數(shù)字集成電路器件的標準化可測試性設計方法,它提供了對電路板上元件的功能、互連及相互間影響進行測試的一種新方案,極大地方便了系統(tǒng)電路的測試。本文基于IEEE 1149.1標準剖析了JTAG邊界掃描測試的精髓,分析了其組成,功能與時序控制等關鍵技術。 應用在FPGA芯片中的邊界掃描電路側重于電路板級測試,兼顧芯片功能測試,同時提供JTAG下載方式。針對在FPGA芯片中的應用特點,設計了一種邊界掃描電路,應用于自行設計的FPGA結構之中。除了基本的測試功能外,加入了對FPGA芯片進行配置、回讀以及用戶自定義測試等功能。 通過仿真驗證,所設計的邊界掃描電路可實現(xiàn)FPGA芯片的測試、配置和回讀等功能,并符合IEEE 11491.1邊界掃描標準的規(guī)定,達到設計要求。

    標簽: JTAG FPGA 邊界掃描 中的應用

    上傳時間: 2013-04-24

    上傳用戶:372825274

主站蜘蛛池模板: 安乡县| 文安县| 遂昌县| 望都县| 南安市| 沁水县| 平安县| 时尚| 志丹县| 双峰县| 宜兰市| 寻乌县| 子洲县| 马尔康县| 抚顺县| 聂荣县| 沙雅县| 正宁县| 蛟河市| 巴里| 南丹县| 克什克腾旗| 南涧| 威宁| 山阳县| 克什克腾旗| 苏州市| 崇左市| 定襄县| 洪湖市| 新疆| 额敏县| 九江县| 安新县| 安义县| 佳木斯市| 琼中| 巩义市| 嫩江县| 二连浩特市| 普宁市|