亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

V-S

  • Xilinx UltraScale:新一代架構滿足您的新一代架構需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-11-13

    上傳用戶:瓦力瓦力hong

  • Cyclone V FPGA:采用低功耗28nm FPGA減少總系統成本

            本文主要介紹Cyclone V FPGA的一個很明顯的特性,也可以說是一個很大的優勢,即:采用低功耗28nm FPGA減少總系統成本

    標簽: FPGA Cyclone 28 nm

    上傳時間: 2013-10-26

    上傳用戶:huxiao341000

  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達到均衡;   (2)包括低功耗6G和10G串行收發器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場上支持10.3125Gbps收發器技術、功耗最低的中端FPGA。

    標簽: Arria FPGA V系列 芯片

    上傳時間: 2013-10-26

    上傳用戶:wsq921779565

  • 基于Arria V和Cyclone V精度可調DSP模塊的高性能DSP應用與實現

         本文是基于Arria V和Cyclone V精度可調DSP模塊的高性能DSP應用與實現(英文資料)

    標簽: DSP Cyclone Arria 精度可調

    上傳時間: 2014-12-28

    上傳用戶:CHINA526

  • Altera公司 Cyclone V 28nm FPGA功耗優勢

        Cyclone V FPGA功耗優勢:采用低功耗28nm FPGA活的最低系統功耗(英文資料)    

    標簽: Cyclone Altera FPGA 28

    上傳時間: 2013-11-23

    上傳用戶:lijinchuan

  • Stratix V FPGA 28 nm創新技術超越摩爾定律

      本白皮書介紹 Stratix V FPGA 是怎樣幫助用戶提高帶寬同時保持其成本和功耗預算不變。在工藝方法基礎上,Altera 利用 FPGA 創新技術超越了摩爾定律,滿足更大的帶寬要求,以及成本和功耗預算。Altera Stratix ® V FPGA 通過 28-Gbps 高功效收發器突破了帶寬限制,支持用戶使用嵌入式 HardCopy ®模塊將更多的設計集成到單片FPGA中,部分重新配置功能還提高了靈活性。

    標簽: Stratix FPGA 28 創新技術

    上傳時間: 2013-10-30

    上傳用戶:luke5347

  • Altera公司 Stratix V GX FPGA開發板電路圖

        本資料是關于Altera公司 Stratix V GX FPGA開發板電路圖的資料。資料包括開發板原理圖、PCB圖。

    標簽: Stratix Altera FPGA GX

    上傳時間: 2014-01-22

    上傳用戶:18707733937

  • 采用FPGA的多路高壓IGBT驅動觸發器研制

    為有效控制固態功率調制設備,提高系統的可調性和穩定性,介紹了一種基于現場可編程門陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅動觸發器的設計方法和實現電路。該觸發器可選擇內或外觸發信號,可遙控或本控,能產生多路頻率、寬度和延時獨立可調的脈沖信號,信號的輸入輸出和傳輸都使用光纖。將該觸發器用于高壓IGBT(3300 V/ 800 A) 感應疊加脈沖發生器中進行實驗測試,給出了實驗波形。結果表明,該多路高壓IGBT驅動觸發器輸出脈沖信號達到了較高的調整精度,頻寬’脈寬及延時可分別以步進1 Hz、0. 1μs、0. 1μs 進行調整,滿足了脈沖發生器的要求,提高了脈沖功率調制系統的性能。

    標簽: FPGA IGBT 多路 驅動

    上傳時間: 2013-10-22

    上傳用戶:zhulei420

  • S波段矢量陣列天線單元的設計

    設計了一個工作在S波段矢量陣列的天線單元,利用HFSS軟件進行優化和仿真。實測結果表明,該天線在E面和H面的交叉極化電平分別小于-26 dB和-23 dB,兩個端口之間的隔離度大于32 dB。該數據滿足組成矢量陣列的要求。

    標簽: S波段 矢量陣列天線

    上傳時間: 2013-11-17

    上傳用戶:朗朗乾坤

  • 基于T-S模糊模型的電液比例位置控制系統研究

    針對電液比例位置控制系統由于非線性和死區特性在實際控制中難以得到滿意的控制效果的現狀,本研究采用T-S模糊控制理論的原理設計了T-S模糊控制器對電液比例位置控制系統進行控制。并以Matlab為平臺進行了仿真實驗。仿真結果表明采用T-S模糊控制的電液比例位置控制系統具有較好的控制效果

    標簽: T-S 模糊模型 位置控制 電液比例

    上傳時間: 2013-11-13

    上傳用戶:daoxiang126

主站蜘蛛池模板: 桓仁| 泰州市| 和田市| 辉南县| 金沙县| 浦北县| 保定市| 加查县| 辽中县| 四川省| 澎湖县| 安丘市| 兴安县| 荥经县| 安顺市| 屏山县| 杭锦后旗| 阿城市| 苏尼特右旗| 沐川县| 天峨县| 榕江县| 肇东市| 邮箱| 新乡市| 黄山市| 改则县| 新田县| 察哈| 蚌埠市| 平远县| 东丽区| 龙游县| 钦州市| 青海省| 承德县| 二连浩特市| 巫山县| 云阳县| 小金县| 营山县|