STM32F107 +LWIP協議棧(MDK工程源代碼 )
標簽: ETH_LwIP_V STM 107
上傳時間: 2013-04-24
上傳用戶:wangzhen1990
目前對數字化音頻處理的具體實現主要集中在以DSP或專用ASIC芯片為核心的處理平臺的開發方面,存在著并行處理性能差,系統升級和在線配置不靈活等缺點。另一方面現有解決方案的設計主要集中于處理器芯片,而對于音頻編解碼芯片的關注度較低,而且沒有提出過從芯片層到PCB板層的完整設計思路。本文針對上述問題對數字化音頻處理平臺進行了研究,主要內容包括: 1、提出了基于FPGA的通用音頻處理平臺,該方案有別于現有的基于MCU、DSP和其它專用ASIC芯片的方案,論證了基于FPGA的音頻處理系統的結構及設計工作流程,并對嵌入式音頻處理系統專門進行了研究。 2、提出了從芯片層到PCB板層的完整設計思路,并將設計思路得以實現。完成了FPGA的設計及實現過程,包括:系統整體分析,設計流程分析,配置模塊和數據通信模塊的RTL實現等;解決了FPGA與音頻編解碼芯片TLV320AIC23B之間接口不匹配問題;給出配置和數據通信模塊的功能方框圖;從多個角度完善PCB板設計,給出了各個系統組成部分的詳細設計方案和硬件電路原理圖,并附有PCB圖。 3、建立了實驗和分析環境,完成了各項實驗和分析工作,主要包括:PCB板信號完整性分析和優化,FPGA系統中各個功能模塊的實驗與分析等。實驗和分析結果論證了系統設計的合理性和實用性。 本文的研究與實現工作通過實驗和分析得到了驗證。結果表明,本文提出的由FPGA和音頻編解碼芯片TLV320AIC23B組成的數字化音頻處理系統完全可以實現音頻信號的數字化處理,從而可以將FPGA在數字信號處理領域的優點充分發揮于音頻信號處理領域。
上傳時間: 2013-04-24
上傳用戶:lanwei
本文研究的視頻處理系統是上海市科委技術攻關基金項目“計算機視覺及其芯片化實現”的一部分,主要完成計算機視覺系統的一些基本工作,即視頻圖像的采集、預處理和顯示等。 視頻圖像采集和預處理系統以Xilinx公司Virtex-ⅡPro系列的FPGA為核心控制器件,結合視頻模數轉換芯片和VGA顯示器,完成視頻圖像的實時采集、預處理和顯示。采集和顯示部分作為同外界交流信息的渠道,是構成計算機視覺系統必不可少的一部分;圖像預處理則是計算機視覺系統進行高層處理的基礎,優秀的預處理算法能有效改善圖像質量,提高系統分析判斷的準確性。 本文在介紹基于FPGA的視頻采集、預處理系統整體架構的基礎上,圍繞以下四個方面展開了工作: 1.研究并給出了兩種基于FPGA的設計方案用于實現YCrCb色度空間到RGB色度空間的轉換; 2.針對采集的視頻圖像,根據VGA顯示的要求,給出了一種實現圖像去隔行的方案; 3.分析了一系列圖像濾波的預處理算法,如均值濾波、中值濾波和自適應濾波等,在比較和總結各算法特點的基礎上,提出了一種新的適用于處理混合噪聲的濾波算法:混合自適應濾波法; 4.根據算法特點設計了多種采用FPGA實現的圖像濾波算法,并對硬件算法進行RTL級的功能仿真和驗證,還給出了各種濾波算法的實驗結果,在此基礎上對各種算法的效果進行直觀的比較。 文中,預處理算法的實現充分利用了FPGA的片內資源,體現了FPGA在圖像處理方面的特點及優勢。同時,視頻采集和顯示的控制模塊也由同一FPGA芯片實現,從而簡化了系統整體結構。視頻采集和預處理系統在FPGA上的成功實現為“計算機視覺及其芯片化實現”奠定了必要的基礎、提供了一定理論依據。
上傳時間: 2013-07-26
上傳用戶:alia
USB(UniversalSerialBus,通用串行總線)是當今消費電子產品和儀器設備中應用最廣的接口協議之一,然而目前國內的USB芯片只有極少數幾款,產品研究善處于起步階段,絕大部分產品主要由國外的IC設計芯片廠商如Cypress、NEC等一些國際著名公司提供。因而,如果能夠自主開發設計USB芯片以替代國外同類產品,將會有很好的市場前景和利潤空間。 本論文課題是針對基于FPGA(FieldProgrammableGateArray,現場可編程門陣列器件)的數字電子產品應用設計一種實際可復用的USB接口引擎軟核。該軟核主要是用于處理USB標準協議包的通信處理,通過外接MCU(MultipointControlUnit,微控制器)就可以實現完整的USB接口通訊功能。它的功能相當于一些USB引擎的專用芯片如:Philips的PDIUSBD12等,其優點是結構簡單、靈活性高、復用設計方便。 功能仿真和綜合測試結果顯示本論文所設計的接口引擎軟核符合設計要求,并且軟核的性能和市場上同類產品基本一致。本論文的創新之處在于:1、從可配置性角度出發設計了低速、全速、高速三種可選模式;2、支持最多31個可配置端點;3、采用了可綜合、可移植的RTL(RegisterTransferLevel,寄存器傳輸級)代碼設計規則,同時也開發了可綜合的驗證測試代碼;4、完全由硬件實現USB通信功能。
上傳時間: 2013-07-18
上傳用戶:JasonC
本文采用基于運動補償的算法,對去隔行系統及其FPGA設計作了深入的研究.該系統包括三個關鍵模塊運動估計模塊是去隔行系統的設計重點,設計為雙向運動估計,采用菱形快速搜索算法,主要分為計算和控制兩大部分.計算部分為SAD計算模塊,采用累加樹和流水線技術;控制部分根據菱形搜索算法的第三步搜索的特點,對比較模塊、SAD暫存器等模塊做了具體的設計.對于運動補償模塊采用雙向補償的算法,補償精度為半像素.根據半像素點的位置將運動補償計算分為四個狀態,并通過對四個狀態計算特點的分析設計了加法器的結構復用.同時基于視頻數據處理的需要,設計了四個具有雙體存儲結構的內部緩存器,由FPGA內部的嵌入式陣列塊實現.根據運動估計模塊和運動補償模塊的計算特點,分別對緩存器的結構、讀寫時序和列序號控制進行設計,有效提高了數據的存取效率.本文對于這三個去隔行系統的關鍵模塊都給出了RTL級設計和模塊的功能仿真,并在最后一章中給出了去隔行系統的FPGA設計.
上傳時間: 2013-06-11
上傳用戶:han_zh
相對于JPEG中二維離散余弦變換(2DDCT)來說,在JPEG2000標準中,二維離散小波變換(2DDWT)是其圖像壓縮系統的核心變換。在很多需要進行實時處理圖像的系統中,如數碼相機、遙感遙測、衛星通信、多媒體通信、便攜式攝像機、移動通信等系統,需要用芯片實現圖像的編解碼壓縮過程。雖然有許多研究工作者對圖像處理的小波變換進行了研究,但大都只偏重算法研究,對算法硬件實現時的復雜性考慮較少,對圖像處理的小波變換硬件實現的研究也較少。 本文針對圖像處理的小波變換算法及其硬件實現進行了研究。對文獻[13]提出的“內嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進行仔細分析,提出一種基于提升方式的5/3小波變換適合硬件實現的算法,在MATLAB中仿真驗證了該算法,證明其是正確的。并設計了該算法的硬件結構,在MATLAT的Simulink中進行仿真,對該結構進行VHDL語言的寄存器傳輸級(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進行驗證通過。本算法與傳統的小波變換的邊界處理方法比較:由于將其邊界延拓過程內嵌于小波變換模塊中,使該硬件結構無需額外的邊界延拓過程,減少小波變換過程中對內存的讀寫量,從而達到減少內存使用量,降低功耗,提高硬件利用率和運算速度的特點。本算法與文獻[13]提出的算法相比較:無需增加額外的硬件計算模塊,又具有在硬件實現時不改變原來的提升小波算法的規則性結構的特點。這種小波變換硬件芯片的實現不僅適用于JPEG2000的5/3無損小波變換,當然也可用于其它各種實時圖像壓縮處理硬件系統。
上傳時間: 2013-06-13
上傳用戶:jhksyghr
本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實現結構。并主要研究了USB器件端處理器的RTL級實現及FPGA原型驗證、和ASIC實現研究,包括從模型建立、算法仿真、各個模塊的RTL級設計及仿真、FPGA的下載測試和ASIC的綜合分析。它的速度滿足預定的48MHz,等效門面積不超過1萬門,完全可應用于SOC設計中。 本文重點對嵌入式USB器件端處理器的FPGA實現作了研究。為了準確測試本處理器的運行情況,本文應用串口傳遞測試數據入FPGA開發板,測試模塊讀入測試數據,發送入PC機的主機端。通過NI-VISA充當軟件端,檢驗測試數據的正確。
上傳時間: 2013-07-24
上傳用戶:1079836864
隨著移動終端、多媒體、Internet網絡、通信,圖像掃描技術的發展,以及人們對圖象分辨率,質量要求的不斷提高,用軟件壓縮難以達到實時性要求,而且會帶來因傳輸大量原始圖象數據帶來的帶寬要求,因此采用硬件實現圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環節,是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實現,具有廣闊的應用背景。本文以星載視頻圖像壓縮的硬件實現項目為背景,對熵編碼器和解碼器的硬件實現進行探討,給出了并行熵編碼和解碼器的實現方案。熵編解碼器中的難點是huffman編解碼器的實現。在設計并行huffman編碼方案時通過改善Huffman編碼器中變長碼流向定長碼流轉換時的控制邏輯,避免了因數據處理不及時造成數據丟失的可能性,從而保證了編碼的正確性。而在實現并行的huffman解碼器時,解碼算法充分利用了規則化碼書帶來的碼字的單調性,及在特定長度碼字集內碼字變化的連續性,將并行解碼由模式匹配轉換為算術運算,提高了存儲器的利用率、系統的解碼效率和速度。在實現并行huffman編碼的基礎上,結合針對DC子帶的預測編碼,針對直流子帶的游程編碼,能夠對圖像壓縮系統中經過DWT變換,量化,掃描后的數據進行正確的編碼。同時,在并行huffman解碼基礎上的熵解碼器也可以解碼出正確的數據提供給解碼系統的后續反量化模塊,進一步處理。在本文介紹的設計方案中,按照自頂向下的設計方法,對星載圖像壓縮系統中的熵編解碼器進行分析,進而進行邏輯功能分割及模塊劃分,然后分別實現各子模塊,并最終完成整個系統。在設計過程中,用高級硬件描述語言verilogHDL進行RTL級描述。利用了Altera公司的QuartusII開發平臺進行設計輸入、編譯、仿真,同時還采用modelsim仿真工具和symplicity的綜合工具,驗證了設計的正確性。通過系統波形仿真和下板驗證熵編碼器最高頻率可以達到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達到2500Mbps,也能滿足性能要求。仿真驗證的結果表明:設計能夠滿足性能要求,并具有一定的使用價值。
上傳時間: 2013-05-19
上傳用戶:吳之波123
電力變壓器性能的好壞直接影響著電力系統的安全穩定運行。變壓器繞組溫度是變壓器安全、經濟運行以及使用壽命的決定性因素,已經成為變壓器狀態監測中健康隱患和故障發展的重要表現形式。通過對變壓器繞組溫度進行實時監測并判斷其健康狀況,以此來進行變壓器的負荷調整和預知性維修,避免因繞組過熱導致的變壓器故障,可以提高變壓器安全、經濟運行水平,為電網安全運行帶來重要保證。 傳統的檢測電力變壓器溫度的方法主要有紅外溫度檢測、熱電阻、熱電偶溫度檢測等。紅外測溫為非接觸測量,它只能測量變壓器的表面溫度,易受環境溫度及周圍磁場的干擾,且需人工操作,無法實現在線測量。對于熱電阻、熱電偶等測量法,在高頻交變場中,導線會拾取噪聲并由于渦流效應而發熱。電導線的熱導還會導致被測溫度的擾動,測量效果不很理想。光纖光柵傳感技術以其體積小、電絕緣、抗電磁干擾、易復用、傳感信號可遠距離傳輸、便于實現實時在線測量等優點,為電力變壓器溫度的測量提供了很好的技術手段。 本文在對國內外光纖光柵傳感技術及其解調方案進行深入分析的基礎上,設計了光纖布拉格光柵傳感信號解調所需的硬件和軟件,并進行了實驗研究。論文涉及的主要工作有: 介紹了光纖的基本結構、布拉格光柵的工作機理及其制作方法,分析了光纖布拉格光柵作為傳感元件時的基本參數,推導了光纖布拉格光柵的溫度傳感模型;詳細介紹了目前常用的布拉格光纖光柵解調技術。 重點分析了監測系統的硬件電路設計及其原理,主要有微控制器相關電路的設計、光電轉換電路、前置放大及濾波電路、AD轉換電路、以太網通訊電路及液晶顯示電路等。在硬件平臺的基礎上設計并測試了相關模塊的驅動,實現溫度的實時采集和發送。主要工作包括uC/OS—Ⅱ在LPC2148上的移植,利用LwIP實現以太網通訊等。 最后,搭建了系統光路,對監測系統進行了測試,得到了有益的數據,為下一步工作打下了良好的基礎。
上傳時間: 2013-04-24
上傳用戶:it男一枚
近年來,嵌入式技術發展迅速,已經滲透到工業控制、智能設備以及電子消費品等人們日常生活的各個領域,而Internet技術也取得了巨大的發展,為人們所廣為接受,于是嵌入式技術和Internet技術相結合形成的嵌入式Internet技術適時地出現了,并且成為實現遠程控制、信息共享的關鍵技術。 本文首先闡述了課題研究的背景、目的和意義,以及嵌入式TCP/IP協議棧研究的現狀,然后分析了嵌入式操作系統μ C/OS-Ⅱ的工作原理并描述了把它移植到LPC2210上的過程,為嵌入式TCP/IP協議棧實現提供了操作系統支持。接著,針對嵌入式協議棧的特殊需求,詳細分析并采用了零拷貝技術、跨層技術等對LwIP協議棧進行了有效的裁剪和優化,結合μ C/PS-Ⅱ設計了一種緊湊的協議棧工作模型和內存管理機制。并且結合μ C/OS-Ⅱ設計了協議棧的工作模型和內存管理機制。在驅動程序的基礎上實現了對LwIP中的IP協議、ARP協議、ICMP協議、UDP協議和TCP協議等幾個協議棧的裁剪和優化。并分析了它們的安全漏洞及基于這些漏洞的攻擊方式,在這個基礎上提出了如攻擊檢測算法等填補漏洞和抵抗攻擊的一些技術和措施。最后在目標板上成功移植了優化后的LwIP。 本文同時還設計了一種能夠提供足夠多軟定時器資源的算法。在不需要操作系統支持的情況下,軟定時器可以給多任務的系統提供足夠的定時服務,而且不影響中斷處理時間。并且具有自動回調功能,啟動一次以后就可自動調用定時器。此軟定時器使用方便且易移植,大大方便了本課題多次使用定時器的需要。課題結合具體項目“蓄電池狀態記錄儀的設計”,分析了它的各個功能模塊,設計了其系統結構。對各個功能模塊的設計與實現進行了代碼編寫和測試,借助于TFTP服務器實現了基于協議的嵌入式目標板和PC機間的網絡通信。 本課題經過幾個月的軟硬件設計和現場測試,已實現了最初的設計目標。構建出了實驗硬件平臺和一個多任務多協議的基本實時系統框架。以后的開發者可以不必深入了解μ C/OS-Ⅱ實時操作系統和嵌入式TCP/IP協議棧的情況下就可以方便的創建一個嵌入式網絡控制系統,并能在平臺上開發其它的應用任務,為以后的研究提供了參考并奠定了基礎。
上傳時間: 2013-04-24
上傳用戶:www240697738