亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

R-tree

  • 基于FPGA 的出租車(chē)計(jì)價(jià)器系統(tǒng)設(shè)計(jì)

    摘要: 本文介紹了基于FPGA 的出租車(chē)計(jì)價(jià)器系統(tǒng)的功能、設(shè)計(jì)思想和實(shí)現(xiàn), 該設(shè)計(jì)采用模塊化自上而下的層次化設(shè)計(jì),頂\r\n層設(shè)計(jì)有5 個(gè)模塊,各模塊中子模塊采用VHDL 或圖形法設(shè)計(jì)。在Max+plusⅡ下實(shí)現(xiàn)編譯、仿真等,最后成功下載到FPGA 芯\r\n片中。完成了可預(yù)置自動(dòng)計(jì)費(fèi)、自動(dòng)計(jì)程、計(jì)時(shí)、空車(chē)顯示等多功能計(jì)價(jià)器。由于FPGA 具有高密度、可編程及有強(qiáng)大的軟件\r\n支持等特點(diǎn),所以該設(shè)計(jì)具有功能強(qiáng)、靈活和可靠性高等特點(diǎn),具有一定的實(shí)用價(jià)值。

    標(biāo)簽: FPGA 出租車(chē)計(jì)價(jià)器 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-08-09

    上傳用戶(hù):Zxcvbnm

  • 多功能波形發(fā)生器VHDL程序與仿真

    多功能波形發(fā)生器VHDL程序與仿真\r\nURAT VHDL程序與仿真\r\nASK調(diào)制與解調(diào)VHDL程序及仿真\r\n LCD控制VHDL程序與仿真

    標(biāo)簽: VHDL 多功能 仿真 波形發(fā)生器

    上傳時(shí)間: 2013-08-09

    上傳用戶(hù):pkkkkp

  • 在多FPGA陣列上實(shí)現(xiàn)SAR距離脈壓

    SAR-GMTI_Range_Compression_Implementation_in_FPGAs\\r\\n\\r\\n在多FPGA陣列上實(shí)現(xiàn)SAR距離脈壓,超長(zhǎng)點(diǎn)數(shù)脈壓的FPGA實(shí)現(xiàn)

    標(biāo)簽: FPGA SAR 陣列 脈壓

    上傳時(shí)間: 2013-08-09

    上傳用戶(hù):13160677563

  • FPGA設(shè)計(jì)全流程Modelsim>>Synplify.Pro>>ISE

    詳細(xì)的說(shuō)明了FPGA設(shè)計(jì)的整個(gè)流程\r\nFPGA設(shè)計(jì)全流程Modelsim>>Synplify.Pro>>ISE

    標(biāo)簽: Modelsim Synplify FPGA ISE

    上傳時(shí)間: 2013-08-09

    上傳用戶(hù):hzakao

  • 用FPGA實(shí)現(xiàn)的8點(diǎn)32 位FFT 處理器方案

    :文章針對(duì)目前數(shù)字信號(hào)處理中大量采用的快速傅立葉變換[FFT] 算法采用軟件編程來(lái)處理的應(yīng)用現(xiàn)狀,在對(duì)FFT 算法進(jìn)行\(zhòng)\\\\\\\r\\\\\\\\n分析的基礎(chǔ)上,給出了用FPGA[Field Programmable Gate Array] 實(shí)現(xiàn)的8 點(diǎn)32 位FFT 處理器方案,并得到了系統(tǒng)的仿真結(jié)果。\\\\\\\\r\\\\\\\\n最后在Altera 公司FLEX10K系列FPGA 芯片上成功地實(shí)現(xiàn)了綜合。

    標(biāo)簽: FPGA FFT 處理器 方案

    上傳時(shí)間: 2013-08-09

    上傳用戶(hù):yangzhiwei

  • 可用來(lái)破解分析西門(mén)子200 PLC與模塊的通訊協(xié)議

    可用來(lái)破解分析西門(mén)子200 PLC與模塊的通訊協(xié)議,基于ALTERA CPLD EPM240的設(shè)計(jì).\r\n\r\n需要配合分析板配套使用。

    標(biāo)簽: 200 PLC 破解

    上傳時(shí)間: 2013-08-09

    上傳用戶(hù):jackandlee

  • 針對(duì)Xilinx公司FPGA的硬件電路原理與具體實(shí)現(xiàn)方法

    文章介紹了系統(tǒng)的硬件電路原理與具體實(shí)現(xiàn)方法,其中主要包括載波恢\r\n復(fù)電路,PN 碼捕獲電路和跟蹤電路,并針對(duì)Xilinx 公司FPGA 的特點(diǎn),對(duì)各電\r\n路的實(shí)現(xiàn)進(jìn)行優(yōu)化設(shè)計(jì),在不影響系統(tǒng)穩(wěn)定性和精度的前提下,減少硬件資源\r\n消耗,提高硬件利用率。設(shè)計(jì)利用Verilog 硬件描述語(yǔ)言完成,通過(guò)后仿真驗(yàn)證\r\n電路正確性,并給出綜合結(jié)果。

    標(biāo)簽: Xilinx FPGA 硬件 電路原理

    上傳時(shí)間: 2013-08-09

    上傳用戶(hù):qiaoyue

  • 可編程邏輯器件是一種可以通過(guò)編程

    可編程邏輯器件是一種可以通過(guò)編程,改變系統(tǒng)連線,達(dá)到系統(tǒng)重構(gòu)的器件,該器件\\\\\\\\r\\\\\\\\n可以現(xiàn)場(chǎng)編程,就是說(shuō)當(dāng)該器件安裝到電路板上后,可以對(duì)它的功能進(jìn)行重新設(shè)置,這樣\\\\\\\\r\\\\\\\\n就可以非常方便的進(jìn)行數(shù)字系統(tǒng)的設(shè)計(jì)與制作

    標(biāo)簽: 可編程邏輯器件 編程

    上傳時(shí)間: 2013-08-10

    上傳用戶(hù):stella2015

  • fpga open door,最最基礎(chǔ)的入門(mén)介紹

    fpga open door,最最基礎(chǔ)的入門(mén)介紹,針對(duì)首次接觸此類(lèi)的新手\r\n

    標(biāo)簽: fpga door open

    上傳時(shí)間: 2013-08-10

    上傳用戶(hù):daijun20803

  • proteus得一些經(jīng)典例子

    這是proteus得一些經(jīng)典例子\r\n供大家學(xué)習(xí)參考

    標(biāo)簽: proteus

    上傳時(shí)間: 2013-08-10

    上傳用戶(hù):chens000

主站蜘蛛池模板: 宜城市| 合水县| 察隅县| 澄江县| SHOW| 堆龙德庆县| 正安县| 灯塔市| 成安县| 文昌市| 鹤庆县| 宜春市| 河北省| 改则县| 丘北县| 南阳市| 溧阳市| 增城市| 兰坪| 高碑店市| 旺苍县| 桦南县| 安岳县| 资溪县| 乐陵市| 郑州市| 麻栗坡县| 乌审旗| 安远县| 青州市| 息烽县| 炎陵县| 镇江市| 赤水市| 福清市| 德清县| 平山县| 慈利县| 北票市| 马关县| 迁安市|