In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavailable to most design teams, making the use andreuse of Intellectual Property (IP) imperative.However, integrating numerous IP blocks acquiredfrom both internal and external sources can be adaunting challenge that often extends, rather thanshortens, design time. As today's designs integrateincreasing amounts of functionality, it is vital thatdesigners have access to proven, up-to-date IP fromreliable sources.
上傳時(shí)間: 2013-11-11
上傳用戶:csgcd001
本文探討的重點(diǎn)是PCB設(shè)計(jì)人員利用IP,并進(jìn)一步采用拓?fù)湟?guī)劃和布線工具來支持IP,快速完成整個(gè)PCB設(shè)計(jì)。從圖1可以看出,設(shè)計(jì)工程師的職責(zé)是通過布局少量必要元件、并在這些元件之間規(guī)劃關(guān)鍵互連路徑來獲取IP。一旦獲取到了IP,就可將這些IP信息提供給PCB設(shè)計(jì)人員,由他們完成剩余的設(shè)計(jì)。 圖1:設(shè)計(jì)工程師獲取IP,PCB設(shè)計(jì)人員進(jìn)一步采用拓?fù)湟?guī)劃和布線工具支持IP,快速完成整個(gè)PCB設(shè)計(jì)。現(xiàn)在無需再通過設(shè)計(jì)工程師和PCB設(shè)計(jì)人員之間的交互和反復(fù)過程來獲取正確的設(shè)計(jì)意圖,設(shè)計(jì)工程師已經(jīng)獲取這些信息,并且結(jié)果相當(dāng)精確,這對PCB設(shè)計(jì)人員來說幫助很大。在很多設(shè)計(jì)中,設(shè)計(jì)工程師和PCB設(shè)計(jì)人員要進(jìn)行交互式布局和布線,這會消耗雙方許多寶貴的時(shí)間。從以往的經(jīng)歷來看交互操作是必要的,但很耗時(shí)間,且效率低下。設(shè)計(jì)工程師提供的最初規(guī)劃可能只是一個(gè)手工繪圖,沒有適當(dāng)比例的元件、總線寬度或引腳輸出提示。隨著PCB設(shè)計(jì)人員參與到設(shè)計(jì)中來,雖然采用拓?fù)湟?guī)劃技術(shù)的工程師可以獲取某些元件的布局和互連,不過,這個(gè)設(shè)計(jì)可能還需要布局其它元件、獲取其它IO及總線結(jié)構(gòu)和所有互連才能完成。PCB設(shè)計(jì)人員需要采用拓?fù)湟?guī)劃,并與經(jīng)過布局的和尚未布局的元件進(jìn)行交互,這樣做可以形成最佳的布局和交互規(guī)劃,從而提高PCB設(shè)計(jì)效率。隨著關(guān)鍵區(qū)域和高密區(qū)域布局完成及拓?fù)湟?guī)劃被獲取,布局可能先于最終拓?fù)湟?guī)劃完成。因此,一些拓?fù)渎窂娇赡鼙仨毰c現(xiàn)有布局一起工作。雖然它們的優(yōu)先級較低,但仍需要進(jìn)行連接。因而一部分規(guī)劃圍繞布局后的元件產(chǎn)生了。此外,這一級規(guī)劃可能需要更多細(xì)節(jié)來為其它信號提供必要的優(yōu)先級。
標(biāo)簽: PCB 分 利用IP 拓?fù)湟?guī)劃
上傳時(shí)間: 2014-01-14
上傳用戶:lz4v4
UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入門指南
標(biāo)簽: Initiator LogiCORE 157 UG
上傳時(shí)間: 2013-10-13
上傳用戶:heheh
IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有兩個(gè)文件對我們比較有用,假設(shè)生成了一個(gè) asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調(diào)用了 xilinx 行為模型庫的模塊,仿真時(shí)該文件也要加入工程。(在 ISE中點(diǎn)中該核,在對應(yīng)的 processes 窗口中運(yùn)行“ View Verilog Functional Model ”即可查看該 .v 文件)。如下圖所示。
上傳時(shí)間: 2013-11-02
上傳用戶:誰偷了我的麥兜
訪問TCP/IP協(xié)議棧的vxd例子
上傳時(shí)間: 2015-01-03
上傳用戶:chenjjer
記錄IP/TCP/UDP/ICMP網(wǎng)絡(luò)包日志
上傳時(shí)間: 2014-12-02
上傳用戶:cx111111
OICQ黑客工具。可以查看對方IP地址,發(fā)匿名信,炸對方等
上傳時(shí)間: 2015-01-03
上傳用戶:壞天使kk
示范了Unix和Linux下如何利用Raw Socket構(gòu)造偽裝的TCP、IP、UDP的包
標(biāo)簽: Socket Linux Unix Raw
上傳時(shí)間: 2014-01-02
上傳用戶:葉山豪
可探索指定IP地址段內(nèi)的所有OICQ用戶號碼,可探測端口,把網(wǎng)吧里的所有機(jī)器的OICQ號碼都找出來,可群發(fā)消息
上傳時(shí)間: 2015-01-04
上傳用戶:rocketrevenge
黑客教程.含有端口掃描、IP欺騙、嗅探器、木馬等的說明和例子
上傳時(shí)間: 2014-06-28
上傳用戶:rocwangdp
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1