亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA VGA ?¥?????|?¨???¥?????§?¨???¥?o???£?????|?2??(m????i)?|?????¤?????§?¨???¥?o??

  • 基于FPGA的m序列發(fā)生器實(shí)現(xiàn)

    ·基于FPGA的m序列發(fā)生器實(shí)現(xiàn)

    標(biāo)簽: FPGA 序列 發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:gengxiaochao

  • alter fpga vga掃描時(shí)序源碼,來源于紅色颶風(fēng)開發(fā)板.

    alter fpga vga掃描時(shí)序源碼,來源于紅色颶風(fēng)開發(fā)板.

    標(biāo)簽: alter fpga vga 時(shí)序

    上傳時(shí)間: 2013-11-26

    上傳用戶:tonyshao

  • M i c r o s o f t公司編譯了一個(gè)所有可能的錯(cuò)誤代碼的列表

    M i c r o s o f t公司編譯了一個(gè)所有可能的錯(cuò)誤代碼的列表,并且為每個(gè)錯(cuò)誤代碼分配了一個(gè)3 2 位的號(hào)碼。Wi n E r r o r. h 頭文件包含了M i c r o s o f t 公司定義的錯(cuò)誤代碼的列 表。

    標(biāo)簽: 編譯 錯(cuò)誤代碼

    上傳時(shí)間: 2013-12-08

    上傳用戶:凌云御清風(fēng)

  • 基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    為解決目前高速信號(hào)處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號(hào),穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時(shí)鐘恢復(fù)(CDR)、串/并行轉(zhuǎn)換電路、誤碼率計(jì)算模塊均在FPGA 內(nèi)利用VHDL 語言設(shè)計(jì)實(shí)現(xiàn),大大降低了系統(tǒng)互聯(lián)的復(fù)雜度和成本,提高了系統(tǒng)集成度和穩(wěn)定性。

    標(biāo)簽: FPGA 高速傳輸

    上傳時(shí)間: 2013-10-30

    上傳用戶:zhishenglu

  • Fortran - Tóm tắ t nộ i dung mô n họ c Các khái niệ m và yế u tố

    Fortran - Tóm tắ t nộ i dung mô n họ c Các khái niệ m và yế u tố trong ngô n ngữ lậ p trình FORTRAN. Các câ u lệ nh củ a ngô n ngữ FORTRAN. Cơ bả n về chư ơ ng chư ơ ng dị ch và mô i trư ờ ng lậ p trình DIGITAL Visual Fortran. Viế t và chạ y các chư ơ ng trình cho các bài toán đ ơ n giả n bằ ng ngô n ngữ FORTRAN.

    標(biāo)簽: Fortran 7855 7897 7885

    上傳時(shí)間: 2013-12-25

    上傳用戶:songrui

  • 基于FPGA的I2C總線控制器的設(shè)計(jì)

    本文利用Verilog HDL語言在FPGA上實(shí)現(xiàn)IC總線的規(guī)范,又簡要介紹了Quartus Ⅱ設(shè)計(jì)環(huán)境和設(shè)計(jì)方法,以及FPGA的設(shè)計(jì)流程。在此基礎(chǔ)上,重點(diǎn)介紹了I

    標(biāo)簽: FPGA I2C 總線控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:ajaxmoon

  • 基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    為解決目前高速信號(hào)處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號(hào),穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時(shí)鐘恢復(fù)(CDR)、串/并行轉(zhuǎn)換電路、誤碼率計(jì)算模塊均在FPGA 內(nèi)利用VHDL 語言設(shè)計(jì)實(shí)現(xiàn),大大降低了系統(tǒng)互聯(lián)的復(fù)雜度和成本,提高了系統(tǒng)集成度和穩(wěn)定性。

    標(biāo)簽: FPGA 高速傳輸

    上傳時(shí)間: 2013-11-25

    上傳用戶:爺?shù)臍赓|(zhì)

  • SX-CPLD/FPGA 數(shù)字邏輯電路設(shè)計(jì)實(shí)驗(yàn)儀 SX-CPLD/FPGA 數(shù)字邏輯電路設(shè)計(jì)實(shí)驗(yàn)儀 產(chǎn)品介紹 1.利用CPLD/FPGA 提供的軟硬件開發(fā)環(huán)境學(xué)習(xí)最新邏輯IC

    SX-CPLD/FPGA 數(shù)字邏輯電路設(shè)計(jì)實(shí)驗(yàn)儀 SX-CPLD/FPGA 數(shù)字邏輯電路設(shè)計(jì)實(shí)驗(yàn)儀 產(chǎn)品介紹 1.利用CPLD/FPGA 提供的軟硬件開發(fā)環(huán)境學(xué)習(xí)最新邏輯IC 設(shè)計(jì),以取代TTL/CMOS 復(fù)雜的硬件設(shè)計(jì)。 2.可使用電路繪圖法、ABEL 語言、波形圖和數(shù)字硬件描述語言法(VHDL/AHDL)來開發(fā)電路。 3.CPLD/ FPGA 提供引腳可任意設(shè)定,故作測試實(shí)驗(yàn)時(shí)不需要做硬件連接,可節(jié)省大量連線焊接時(shí)間,快速學(xué)習(xí)軟硬件的運(yùn)用。 4.CPLD/ FPGA 每一I/O Pin 皆有邏輯狀態(tài)監(jiān)視器,以便迅速了解每一引腳狀態(tài)。 5.清楚標(biāo)示每一管腳的腳位,易于觀察和測量。 6.使用并口在開發(fā)系統(tǒng)下直接下載。 7.可在線將CPLD/ FPGA 程序到FLASH ROM,實(shí)驗(yàn)儀可獨(dú)立運(yùn)行,適合大學(xué)生EDA 電子競賽。 8.可做8051 和CPLD/ FPGA 的組合電路實(shí)驗(yàn)。 9.適用于WINDOWS95/98/NT/2000/XP 操作系統(tǒng)。 10.數(shù)萬門的現(xiàn)場可編程芯片讓設(shè)計(jì)所思即所得。

    標(biāo)簽: FPGA SX-CPLD CPLD 數(shù)字邏輯

    上傳時(shí)間: 2016-03-14

    上傳用戶:671145514

  • VGA控制器

    Verlog FPGA VGA  只有模塊和部分主程序

    標(biāo)簽: FPGA VGA 各模塊程序。沒有主程序 自己里連接

    上傳時(shí)間: 2015-05-12

    上傳用戶:jgt520

  • Xilinx FPGA Virtex-7 全系列(AD集成封裝庫) IntLib后綴文件 PCB封裝

    Xilinx FPGA Virtex-7 全系列(AD集成封裝庫),IntLib后綴文件,PCB封裝帶3D視圖,拆分后文件為PcbLib+SchLib格式,Altium Designer原理圖庫+PCB封裝庫,集成封裝型號(hào)列表:Library Component Count : 157Name                Description----------------------------------------------------------------------------------------------------XC7V2000T-1FHG1761C Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Commerical Grade, Pb-FreeXC7V2000T-1FHG1761I Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V2000T-1FLG1925C Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V2000T-1FLG1925I Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V2000T-2FHG1761C Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2, Commerical Grade, Pb-FreeXC7V2000T-2FLG1925C Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7V2000T-2GFHG1761EVirtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2G, Extended Grade, Pb-FreeXC7V2000T-2GFLG1925EVirtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2G, Extended Grade, Pb-FreeXC7V2000T-2LFHG1761EVirtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2L, Extended Grade, Pb-FreeXC7V2000T-2LFLG1925EVirtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2L, Extended Grade, Pb-FreeXC7V585T-1FFG1157C  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V585T-1FFG1157I  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V585T-1FFG1761C  Virtex-7 FPGA, 850 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V585T-1FFG1761I  Virtex-7 FPGA, 850 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V585T-2FFG1157C  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7V

    標(biāo)簽: xilinx fpga virtex-7 封裝

    上傳時(shí)間: 2021-12-22

    上傳用戶:aben

主站蜘蛛池模板: 勐海县| 永寿县| 凤凰县| 台州市| 藁城市| 会宁县| 新昌县| 广宁县| 紫云| 永安市| 荆门市| 岑溪市| 云南省| 夏河县| 遵义市| 库伦旗| 尼木县| 临湘市| 西乌| 广宁县| 镇巴县| 马关县| 富裕县| 伊金霍洛旗| 清涧县| 庆阳市| 岢岚县| 洮南市| 无为县| 万宁市| 金堂县| 兰坪| 宁远县| 莱阳市| 黎川县| 繁昌县| 房产| 连云港市| 兴安县| 遂溪县| 中西区|