現(xiàn)在,下一代嵌入式微處理器和軟件面臨著不斷減小的產(chǎn)品壽命。而由此產(chǎn)生的縮短的研發(fā)周期則要求設(shè)計(jì)者能夠在更短的時(shí)間內(nèi)開發(fā)出更為復(fù)雜的處理器和軟件。為了解決這個(gè)問題,嵌入式系統(tǒng)的仿真逐漸成為在新的可編程結(jié)構(gòu)的開發(fā)中必不可少的工具。對(duì)于嵌入式系統(tǒng)仿真核心的指令集仿真器,由于普遍使用的解釋型仿真器的性能較低,從十幾年前開始,人們就開始了對(duì)編譯型指令集仿真器的研究。但是,由于編譯技術(shù)的限制,它從來沒有能夠在商業(yè)產(chǎn)品中推廣。 ARM公司06年新推出的Cortex-M3系列芯片已經(jīng)廣泛應(yīng)用在無線傳感器網(wǎng)絡(luò)等領(lǐng)域。本文將針對(duì)基于ARM Cortex-M3的嵌入式系統(tǒng)設(shè)計(jì)出一個(gè)仿真平臺(tái),以ARM Cortex-M3 所采用最新的Thumb-2 指令集作為目標(biāo)指令集,設(shè)計(jì)了其仿真器,給出了一種優(yōu)化的解釋型指令仿真機(jī)。 1.首先介紹了Thumb-2 指令集的編程模型,包括目標(biāo)指令集支持的處理器的模式、寄存器和存儲(chǔ)器的組織。 2.其次建立了仿真平臺(tái)。在平臺(tái)的建立過程中,設(shè)計(jì)了結(jié)合編譯技術(shù)速度和解釋技術(shù)靈活性的仿真機(jī);完成了Thumb-2 指令集體系結(jié)構(gòu)的描述;實(shí)現(xiàn)了存儲(chǔ)器接口,從而可以滿足目標(biāo)指令集對(duì)存儲(chǔ)器的訪問要求;介紹了ELF 文件格式,并設(shè)計(jì)了將ELF 文件中的指令和數(shù)據(jù)裝入存儲(chǔ)器的裝載程序。 3.最后以一個(gè)基于ARM Cortex-M3 處理器的機(jī)器小車嵌入式系統(tǒng)為例,對(duì)仿真平臺(tái)進(jìn)行功能上的驗(yàn)證。
標(biāo)簽: Cortex-M ARM txt 嵌入式系統(tǒng)
上傳時(shí)間: 2013-07-19
上傳用戶:111111112
指紋識(shí)別是在指紋圖像上找到指紋的特征,通過計(jì)算機(jī)模糊比較的方法,把兩個(gè)指紋的特征模板進(jìn)行比較,計(jì)算出它們的相似程度,最終得到兩個(gè)指紋的匹配結(jié)果。本文對(duì)現(xiàn)已存在的多種指紋識(shí)別算法進(jìn)行編程比較,并對(duì)細(xì)化算法提出改進(jìn)。同時(shí)采用基于ARM7TDMI內(nèi)核的32位處理器S3C44B0作為主控制器,半導(dǎo)體電容傳感器FPS200作為指紋數(shù)據(jù)采集設(shè)備,構(gòu)建了自動(dòng)指紋識(shí)別系統(tǒng)。論文完成主要工作如下: 1、指紋采集模塊的設(shè)計(jì):根據(jù)FPS200的相關(guān)寄存器資源和管腳特性,完成指紋傳感器FPS200的電路設(shè)計(jì);研究FPS200主要寄存器的功能和圖像采集方式,給出FPS200在三種工作方式下的工作流程,并且對(duì)三種工作模式進(jìn)行分析。 2、指紋識(shí)別算法研究:通過對(duì)現(xiàn)已存在的多種圖像預(yù)處理算法進(jìn)行編程實(shí)現(xiàn)和對(duì)比研究發(fā)現(xiàn),細(xì)化后的圖像多存在短線、斷線、毛刺等干擾以及細(xì)化不徹底的現(xiàn)象,為此提出了新的修復(fù)算法:分析目標(biāo)點(diǎn)周圍紋線的走向趨勢(shì),選擇去除或者保留周圍的相連點(diǎn),較好地解決了細(xì)化不徹底的問題;再對(duì)細(xì)化后的圖像采用方形模板進(jìn)行紋線跟蹤,去除偽特征點(diǎn),克服了逐步遞進(jìn)的紋線跟蹤算法過于復(fù)雜、不易實(shí)現(xiàn)等問題。 3、采用Sansung公司基于ARM7TDMI內(nèi)核的32位RISC處理器S3C44B0,構(gòu)建了自動(dòng)指紋識(shí)別系統(tǒng)。該系統(tǒng)主要包括電源管理部分、指紋圖像采集模塊、存儲(chǔ)器模塊、JTAG調(diào)試接口以及與外設(shè)連接的串行接口。硬件部分主要完成指紋采集模塊接口的設(shè)計(jì)與開發(fā),軟件部分主要完成指紋圖像采集程序、指紋識(shí)別算法程序和串口通信程序的開發(fā),此外還通過串口實(shí)現(xiàn)指紋數(shù)據(jù)上傳到上位機(jī),在VB環(huán)境下實(shí)現(xiàn)了簡(jiǎn)易的人機(jī)交互軟件,提供指紋圖像的直觀顯示,用于對(duì)指紋識(shí)別程序進(jìn)行測(cè)試,并對(duì)測(cè)試結(jié)果進(jìn)行了分析。
標(biāo)簽: S3C44B0 ARM 處理器 自動(dòng)
上傳時(shí)間: 2013-05-22
上傳用戶:Andy123456
PCI(Peripheral Component Interconnect)總線以其高性能、低成本、開放性、獨(dú)立于處理器、軟件透明等眾多優(yōu)點(diǎn)成為當(dāng)今最流行的計(jì)算機(jī)局部總線。在嵌入式系統(tǒng)領(lǐng)域中,許多IP都是基于PCI總線設(shè)計(jì)的。本文闡述一種以ARM9作為CPU的嵌入式系統(tǒng)的PCI北橋設(shè)計(jì)與驗(yàn)證。 首先介紹基于ARM的嵌入式系統(tǒng)結(jié)構(gòu),并深入研究PCI2.2總線行為規(guī)范。在此基礎(chǔ)上提出一種基于ARM處理器的PCI總線北橋的設(shè)計(jì)方案,整個(gè)設(shè)計(jì)主要分為主設(shè)備接口模塊,目標(biāo)設(shè)備接口模塊,配置寄存器模塊和集成總線仲裁器三大部分。對(duì)于主設(shè)備接口模塊和目標(biāo)設(shè)備接口模塊,論文主要從數(shù)據(jù)通路和控制路徑的實(shí)現(xiàn)兩方面進(jìn)行闡述。對(duì)于集成的總線仲裁器,設(shè)計(jì)采用兩優(yōu)先級(jí)的循環(huán)優(yōu)先算法,通過一組設(shè)備編號(hào)寄存器實(shí)現(xiàn)了PCI總線上的仲裁,此外,論文對(duì)跨時(shí)鐘域的信號(hào)同步和PCI配置寄存器也作了較為詳細(xì)的描述,最終采用自頂向下的方法實(shí)現(xiàn)了整個(gè)設(shè)計(jì)。 在驗(yàn)證部分,引入了基于平臺(tái)的驗(yàn)證思路,通過搭建驗(yàn)證平臺(tái),可以高效地實(shí)現(xiàn)驗(yàn)證。論文重點(diǎn)討論了驗(yàn)證平臺(tái)的搭建和行為模型的建立,并介紹了一種命令總線,通過打包各個(gè)驗(yàn)證點(diǎn)控制驗(yàn)證流程。此外,為提高驗(yàn)證的自動(dòng)化程度,論文對(duì)驗(yàn)證所使用的腳本也進(jìn)行了描述。通過此驗(yàn)證平臺(tái)和腳本,提高了整個(gè)驗(yàn)證系統(tǒng)的可移植性和可重用性。 論文最終完成了PCI北橋的RTL級(jí)的功能描述,并使用仿真軟件完成對(duì)設(shè)計(jì)的仿真驗(yàn)證。設(shè)計(jì)通過驗(yàn)證并成功實(shí)現(xiàn)在基于ARM的集成處理器,達(dá)到預(yù)定的功能設(shè)計(jì)要求,并具有良好的性能,最后對(duì)后續(xù)開發(fā)進(jìn)行了探討。
上傳時(shí)間: 2013-05-22
上傳用戶:uuuuuuu
隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展和人民生活水平的提高,人們對(duì)住宅的安全性提出了更高的要求。由于視頻監(jiān)控具有直觀、方便、信息內(nèi)容豐富等的特點(diǎn),而被廣發(fā)的應(yīng)用各種安防系統(tǒng)中。現(xiàn)有的家居監(jiān)控系統(tǒng)智能化程度低,無法更好的適應(yīng)家居安防系統(tǒng)的要求,因此研究并開發(fā)出適合人們需要的智能化家居視頻監(jiān)控系統(tǒng)具有重要的意義。 本課題針對(duì)現(xiàn)有家居視頻監(jiān)控系統(tǒng)的問題,選用SAMSLING公司基于ARM9核的S3C2410芯片作為CPU,擴(kuò)展了USB攝像頭、Internet芯片、紅外傳感器模塊、液晶屏、鍵盤等外圍設(shè)備,設(shè)計(jì)出一種基于ARM的智能家居網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)。該系統(tǒng)的功能主要包括:攝像頭采集圖像并在LCD上進(jìn)行顯示;在戶外PC上可以通過網(wǎng)絡(luò)查看ARM端家中情況,圖像經(jīng)過壓縮后進(jìn)行傳輸;截取圖像進(jìn)行人臉檢測(cè);當(dāng)檢測(cè)到人臉時(shí),GPRS發(fā)送短信通知主人有入侵情況發(fā)生;檢測(cè)到人臉的圖像壓縮后進(jìn)行存儲(chǔ)。 本文介紹了系統(tǒng)各個(gè)硬件型號(hào)的選取,硬件的性能參數(shù),硬件引腳和寄存器參數(shù),設(shè)計(jì)了各個(gè)硬件之間的接口電路。系統(tǒng)的軟件部分采用嵌入式Linux作為操作系統(tǒng),在目標(biāo)板上移植了引導(dǎo)程序、Linux裁剪后的系統(tǒng)和文件系統(tǒng),在此基礎(chǔ)上實(shí)現(xiàn)了攝像頭圖像采集和LCD上的顯示、基于膚色和模板匹配的人臉檢測(cè)算法、基于DCT變換的有損圖像壓縮算法、GPRS短信發(fā)送、圖像網(wǎng)絡(luò)傳輸?shù)溶浖δ堋?試驗(yàn)結(jié)果表明,本系統(tǒng)能夠較好的實(shí)現(xiàn)預(yù)期的功能,具有較好的穩(wěn)定性和應(yīng)用前景。
標(biāo)簽: ARM 智能家居 網(wǎng)絡(luò)視頻監(jiān)控 系統(tǒng)研究
上傳時(shí)間: 2013-04-24
上傳用戶:四只眼
以太網(wǎng)是局域網(wǎng)中應(yīng)用最廣泛的聯(lián)網(wǎng)技術(shù),其速率已經(jīng)從最初的10Mbit/s發(fā)展到現(xiàn)在的10Gbit/s,而且其應(yīng)用領(lǐng)域也已經(jīng)從最初的局域網(wǎng)延伸到城域網(wǎng)、廣域網(wǎng).介質(zhì)訪問控制(MAC)子層是以太網(wǎng)的核心,以太網(wǎng)的操作是基于MAC協(xié)議的.該文的主要內(nèi)容是以太網(wǎng)MAC的FPGA設(shè)計(jì),設(shè)計(jì)的MAC符合IEEE802.3規(guī)范,可以通過MII或RMII連到物理層,并且提供流量控制、統(tǒng)計(jì)信息收集、內(nèi)部寄存器配置等功能.該論文的設(shè)計(jì)輸入是采用VHDL語(yǔ)言來完成的,通過在EDA工具下的仿真和綜合,驗(yàn)證了設(shè)計(jì)的正確性和實(shí)用性.
標(biāo)簽: 10100M FPGA MAC 以太網(wǎng)
上傳時(shí)間: 2013-04-24
上傳用戶:stampede
本手冊(cè)重點(diǎn)介紹中檔系列器件,即 PIC16CXXX單片機(jī)系列。 本手冊(cè)介紹了PIC16CXXX 系列單片機(jī)的架構(gòu)和外設(shè)模塊的操作,但并不涉及每個(gè)器件的具體細(xì) 節(jié)。 因此,本手冊(cè)并不取代器件數(shù)據(jù)手冊(cè), 而是對(duì)它作了補(bǔ)充。 也就是說,本手冊(cè)提供了PICmicro 系列單片機(jī)的架構(gòu)和外設(shè)模塊的一般特點(diǎn)和操作,而數(shù)據(jù)手冊(cè)則給出了具體細(xì)節(jié),如存儲(chǔ)器映射 等。 本手冊(cè)給出了初始化例子。這些例子有時(shí)是針對(duì)特定器件,而有別于整個(gè)系列的一般屬性,盡管 對(duì)于大多數(shù)其他器件來說,它們都是可行的。對(duì)寄存器文件映射有所不同的器件,可能需要作一 些修改。
上傳時(shí)間: 2013-07-12
上傳用戶:541657925
遠(yuǎn)程監(jiān)控系統(tǒng)是許多重要場(chǎng)所諸如電力、郵電、銀行、交通、商場(chǎng)等需要信息廣泛交流企業(yè)的生產(chǎn)與管理的必備系統(tǒng)。傳統(tǒng)遠(yuǎn)程監(jiān)控系統(tǒng)的實(shí)現(xiàn)方式一般都需要自己建設(shè)并維護(hù)有線或無線網(wǎng)絡(luò),維護(hù)費(fèi)用高,通信距離有限。隨著通信技術(shù)的發(fā)展,原有的遠(yuǎn)程監(jiān)控系統(tǒng)已經(jīng)日益不能滿足多方面的要求,我們需要實(shí)時(shí)性更高,通信距離更遠(yuǎn),成本更低的通信方式,本文就此提出了一種基于GPRS的遠(yuǎn)程數(shù)據(jù)監(jiān)控系統(tǒng)。 本文的創(chuàng)新點(diǎn)是采用了GPRS技術(shù)中的TCP傳輸方式來傳輸監(jiān)控系統(tǒng)采集的圖像數(shù)據(jù),相比傳統(tǒng)有線網(wǎng)絡(luò),在維護(hù)成本,通信距離上有了很大的提高,相比傳統(tǒng)無線網(wǎng)絡(luò)在實(shí)時(shí)性,傳輸速率,可靠性上有了明顯的改善。 本論文分幾個(gè)部分詳細(xì)介紹了課題的研究?jī)?nèi)容。第一部分主要介紹了課題背景和監(jiān)控系統(tǒng)的發(fā)展歷史及各類監(jiān)控系統(tǒng)的比較。第二部分描述了本監(jiān)控系統(tǒng)中遠(yuǎn)程終端硬件系統(tǒng)搭建工作,包括各部分器件的選取以及在S3C4480為核心的開發(fā)板上擴(kuò)展出LM9617接口。第三部分描述了以u(píng)C/OS操作系統(tǒng)為核心的遠(yuǎn)程終端軟件設(shè)計(jì)流程,包括uC/OS操作系統(tǒng)和FAT16文件系統(tǒng)的移植,LCD顯示驅(qū)動(dòng), Nand-flash底層驅(qū)動(dòng)的編寫等工作。第四部分詳細(xì)說明了本系統(tǒng)圖像采集的具體軟件實(shí)現(xiàn),包括根據(jù)實(shí)際情況配置CMOS圖像傳感器LM9617的寄存器以及從LM9617中讀取圖像數(shù)據(jù)然后將數(shù)據(jù)寫入Nand-flash存儲(chǔ)器的具體過程。第五部分詳細(xì)說明了本系統(tǒng)圖像數(shù)據(jù)傳輸?shù)木唧w軟件實(shí)現(xiàn),采用的是GPRS企業(yè)公網(wǎng)組網(wǎng)方式,包括遠(yuǎn)程終端程序設(shè)計(jì)和監(jiān)控中心服務(wù)器搭建兩部分工作。遠(yuǎn)程終端程序設(shè)計(jì)包括初始化串口通信,將Nand-flash中的圖像數(shù)據(jù)讀出并通過GPRS模塊GM862發(fā)送到監(jiān)控中心服務(wù)器上;監(jiān)控中心服務(wù)器程序設(shè)計(jì)包括啟動(dòng)建立并啟動(dòng)Socket監(jiān)聽,以及收到連接請(qǐng)求后GPRS通信鏈路的建立。最后分別用TCP和UDP兩種傳輸方式對(duì)監(jiān)控系統(tǒng)進(jìn)行了測(cè)試,證明了GPRS的TCP傳輸方式確實(shí)更適合于監(jiān)控系統(tǒng)。
標(biāo)簽: GPRS ARM 無線數(shù)據(jù)傳輸 監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-07-19
上傳用戶:liuwei6419
FPGA能夠減少電子系統(tǒng)的開發(fā)風(fēng)險(xiǎn)和開發(fā)成本,縮短上市時(shí)間,降低維護(hù)升級(jí)成本,廣泛地應(yīng)用在電子系統(tǒng)中.隨著集成電路向著片上系統(tǒng)(SoC)的發(fā)展,需要設(shè)計(jì)出FPGA IP核用于SoC芯片的設(shè)計(jì).該論文的工作圍繞FPGA IP核的設(shè)計(jì)進(jìn)行,在FPGA結(jié)構(gòu)設(shè)計(jì)優(yōu)化和FPGAIP接口方案設(shè)計(jì)兩方面進(jìn)行了研究.設(shè)計(jì)改進(jìn)了適用于數(shù)據(jù)通路的FPGA新結(jié)構(gòu)——FDP.設(shè)計(jì)改進(jìn)了可編程邏輯單元(LC);對(duì)可編程連線作為"2層2類"的層次結(jié)構(gòu)進(jìn)行組織,進(jìn)行了改進(jìn)并確定了各種連線的通道寬度;結(jié)合對(duì)迷宮布線算法的分析以及benchmark電路實(shí)驗(yàn)的方法,提出了用于分段式網(wǎng)格連線的開關(guān)盒和連接盒新結(jié)構(gòu),提高連線的面積利用效率.在FPGA IP核的接口方案上,基于邊界掃描測(cè)試電路提出了FPGA IP核的測(cè)試方案;結(jié)合擴(kuò)展邊界掃描測(cè)試電路得到的編程功和自動(dòng)下載電路,為FPGA IP核提供了具有兩種不同編程方法的編程接口.采用SMIC 0.35um 3層金屬CMOS工藝,實(shí)現(xiàn)了一個(gè)10萬(wàn)系統(tǒng)門規(guī)模的FDP結(jié)構(gòu),并和編程、測(cè)試接口一起進(jìn)行版圖設(shè)計(jì),試制了FDP100k芯片.FDP100k中包括了32×32個(gè)LC,128個(gè)可編程IO單元.在FDP100k的芯片測(cè)試中,對(duì)編程寄存器、各種可編程資源進(jìn)行測(cè)試,并完成電路實(shí)現(xiàn)、性能參數(shù)測(cè)試以及IP核接口的測(cè)試,結(jié)果表明FPGA IP核的整體功能正確.
標(biāo)簽: FPGAIP
上傳時(shí)間: 2013-04-24
上傳用戶:gokk
數(shù)字信號(hào)處理是信息科學(xué)中近幾十年來發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號(hào)處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語(yǔ)音與圖像處理等領(lǐng)域.而數(shù)字信號(hào)處理算法的硬件實(shí)現(xiàn)一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場(chǎng)可編程門陣列FPGA進(jìn)行數(shù)字信號(hào)處理得到了飛速發(fā)展,FPGA正在越來越多地代替ASIC和PDSP用作前端數(shù)字信號(hào)處理的運(yùn)算.該文主要探討了基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn).首先詳細(xì)闡述了數(shù)字信號(hào)處理的理論基礎(chǔ),重點(diǎn)討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實(shí)際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時(shí)間抽取FFT算法的特點(diǎn).該論文對(duì)硬件描述語(yǔ)言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語(yǔ)言的開發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計(jì)方法,討論了數(shù)字系統(tǒng)設(shè)計(jì)層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計(jì)方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級(jí)設(shè)計(jì)和寄存器傳輸級(jí)設(shè)計(jì),描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號(hào)處理系統(tǒng)結(jié)構(gòu)的實(shí)現(xiàn)方法,指出常見的高速、實(shí)時(shí)信號(hào)處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號(hào)處理中占有重要的地位,所以該文提出了用FPGA實(shí)現(xiàn)FFT的一種設(shè)計(jì)思想,給出了總體實(shí)現(xiàn)框圖;重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計(jì)實(shí)現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度.
標(biāo)簽: FPGA 數(shù)字信號(hào)處理 中的應(yīng)用
上傳時(shí)間: 2013-07-19
上傳用戶:woshiayin
JPEG2000是由ISO/ITU-T組織下的IEC JTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標(biāo)準(zhǔn).與JPEG(Joint Photographic Experts Group)相比,JPEG2000能夠提供更好的數(shù)據(jù)壓縮比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多種特性使得它具有廣泛的應(yīng)用前景.但是,JPEG2000是一個(gè)復(fù)雜編碼系統(tǒng),目前為止的軟件實(shí)現(xiàn)方案的執(zhí)行時(shí)間和所需的存儲(chǔ)量較大,若想將JPEG2000應(yīng)用于實(shí)際中,有著較大的困難,而用硬件電路實(shí)現(xiàn)JPEG2000或者其中的某些模塊,必然能夠減少JPEG200的執(zhí)行時(shí)間,因而具有重要的意義.本文首先簡(jiǎn)單介紹了JPEG2000這一新的靜止圖像壓縮標(biāo)準(zhǔn),然后對(duì)算術(shù)編碼的原理及實(shí)現(xiàn)算法進(jìn)行了深入的研究,并重點(diǎn)探討了JPEG2000中算術(shù)編碼的硬件實(shí)現(xiàn)問題,給出了一種硬件最優(yōu)化的算術(shù)編碼實(shí)現(xiàn)方案.最后使用硬件描述語(yǔ)言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器傳輸級(jí)(Register Transfer Level,RTL描述了該硬件最優(yōu)化的算術(shù)編碼實(shí)現(xiàn)方案,并以Altera 20K200E FPGA為基礎(chǔ),在Active-HDL環(huán)境中進(jìn)行了功能仿真,在Quartus Ⅱ集成開發(fā)環(huán)境下完成了綜合以及后仿真,綜合得到的最高工作時(shí)鐘頻率達(dá)45.81MHz.在相同的輸入條件下,輸出結(jié)果表明,本文設(shè)計(jì)的硬件算術(shù)編碼器與實(shí)現(xiàn)JPEG2000的軟件:Jasper[2]中的算術(shù)編碼模塊相比,處理時(shí)間縮短了30﹪左右.因而本文的研究對(duì)于JPEG2000應(yīng)用于數(shù)字監(jiān)控系統(tǒng)等實(shí)際應(yīng)用有著重要的意義.
標(biāo)簽: JPEG 2000 FPGA 算術(shù)編碼
上傳時(shí)間: 2013-05-16
上傳用戶:671145514
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1