亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

1000兆網(wǎng)絡(luò)插座

  • 基于OFDM的PLC通信系統同步模塊的FPGA實現

    電力線通信技術利用分布廣泛的低壓電力線作為通信信道,實現internet高速互連,為用戶提供互聯網訪問、視頻點播等服務,形成包括電力在內的“四網合一”,目前正受到人們的關注。利用該技術,可以在居民區內建立寬帶接入網,也可以利用遍布家庭各個房間的電源插座組成家庭局域網。但是電力線是傳輸電能的,因此通過電力線傳輸數據有許多的問題需要解決。 OFDM(正交頻分復用)技術是實現電力線通信的一項熱門技術。OFDM采用添加循環前綴的技術,能有效地降低ICI(信道間干擾)和ISI(碼間干擾)。同時通過使用正交的子信道,大大提高了頻譜資源利用率。FPGA作為可編程邏輯器件,具有設計時間短、投資少、風險小的特點,而且可以反復修改,反復編程,直到完全滿足需要,具有其他方式無可比擬的方便性和靈活性,能夠加速數字系統的研發速度。本文著重研究了OFDM同步技術在FPGA上的實現。本論文主要是在項目組工作的基礎上構造雙路信號數據糾正算法流程,提出最佳采樣點與載波相位估計算法,完善中各個子模塊算法的硬件設計流程。內容安排如下:第一章介紹OFDM(正交頻分復用)技術的發展歷史、技術原理。第二章介紹了PLD的分類、工藝和結構特點,以及FPGA的開發環境、開發流程和Verilog語言的特點。第三章對OFDM系統的同步模塊進行詳細的闡述。第四章是OFDM同步算法的在FPGA上的實現,對各個子模塊進行仿真,給出了仿真波形圖和系統性能分析。最后,第五章總結了全文的工作,對OFDM技術的實現需要進一步完善的方面與后續工作進行了探討。

    標簽: OFDM FPGA PLC 通信系統

    上傳時間: 2013-04-24

    上傳用戶:hgy9473

  • 基于ARM和CAN的海洋氣象要素觀測系統的設計與實現

    半導體技術的迅猛發展使得微控制器集成度越來越高,計算速度越來越快,價格和功耗越來越低。近年來異軍突起的一些32位ARM微控制器工作主頻高達幾百兆,很好的解決了困擾工程師們的實時性問題。 隨著計算機、通訊和控制技術的發展,工業控制系統正在朝著網絡化、分布化的方向發展。現場總線既是一個開放通信網絡,又是一種全分布控制系統。現已廣泛應用于多個工業領域。CAN總線即是現場總線的一種,它主要應用于各種設備檢測及控制,被公認為最有前途的現場總線之一。 本文基于ARM微控制器AT91RM9200,開發了一套帶有CAN總線接口的海洋氣象要素觀測系統。該系統可以掛接多個CAN總線傳感器節點,同時還具有以太網、USB、RS232、RS422、RS485等多種通信端口,并且可靠性高、抗干擾能力強。CAN總線傳感器節點,由傳感器、微處理器芯片(內嵌CAN控制器)和CAN收發模塊組成,可以獨立完成某一項或多項氣象要素的數據采集,同時還能實現與CAN總線的數據交換。 論文首先介紹了海洋氣象要素觀測系統的總體設計,接著介紹了傳感器節點的CAN總線實現方案,然后詳細闡述了以AT91RM9200為核心的開發平臺的硬件組成及實現,并以此硬件平臺為基礎,詳細的論述了嵌入式Linux開發流程以及移植到具體硬件平臺需要完成的工作,如U-BOOT的移植、Linux內核的編譯與裁剪、文件系統的制作、驅動程序的編寫、以及應用程序的開發。

    標簽: ARM CAN 海洋氣象 測系統

    上傳時間: 2013-05-20

    上傳用戶:fandeshun

  • VBfromentrytopractice

    VB從入門到實踐。很適合vb的入門者。一邊學一邊做,更快掌握。-VB from entry to practice. Vb is very suitable for beginners. Side w

    標簽: VBfromentrytopractice

    上傳時間: 2013-05-29

    上傳用戶:shizhanincc

  • LOBS邊緣節點突發包組裝和光板FPGA實現

    近年來提出的光突發交換OBS(Optical.Burst Switching)技術,結合了光路交換(OCS)與光分組交換(OPS)的優點,有效支持高突發、高速率的多種業務,成為目前研究的熱點和前沿。 本論文圍繞國家“863”計劃資助課題“光突發交換關鍵技術和試驗系統”,主要涉及兩個方面:LOBS邊緣節點核心板和光板FPGA的實現方案,重點關注于邊緣節點核心板突發包組裝算法。 本文第一章首先介紹LOBS網絡的背景、架構,分析了LOBS網絡的關鍵技術,然后介紹了本論文后續章節研究的主要內容。 第二章介紹了LOBS邊緣節點的總體結構,主要由核心板和光板組成。核心板包括千兆以太網物理層接入芯片,突發包組裝FPGA,突發包調度FPGA,SDRAM以及背板驅動芯片($2064)等硬件模塊。光板包括$2064,發射FPGA,接收FPGA,光發射機,光接收機,CDR等硬件模塊。論文對這些軟硬件資源進行了詳細介紹,重點關注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節點FPGA的具體實現方法,分為核心板突發包組裝FPGA和光板FPGA兩部分。核心板FPGA對數據和描述信息分別存儲,僅對描述信息進行處理,提高了組裝效率。在維護突發包信息時,實時查詢和更新FEC配置表,保證了對FEE狀態表維護的靈活性。在讀寫SDRAM時都采用整頁突發讀寫模式,對MAC幀整幀一次性寫入,讀取時采用超前預讀模式,對SDRAM內存的使用采取即時申請方式,十分靈活高效。光板FPGA分為發射和接收兩個方向,主要是將進入FPGA的數據進行同步后按照指定的格式發送。 第四章總結了論文的主要內容,并對LOBS技術進行展望。本論文組幀算法采用動態組裝參數表的方法,可以充分支持各種擴展,包括自適應動態組裝算法。

    標簽: LOBS FPGA 節點

    上傳時間: 2013-05-26

    上傳用戶:AbuGe

  • 基于FPGA的混沌加密芯片技術研究

    利用混沌的對初值和參數敏感、偽隨機以及遍歷等特性設計的加密方案,相對傳統加密方案而言,表現出許多優越性能,尤其在快速置亂和擴散數據方面.目前,大多數混沌密碼傾向于軟件實現,這些實現方案中數據串行處理且吞吐量有限,因而不適合硬件實現.該論文分別介紹了適合FPGA(現場可編程門陣列)并行實現的序列密碼和分組密碼方案.序列密碼方案,對傳統LFSR(線性反饋移位寄存器)進行改進,采用非線性的混沌方程代替LFSR中的線性反饋方程,進而構造出基于混沌偽隨機數發生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴展到三維空間;同時,引入另一種混沌映射對圖像數據進行擴散操作,以有效地抵抗統計和差分攻擊.對于這兩種方案,文中給出了VHDL(硬件描述語言)編程、FPGA片內功能模塊設計、加密效果以及硬件性能分析等.其中,序列密碼硬件實現方案,在不考慮通信延時的情況下,可以達到每秒61.622兆字節的加密速度.實驗結果表明,這兩種加密算法的FPGA實現方案是可行的,并且能夠得到較高的安全性和較快的加密速度.

    標簽: FPGA 混沌 加密芯片 技術研究

    上傳時間: 2013-04-24

    上傳用戶:yx007699

  • 基于FPGA安全監控系統的數字視頻處理

    隨著經濟的發展,生活水平的逐步提高,購置房屋和車輛的人越來越多,但安全問題也給人們帶來巨大的經濟損失。與此同時,相應的安全防盜系統也應運而生。目前市場上,低端的方案是利用單片機和通訊單元相結合構成系統。這種系統雖然價格便宜,實現起來也相對簡單,但是功能不夠完善,不能實現正真的影、音、像圖文全方位監控。而高端的方案則使用專用集成電路,雖然功能強大,但是價格昂貴,并且對于新的接口標準存在兼容性問題,而且也不易升級。 基于FPGA的安全監控系統,是FPGA和通訊單元相結合的產物。其核心FPGA可多次配置,靈活性強,在性能和價格中找到一個很好的平衡。其易于維護和升級,以滿足市場上不斷推陳出的新的接口標準。 整個系統將是對視頻圖像處理、圖像加密技術、傳感器、PIC總線通訊等諸多技術的整合。而本文將側重于論述該系統中視頻圖像處理、控制接口和視頻傳送部分的內容。全文分為五個章節,第一章簡要介紹了視頻信號處理的原理和結構,對一些專業術語進行介紹,并展示了通用的視頻處理過程。第二章針對監控系統的案例,對視頻信號處理模塊的解決方案進行論述,將實際的視頻信號處理劃分為轉換、計算和傳送三個子模塊,并且分別進行功能介紹。第三章著重介紹視頻轉換和視頻計算兩大模塊,對相應的接口配置和模塊主要代碼實現作了深入分析。第四章將論述視頻處理中的重要課題:數字圖像的壓縮技術,并對相應的重要模塊和關鍵步驟作實際建模分析。第五章將探討視頻傳送的相關技術,介紹傳統的Camera-Link標準和最新的千兆以太網傳送標準,對可行性應用進行了比較。

    標簽: FPGA 安全監控 數字

    上傳時間: 2013-04-24

    上傳用戶:hebmuljb

  • CCD掃描缺陷檢測實時數據處理技術

    在諸多行業的材料及材料制成品中,表面缺陷是影響產品質量的重要因素之一。研究具有顯微圖像實時記錄、處理和顯示功能的材料表面缺陷檢測技術,對材料的分選和材料質量的檢查及評價具有重要的意義。 本文以聚合物薄膜材料為被測對象,研究了適用于材料表面缺陷檢測的基于現場可編程門陣列(FPGA)的缺陷數據實時處理技術,可實時提供缺陷顯微圖像信息,完成了對現有材料缺陷檢測裝置的數字化改造與性能擴展。本文利用FPGA并行結構、運算速度快的特點實現了材料缺陷的實時檢測。搭建了以FPGA為核心的缺陷數據處理系統的硬件電路;重點針對聚合物薄膜材料缺陷信號的數據特征,設計了基于FPGA的缺陷圖像預處理方案:首先對通過CCD獲得的聚合物薄膜材料的缺陷信號進行處理,利用動態閾值定位缺陷區域,將高于閾值的數據即圖像背景信息舍棄,保留低于閾值的數據,即完整保留缺陷顯微圖像的有用信息;然后按照預先設計的封裝格式封裝缺陷數據;最后通過USB2.0接口將封裝數據傳輸至上位機進行缺陷顯微圖像重建。此方案大大減少了上傳數據量,緩解了上位機的壓力,提高了整個缺陷檢測裝置的檢測速度。本文對標準模板和聚合物薄膜材料進行了實驗驗證。實驗結果表明,應用了基于FPGA的缺陷數據實時處理技術的CCD掃描缺陷檢測裝置可對70μm~1000μm范圍內的缺陷進行有效檢測,實時重建的缺陷顯微圖像與實際缺陷在形狀和灰度上都有很好的一致性。

    標簽: CCD 缺陷檢測 實時數據 處理技術

    上傳時間: 2013-05-19

    上傳用戶:Alibabgu

  • 基于FPGA的快速傅立葉變換

    隨著數字電子技術的發展,數字信號處理廣泛應用于聲納、雷達、通訊語音處理和圖像處理等領域。快速傅立葉變換(Fast Fourier Transform,FFT)在數字信號處理系統中起著很重要的作用,FFT 有效地提高了離散傅立葉變換(Discret Fourier Transform,DFT)的運算效率。 處理器一般要求具有高速度、高精度、大容量和實時處理的性能,而現場可編程門陣列(Field Programmable Gate Array,FPGA)是近年來迅速發展起來的新型可編程器件,在處理大規模數據方面,有極大的優勢。論文采用了在FPGA中實現FFT算法的方案。 數字信號處理板的硬件電路設計是本論文的重要部分之一。在介紹了FFT以及波束形成的基本原理和基本方法的基礎上,根據實時處理的要求,給出了數字信號處理板的硬件設計方案并對硬件電路的實現進行了分析和說明。 依據數字系統的設計方法,分別采用基二按時間抽取FFT算法、基四按時間抽取FFT算法以及FFT兆核函數三種方法利用硬件描述語言(VHSICHardware Description Language,VHDL)實現了1024點的FFT,接著對三種方法進行了評估,得出了FPGA完全能滿足處理器的實時處理的要求的結論。然后根據通用串行總線(Universial Serial Bus,USB)協議,利用VHDL語言編寫了USB接口芯片ISP1581的固件程序,實現了設備的枚舉過程。

    標簽: FPGA 傅立葉變換

    上傳時間: 2013-08-01

    上傳用戶:Aidane

  • 基于FPGA的OQPSK調制解調器

    偏移正交相移鍵控(OQPSK:Offset Quadrature Phase Shift Keying)調制技術是一種恒包絡調制技術,具有頻譜利用率高、頻譜特性好等特點,廣泛應用于衛星通信和移動通信領域。 論文以某型偵收設備中OQPSK解調器的全數字化為研究背景,設計并實現了基于FPGA的全數字OQPSK調制解調器,其中調制器主要用于仿真未知信號,作為測試信號源。論文研究了全數字OQPSK調制解調的基本算法,包括成形濾波器、NCO模型、載波恢復、定時恢復等;完成了整個調制解調算法的MATLAB仿真。在此基礎上,采用VHDL硬件描述語言在Xilinx公司ISE7.1開發環境下設計并實現了各個算法模塊,并在硬件平臺上加以實現。通過實際現場測試,實現了對所偵收信號的正確解調。論文還實現了解調器的百兆以太網接口,使得系統可以方便地將解調數據發送給計算機進行后續處理。

    標簽: OQPSK FPGA 調制解調器

    上傳時間: 2013-05-19

    上傳用戶:zl123!@#

  • 應用于十萬門FPGA的全數字鎖相環設計

    在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環,采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。

    標簽: FPGA 應用于 全數字 鎖相環

    上傳時間: 2013-07-06

    上傳用戶:LouieWu

主站蜘蛛池模板: 台东县| 乌兰浩特市| 苗栗县| 郴州市| 雅江县| 五寨县| 临海市| 石屏县| 阳泉市| 文登市| 封丘县| 五华县| 遂昌县| 济阳县| 张家界市| 扬中市| 柳州市| 漯河市| 建阳市| 林芝县| 宁国市| 新宁县| 巨野县| 图木舒克市| 靖州| 项城市| 嘉义县| 康平县| 公安县| 安塞县| 长宁区| 大邑县| 行唐县| 滨海县| 青龙| 涟水县| 彰武县| 五常市| 都兰县| 瓮安县| 印江|