亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高頻逆變電源

  • 采用國半的PWM控制器提升高功率密度磚電源模塊的性能

    –越來越高的效率及功率密度的要求–輸出電壓必須越來越低,輸出電流越來越高–可以支持預(yù)偏壓操作–快速的瞬態(tài)響應(yīng)

    標(biāo)簽: PWM 國半 控制器 性能

    上傳時間: 2013-06-15

    上傳用戶:wmwai1314

  • DCDC變換器的集成與封裝技術(shù)封裝技術(shù)

    有源分立器件的封裝密度越來越高,功能部分占總體積比例接近1。•CSP, DirectFET, LFPack…–有源部分占整個變流器的體積比例越來越小。–單純的有源部分進(jìn)行封裝對于提高

    標(biāo)簽: DCDC 封裝技術(shù) 變換器 集成

    上傳時間: 2013-06-10

    上傳用戶:qazwsc

  • AN-6076供高電壓柵極驅(qū)動器IC使用的自舉電路的設(shè)計(jì)和使用準(zhǔn)則

    本文講述了一種運(yùn)用于功率型MOSFET 和IGBT 設(shè)計(jì)性能自舉式柵極驅(qū)動電路的系統(tǒng)方法,適用于高頻率,大功率及高效率的開關(guān)應(yīng)用場合。不同經(jīng)驗(yàn)的電力電子工程師們都能從中獲益。在大多數(shù)開關(guān)應(yīng)用中

    標(biāo)簽: 6076 AN 高電壓 柵極驅(qū)動器IC

    上傳時間: 2013-04-24

    上傳用戶:520

  • 高噪聲率下極值型中值濾波算法的改進(jìn)

    極值型中值濾波算法在高噪聲率下的濾波效果不是很好,主要原因有以下兩個:首先,濾波窗口中過多的噪聲點(diǎn)會使窗口中的點(diǎn)在排序時產(chǎn)生中值偏移;其次是高噪聲率環(huán)境下,可能序列中值本身就是是噪聲點(diǎn)。對此,本文提出

    標(biāo)簽: 高噪聲率 中值濾波 法的改進(jìn)

    上傳時間: 2013-06-26

    上傳用戶:小小小熊

  • 太陽能電池光伏并網(wǎng)逆變器

    光伏并網(wǎng)逆變器是將太陽能電池所輸出的直流電轉(zhuǎn)換成符合公共電網(wǎng)要求的交流電并送入電網(wǎng)的設(shè)備。按照不同的標(biāo)準(zhǔn)光伏并網(wǎng)逆變器的拓?fù)浣Y(jié)構(gòu)分為很多種,本文介紹了一種工頻隔離型光伏并網(wǎng)逆變器

    標(biāo)簽: 太陽能電池 光伏并網(wǎng) 逆變器

    上傳時間: 2013-08-02

    上傳用戶:baiom

  • 基于FPGA嵌入式系統(tǒng)的激光測距機(jī)的研究

    相位激光測距是一種高精度的距離測量技術(shù),隨著電子器件和信號處理技術(shù)的發(fā)展,這種測距技術(shù)在軍用和民用領(lǐng)域必將得到更為廣泛的研究和應(yīng)用。本文介紹了一種基于FPGA嵌入式技術(shù)的相位激光測距系統(tǒng),該系統(tǒng)采用先進(jìn)的FPGA技術(shù),實(shí)現(xiàn)了調(diào)制信號產(chǎn)生、信息控制與處理三個模塊的整合,解決了傳統(tǒng)相位激光測距所難以克服的弱點(diǎn)。 文中闡述了激光測距和調(diào)制信號源的基本原理,分析了影響測距精度的因素,指出應(yīng)用DDS技術(shù)可以實(shí)現(xiàn)寬帶、高精度的調(diào)制信號輸出,說明了引起DDS輸出信號雜散的原因和解決的辦法。分析了應(yīng)用FFT運(yùn)算實(shí)現(xiàn)信號相位提取的基本原理及設(shè)計(jì)方法,采用這種檢相技術(shù),可以極大地提高測相精度與靈敏度。提出了基于FPGA嵌入式系統(tǒng)的相位式激光測距機(jī)的整體設(shè)計(jì),并就各部分進(jìn)行了詳細(xì)的分析與設(shè)計(jì)。介紹了激光測距系統(tǒng)的外圍電路和基于QuartusⅡ集成軟件平臺的部分硬件電路的設(shè)計(jì),并對其中的設(shè)計(jì)進(jìn)行了仿真和驗(yàn)證,總結(jié)提出了對系統(tǒng)今后的進(jìn)一步改進(jìn)和完善的思路。

    標(biāo)簽: FPGA 嵌入式系統(tǒng) 激光測距機(jī)

    上傳時間: 2013-06-28

    上傳用戶:cc111

  • FPGA在電機(jī)控制器中的應(yīng)用研究

    隨著國民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無法滿足當(dāng)前工程的要求,其作用也由過去簡單的起停控制、提供動力上升到要求對其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實(shí)現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動的機(jī)械運(yùn)動符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對無刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說明;并且提出了與本研究相關(guān)的控制機(jī)理和實(shí)施方案。 其次,論文對FPGA芯片的特點(diǎn)及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時對超高速集成電路硬件描述語言(VHDL)的特點(diǎn)和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計(jì)、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對無刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場合下,可對電機(jī)實(shí)現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對在具體產(chǎn)品中的應(yīng)用效果及行了簡單分析。

    標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用

    上傳時間: 2013-08-04

    上傳用戶:小鵬

  • 基于FPGA的高速高階FIR濾波器設(shè)計(jì)

      隨著雷達(dá)、圖像、通信等領(lǐng)域?qū)π盘柛咚偬幚淼囊螅芯咳藛T正尋求高速的數(shù)字信號處理算法,以滿足這種高速地處理數(shù)據(jù)的需要。常用的高速實(shí)時數(shù)字信號處理的器件有ASIC、可編程的數(shù)字信號處理芯片、FPGA,等等。  本文研究了時域FPGA上實(shí)現(xiàn)高速高階FIR數(shù)字濾波器結(jié)構(gòu),并實(shí)現(xiàn)了高壓縮比的LFM脈沖信號的匹配濾波。文章根據(jù)FIR數(shù)字濾波器理論,分析比較實(shí)現(xiàn)了FIR濾波器的方法;使用并行分布式算法,在Xilinx的VirtexⅡFPGA系列芯片上設(shè)計(jì)了高速高階FIR濾波器。并詳細(xì)進(jìn)行了分析;設(shè)計(jì)出了一個256階的線性調(diào)頻脈沖壓縮信號的匹配濾波器設(shè)計(jì)實(shí)例,并用ModelSim軟件進(jìn)行了仿真。

    標(biāo)簽: FPGA FIR 濾波器設(shè)計(jì)

    上傳時間: 2013-07-18

    上傳用戶:yt1993410

  • 高分辨率合成孔徑雷達(dá)視頻模擬器FPGA實(shí)現(xiàn)技術(shù)研究

    在合成孔徑雷達(dá)的研究和研制工作中,合成孔徑雷達(dá)模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號,采樣頻率500MHz高分辨合成孔徑雷達(dá)視頻模擬器為研究對象。首先對模擬器的幾項(xiàng)主要技術(shù)進(jìn)行分析,在對點(diǎn)目標(biāo)回波信號模型分析研究的基礎(chǔ)上,對點(diǎn)目標(biāo)原始回波數(shù)據(jù)進(jìn)行模擬并做了成像驗(yàn)證,從而為硬件實(shí)現(xiàn)提供了正確的信號模型;針對傳統(tǒng)的“波形存儲直讀法”方案,即在計(jì)算機(jī)平臺上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲,再通過計(jì)算機(jī)接口實(shí)現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號這一過程,分析指出該方案在實(shí)現(xiàn)高分辨率時的速度和容量瓶頸。  針對具體的設(shè)計(jì)要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實(shí)現(xiàn)研究,指出FPGA實(shí)時生成點(diǎn)目標(biāo)原始回波數(shù)據(jù)是其實(shí)現(xiàn)的核心;針對這一核心問題,充分利用現(xiàn)代VLSI設(shè)計(jì)中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計(jì)思想,該方案不需要大容量存儲器單元,大大減少模擬器復(fù)雜度;對原始回波數(shù)據(jù)實(shí)時生成模塊的各主要單元給出了結(jié)構(gòu)并進(jìn)行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計(jì)要求;同時,對該模擬器片上系統(tǒng)的實(shí)現(xiàn)、增強(qiáng)人機(jī)交互性,給出了人機(jī)界面的設(shè)計(jì)思路。  分析指出了點(diǎn)目標(biāo)原始回波數(shù)據(jù)實(shí)時生成模塊通過并行擴(kuò)展即可實(shí)現(xiàn)多點(diǎn)目標(biāo)的原始回波數(shù)據(jù)實(shí)時生成;最后對復(fù)雜場景目標(biāo)模擬器的實(shí)現(xiàn)進(jìn)行了構(gòu)思,指出了傳統(tǒng)方案在改進(jìn)的基礎(chǔ)上實(shí)現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實(shí)現(xiàn)高分辨率合成孔徑雷達(dá)原始回波數(shù)據(jù)實(shí)時生成的思想,為國內(nèi)業(yè)界在此方向做了一些理論和實(shí)踐上的有益探索,對于國內(nèi)高分辨率合成孔徑雷達(dá)的研制具有一定的實(shí)際意義。

    標(biāo)簽: FPGA 高分辨率 合成孔徑 雷達(dá)視頻

    上傳時間: 2013-04-24

    上傳用戶:阿四AIR

  • MPEG-4解碼關(guān)鍵技術(shù)研究及FPGA實(shí)現(xiàn)

      本論文將在對MPEG-4解碼中的幾種關(guān)鍵技術(shù)的充分理解和算法分析的基礎(chǔ)之上,結(jié)合FPGA的靈活性,采用VHDL語言對幾種關(guān)鍵技術(shù)在應(yīng)用層面上進(jìn)行結(jié)構(gòu)設(shè)計(jì)并仿真驗(yàn)證。 本文討論了一種高吞吐量流水方式構(gòu)建的MPEG-4可變長解碼器的設(shè)計(jì)。在這種解碼器中,我們采用了基于PLA的并行  解碼算法,這種算法能夠?qū)崿F(xiàn)每個時鐘解碼一個碼字。同時,為了提高解碼的效率,降低操作的延遲,我們在設(shè)計(jì)中還引入了流水線操作方式、碼表分割等技術(shù),這些技術(shù)有利于并行操作的實(shí)現(xiàn)。 本論文的設(shè)計(jì)充分利用IDCT算法對稱性,用高度的并行結(jié)構(gòu)來加速處理,采用一維IDCT單元復(fù)用的方式來實(shí)現(xiàn)二維IDCT運(yùn)算,并提出一種基于加法操作的結(jié)構(gòu)來取代乘法操作,實(shí)現(xiàn)了一種高效二維逆DCT變換處理器。  

    標(biāo)簽: MPEG FPGA 解碼 關(guān)鍵技術(shù)

    上傳時間: 2013-06-02

    上傳用戶:MATAIYES

主站蜘蛛池模板: 广饶县| 嘉黎县| 秭归县| 菏泽市| 衡阳县| 呈贡县| 临湘市| 定日县| 雷波县| 阳新县| 博乐市| 虎林市| 两当县| 图片| 祁连县| 义马市| 莲花县| 乃东县| 大邑县| 托克逊县| 内丘县| 晋中市| 西宁市| 尉氏县| 杭锦旗| 榆树市| 宜宾市| 中江县| 施甸县| 常熟市| 休宁县| 砚山县| 西乌珠穆沁旗| 遵义市| 荔波县| 乌拉特前旗| 阿合奇县| 芜湖市| 威远县| 拉孜县| 旬邑县|