亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

隨機(jī)信號分析

  • 這個檔案裡面的matlab的m函數(shù)

    這個檔案裡面的matlab的m函數(shù),產(chǎn)生有效的都普勒fd隨機相關的瑞利衰減包絡,可以輸入你想要的doppler ferquecy和sampling ferquecy

    標簽: matlab

    上傳時間: 2013-12-21

    上傳用戶:cc1

  • 使用C#程式語言開發(fā)

    使用C#程式語言開發(fā),並執(zhí)行於.NET Framework下;是研習「蟻拓尋優(yōu)法」不可或缺的軟體工具。系統(tǒng)使用ACO (Ant Colony Optimization)演算公式模擬螞蟻的覓食行徑抉擇。使用者可以設定費洛蒙和食物氣味強度等相關參數(shù)以及動態(tài)設定障礙物的位置和形狀,研習螞蟻覓食的最短路徑形成過程。研習各種參數(shù)設定對螞蟻覓食行為的影響,了解費落蒙機制對蟻拓尋優(yōu)化法的影響。本系統(tǒng)可支援柔性計算教學,研習蟻拓優(yōu)化法中人工螞蟻的隨機搜尋模式和啟發(fā)式法則設計原理。

    標簽: 程式

    上傳時間: 2013-12-24

    上傳用戶:anng

  • look1為電子看板的第二個芯片

    look1為電子看板的第二個芯片,使用自制的握手信號與look通訊,可以進行數(shù)據(jù)傳送,以及控制16個數(shù)碼管顯示,此案例已成功用於生產(chǎn)現(xiàn)志,所用的元件很少,功能較大呢

    標簽: look1 芯片

    上傳時間: 2017-01-02

    上傳用戶:han_zh

  • AVR ATmega48 SPI最簡單測試碼! 透過spi_data[x]陣列寫入想要傳送的資料

    AVR ATmega48 SPI最簡單測試碼! 透過spi_data[x]陣列寫入想要傳送的資料, 而x則是控制傳送第x筆數(shù),而接腳輸出則在PortB的預設接腳內(nèi),只要修改spi_data就可以透過示波器看到SPI的信號了!

    標簽: spi_data ATmega AVR SPI

    上傳時間: 2014-06-09

    上傳用戶:jcljkh

  • Verilog HDL的程式

    Verilog HDL的程式,上網(wǎng)找到SPI程式, vspi.v這程式相當好用可用來接收與傳送SPI,並且寫了一個傳輸信號測試,spidatasent.v這程式就是傳送的資料,分別為00 66... 01 77...... 02 55這樣的資料,並透過MAX+PULS II軟體進行模擬,而最外層的程式是test_createspi.v!

    標簽: Verilog HDL 程式

    上傳時間: 2017-03-06

    上傳用戶:onewq

  • 東元TSDA伺服手冊

    安裝塌所1、通凰良好少溫策及灰座之塌所。2、雜腐蝕性、引火性氛髓、油急、切削液、切前粉、戴粉等聚境。3、雜振勤的場所。4、雜水氟及踢光直射的場所。1、本距勤器探用自然封流冷御方式正隨安裝方向局垂直站立方式2、在配電箱中需考感溫升情況未連有效散熟及冷御效果需保留足豹的空固以取得充分的空氟。3、如想要使控制箱內(nèi)溫度連到一致需增加凰扇等散熱毅倩。4、組裝睛廊注意避免贊孔屑及其他翼物掉落距勤器內(nèi)。5、安裝睛請硫資以M5螺練固定。6、附近有振勤源時請使用振勤吸收器防振橡腥來作腐噩勤器的防振支撐。7、勤器附近有大型磁性陰嗣、熔接樓等雄部干援源睛,容易使距勤器受外界干攝造成誤勤作,此時需加裝雄部濾波器。但雍訊濾波器舍增加波漏電流,因此需在愿勤器的輸入端裝上經(jīng)緣羹愿器(Transformer)。*配象材料依照使用電象規(guī)格]使用。*配象的喪度:指令輸入象3公尺以內(nèi)。編碼器輸入綜20公尺以內(nèi)。配象時請以最短距薄速接。*硫賞依照操單接象圈配象,未使用到的信貌請勿接出。*局連輸出端(端子U、V、W)要正硫的速接。否則伺服焉速勤作舍不正常。*隔雄綜必須速接在FG端子上。*接地請以使用第3砸接地(接地電阻值腐100Ω以下),而且必須罩黏接地。若希望易速輿械之周腐紀緣狀懲畸,請將連接地。*伺服距勤器的輸出端不要加裝電容器,或遇(突波)吸收器及雅訊濾波器。*裝在控制輸出信號的DC繼電器,其遏(突波)吸收用的二梗溜的方向要速接正硫,否則食造成故障,因而雜法輸出信猶,也可能影馨緊急停止的保渡迎路不座生作用。*腐了防止雍部造成的錯溪勤作,請?zhí)较铝械耐茫赫堅陔娫瓷霞尤虢?jīng)緣雯愿器及雅亂濾波器等裝置。請將勤力緣(雷源象、焉連緣等的蘊雷回路)奧信蔬緣相距30公分以上來配練,不要放置在同一配緣管內(nèi)。

    標簽: tsda

    上傳時間: 2022-05-28

    上傳用戶:zhanglei193

  • Cadence Allegro 16.6 軟件安裝包

    Cadence Allegro是一款專業(yè)的PCB設計軟件,是世界上最大的電子設計技術和配套服務的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設計軟件,它的知名度在全球電子設計行業(yè)領域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領導者。allegro主要用于PCB設計布線,為當前高速、高密度、多層的復雜 PCB 設計布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設計,pcb編輯和自動布局布線mcm電路設計、高速pcb版圖的設計仿真等等。包括:* Concept HDL原理圖設計輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設計規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進的MCM封裝設計工具allegro 特點1.系統(tǒng)軟件互聯(lián)服務平臺可以跨集成電路、封裝和PCB協(xié)同設計性能卓越互聯(lián)。2.應用平臺的協(xié)同設計方式,技術工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費和減少設計周期時間。4.管束驅(qū)動器的Allegro步驟包含高級作用用以設計捕獲、信號完整性和物理學完成。5.因為它還獲得CadenceEncounter與Virtuoso服務平臺的適用。6.Allegro協(xié)同設計方式促使高效率的設計鏈協(xié)作變成實際。

    標簽: Allegro

    上傳時間: 2022-06-20

    上傳用戶:canderile

  • Cadence Allegro 17.0 軟件安裝包

    Cadence Allegro是一款專業(yè)的PCB設計軟件,是世界上最大的電子設計技術和配套服務的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設計軟件,它的知名度在全球電子設計行業(yè)領域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領導者。allegro主要用于PCB設計布線,為當前高速、高密度、多層的復雜 PCB 設計布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設計,pcb編輯和自動布局布線mcm電路設計、高速pcb版圖的設計仿真等等。包括:* Concept HDL原理圖設計輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設計規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進的MCM封裝設計工具allegro 特點1.系統(tǒng)軟件互聯(lián)服務平臺可以跨集成電路、封裝和PCB協(xié)同設計性能卓越互聯(lián)。2.應用平臺的協(xié)同設計方式,技術工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費和減少設計周期時間。4.管束驅(qū)動器的Allegro步驟包含高級作用用以設計捕獲、信號完整性和物理學完成。5.因為它還獲得CadenceEncounter與Virtuoso服務平臺的適用。6.Allegro協(xié)同設計方式促使高效率的設計鏈協(xié)作變成實際。

    標簽: Allegro

    上傳時間: 2022-06-20

    上傳用戶:canderile

  • Cadence Allegro 17.2 軟件安裝包

    Cadence Allegro是一款專業(yè)的PCB設計軟件,是世界上最大的電子設計技術和配套服務的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設計軟件,它的知名度在全球電子設計行業(yè)領域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領導者。allegro主要用于PCB設計布線,為當前高速、高密度、多層的復雜 PCB 設計布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設計,pcb編輯和自動布局布線mcm電路設計、高速pcb版圖的設計仿真等等。包括:* Concept HDL原理圖設計輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設計規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進的MCM封裝設計工具allegro 特點1.系統(tǒng)軟件互聯(lián)服務平臺可以跨集成電路、封裝和PCB協(xié)同設計性能卓越互聯(lián)。2.應用平臺的協(xié)同設計方式,技術工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費和減少設計周期時間。4.管束驅(qū)動器的Allegro步驟包含高級作用用以設計捕獲、信號完整性和物理學完成。5.因為它還獲得CadenceEncounter與Virtuoso服務平臺的適用。6.Allegro協(xié)同設計方式促使高效率的設計鏈協(xié)作變成實際。

    標簽: Allegro

    上傳時間: 2022-06-20

    上傳用戶:canderile

  • Cadence Allegro 17.4 軟件安裝包

    Cadence Allegro是一款專業(yè)的PCB設計軟件,是世界上最大的電子設計技術和配套服務的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設計軟件,它的知名度在全球電子設計行業(yè)領域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領導者。allegro主要用于PCB設計布線,為當前高速、高密度、多層的復雜 PCB 設計布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設計,pcb編輯和自動布局布線mcm電路設計、高速pcb版圖的設計仿真等等。包括:* Concept HDL原理圖設計輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設計規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進的MCM封裝設計工具allegro 特點1.系統(tǒng)軟件互聯(lián)服務平臺可以跨集成電路、封裝和PCB協(xié)同設計性能卓越互聯(lián)。2.應用平臺的協(xié)同設計方式,技術工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費和減少設計周期時間。4.管束驅(qū)動器的Allegro步驟包含高級作用用以設計捕獲、信號完整性和物理學完成。5.因為它還獲得CadenceEncounter與Virtuoso服務平臺的適用。6.Allegro協(xié)同設計方式促使高效率的設計鏈協(xié)作變成實際。

    標簽: Allegro

    上傳時間: 2022-06-20

    上傳用戶:canderile

主站蜘蛛池模板: 泊头市| 西盟| 金川县| 邮箱| 同心县| 威远县| 玛多县| 志丹县| 广灵县| 珠海市| 郧西县| 马鞍山市| 客服| 潞西市| 兴宁市| 陇川县| 盱眙县| 呼和浩特市| 津市市| 缙云县| 凉城县| 敖汉旗| 新安县| 大埔区| 海口市| 布尔津县| 洪洞县| 青浦区| 阜南县| 昌乐县| 上饶县| 克什克腾旗| 福海县| 边坝县| 连山| 青龙| 榕江县| 兴和县| 刚察县| 凭祥市| 沽源县|