本文主要介紹了基于FPGA的無線信道盲均衡器的設(shè)計與實現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設(shè)計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設(shè)計的策略.在硬件描述語言的設(shè)計流程中,信道盲均衡器運用了Top-Down的模塊化設(shè)計方法,大大縮短了設(shè)計周期,提高了系統(tǒng)的穩(wěn)定性和可擴展性.測試結(jié)果表明均衡器所有的性能指標均達到預(yù)定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設(shè)計和實現(xiàn)的信道盲均衡器,為FPGA芯片設(shè)計技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計運用有著積極的借鑒意義.
上傳時間: 2013-05-28
上傳用戶:huyiming139
隨著通信技術(shù)和計算機技術(shù)的發(fā)展,多媒體的應(yīng)用與服務(wù)越來越廣泛,視頻壓縮編碼技術(shù)也隨之成為非常重要的研究領(lǐng)域。運動估計是視頻壓縮編碼中的一項關(guān)鍵技術(shù)。由于視頻編碼系統(tǒng)的復(fù)雜性主要取決于運動估計算法,因此如何找到一種可靠、快速、性能優(yōu)良的運動估計算法一直是視頻壓縮編碼的研究熱點。運動估計在視頻編碼器中承擔的運算量最大、控制最為復(fù)雜,由于對視頻編碼的實時性要求,因此運動估計模塊一般都采用硬件來設(shè)計。 本文的目的是在FPGA芯片上設(shè)計實現(xiàn)一種更優(yōu)的易于硬件實現(xiàn)的塊匹配運動估計算法——二步搜索算法。全文首先討論了塊匹配運動估計理論及其主要技術(shù)指標,介紹了運動估計技術(shù)在MPEG-4中的應(yīng)用,然后在對典型的運動估計算法進行分析比較的基礎(chǔ)上討論了一種性能和硬件實現(xiàn)難易度綜合指數(shù)較高的二步搜索算法。本文對已有的用于全搜索算法實現(xiàn)的VLSI結(jié)構(gòu)進行了改進,設(shè)計了符合二步搜索算法要求的FPGA實現(xiàn)結(jié)構(gòu),并在對其理論分析之后,對實現(xiàn)該算法的運動估計模塊進行了功能模塊的劃分,并運用VerilogHDL硬件描述語言、ISE及Modelsim開發(fā)工具在Spartan-IIEXC2S300eFPGA芯片上完成了對各功能模塊的設(shè)計、實現(xiàn)與時序仿真。最后,對整個運動估計模塊進行了仿真測試,給出了其在FPGA上搭建實現(xiàn)后的時序仿真波形圖與占用硬件資源情況,通過對時序仿真結(jié)果可知本文設(shè)計的各功能模塊工作正常,并且能夠協(xié)同工作,整個運動估計模塊能夠正確的實現(xiàn)二步搜索運動估計算法,并輸出正確的運動估計結(jié)果;通過對占用硬件資源及時鐘頻率情況的分析驗證了本文設(shè)計的二步搜索運動估計算法的FPGA實現(xiàn)結(jié)構(gòu)具備先進性和實時可實現(xiàn)性。
上傳時間: 2013-05-27
上傳用戶:wpt
proteus仿真交通燈 十字路口交通燈 并設(shè)有定時時間
上傳時間: 2013-07-17
上傳用戶:tuilp1a
電能是一種使用最為廣泛的能源,其應(yīng)用程度已成為一個國家發(fā)展水平的主要標志之一。隨著計算機、電力電子和信息技術(shù)等高新產(chǎn)業(yè)的發(fā)展和普及,電能質(zhì)量已成為電力部門及其用戶日益關(guān)注的問題,對電能質(zhì)量監(jiān)測和分析也具有重要的現(xiàn)實意義。本文主要對電能質(zhì)量監(jiān)測分析的相關(guān)理論和技術(shù)進行了研究,設(shè)計了基于DSP和ARM的雙CPU電能質(zhì)量監(jiān)測儀的硬件系統(tǒng)和軟件系統(tǒng)。 本文首先對電能質(zhì)量當前國內(nèi)外的研究現(xiàn)狀進行了分析,對電能質(zhì)量相關(guān)分析方法進行了闡述,提出了電能質(zhì)量監(jiān)測儀的設(shè)計思路。本文采用雙CPU的硬件結(jié)構(gòu)方式,利用ARM管理鍵盤和顯示等人機接口,采用高速數(shù)字信號處理器。TMS320LF2407作為運算單元,采用專門的14位AD轉(zhuǎn)換芯片來實現(xiàn)高精度的采樣,同時利用鎖相環(huán)電路硬件跟蹤電網(wǎng)頻率。軟件系統(tǒng)方面采用了模塊化設(shè)計,以便于軟件功能的改進和升級。在理論方面也有所研究,以諧波源-六脈動整流橋為研究對象,分析控制角和換相重疊角與諧波電流大小之間的關(guān)系,并通過PSCAD/EMTDC仿真驗證理論分析的準確性;對于暫態(tài)電能質(zhì)量擾動采用小波變換進行檢測,并通過Matlab仿真驗證檢測效果。 本文最后對電能質(zhì)量的實測數(shù)據(jù)進行分析,指出當前電能質(zhì)量中存在的問題,并給出了相應(yīng)的改善措施。對電能質(zhì)量監(jiān)測儀進行了誤差分析,并結(jié)合誤差的原因提出了軟件校正方法。
標簽: ARM DSP 電能質(zhì)量 監(jiān)測儀
上傳時間: 2013-04-24
上傳用戶:liuqy
常用有源晶振封裝尺寸及實物圖.應(yīng)該能幫助一些人吧!!
上傳時間: 2013-06-11
上傳用戶:lanwei
近年來,隨著計算機、微電子、通信及網(wǎng)絡(luò)技術(shù)、信息技術(shù)的發(fā)展、數(shù)字化產(chǎn)品的普及,嵌入式系統(tǒng)滲透到了各個領(lǐng)域,已經(jīng)成為計算機領(lǐng)域的一個重要組成部分,成為新興的研究熱點,嵌入式軟件也在整個軟件產(chǎn)業(yè)中占據(jù)了重要地位。一個好的調(diào)試工具對軟件產(chǎn)品質(zhì)量和開發(fā)周期的促進作用是不言而喻的,使得嵌入式調(diào)試工具成為了人們關(guān)注的重點。目前使用集成開發(fā)環(huán)境配合JTAG調(diào)試器進行開發(fā)是目前采用最多的一種嵌入式軟件開發(fā)調(diào)試方式。國內(nèi)在JTAG調(diào)試器開發(fā)領(lǐng)域中相對落后,普遍采用的是國外的工具產(chǎn)品。因此開發(fā)功能強大的嵌入式調(diào)試系統(tǒng)具有重要的實際意義。 當前嵌入式系統(tǒng)中尤其流行和值得關(guān)注的是ARM系列的嵌入式處理器。為此本課題的目標就是設(shè)計并實現(xiàn)一個應(yīng)用于ARM平臺的JTAG調(diào)試系統(tǒng)。GDB是一個源碼開放的功能強大的調(diào)試器,可以調(diào)試各種程序,包括 C、C++、JAvA、PASCAL、FORAN和一些其它的語言,還包括GNU所支持的所有微處理器的匯編語言。此外GDB同目標板交換信息的能力相當強,勝過絕大多數(shù)的商業(yè)調(diào)試內(nèi)核,因此使用GDB不僅能夠保證強大的調(diào)試功能,同時可以降低調(diào)試系統(tǒng)的開發(fā)成本。為此本課題在對邊界掃描協(xié)議、ARM7TDMI片上仿真器Embedded-ICE和GDB遠程調(diào)試協(xié)議RSP做了深入研究的基礎(chǔ)上,實現(xiàn)了GDB調(diào)試器對嵌入式JTAG調(diào)試的支持。此外設(shè)計中還把可重夠計算技術(shù)引入到硬件JTAG協(xié)議轉(zhuǎn)換器的開發(fā)設(shè)計中,使調(diào)試器硬件資源可復(fù)用、易于升級,并大大提高了數(shù)據(jù)的傳輸速度。從而實現(xiàn)了一個低成本的、高效的、支持源代碼級調(diào)試的JTAG調(diào)試系統(tǒng)。
標簽: 嵌入式 調(diào)試系統(tǒng)
上傳時間: 2013-08-04
上傳用戶:huangld
SEED-XDS560PLUS仿真器驅(qū)動
上傳時間: 2013-06-16
上傳用戶:tyler
高性能濾波器是現(xiàn)代信號處理的一種基本電路,傳統(tǒng)的設(shè)計思想和方法運算量大,存在優(yōu)化復(fù)雜的缺點。本文采用Pspice 的仿真優(yōu)化工具對二階低通濾波器基于通帶寬度的目標進行了優(yōu)化和仿真,結(jié)果表明優(yōu)化目標和仿
標簽: Pspice 低通濾波器 優(yōu)化設(shè)計 仿真分析
上傳時間: 2013-06-25
上傳用戶:1134473521
直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點。本文研究的是一種基于DDS/FPGA的多波形信號源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對DDS輸出信號譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號源的開發(fā)。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設(shè)計可以很方便地應(yīng)用各種抑制雜散信號的方法來提高輸出信號的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點,本文設(shè)計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設(shè)計的信號源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。
上傳時間: 2013-07-27
上傳用戶:sc965382896
隨著頻率合成理論和高速大規(guī)模集成電路的發(fā)展,信號發(fā)生器作為一類重要的儀器,在通信、檢測、導(dǎo)航等領(lǐng)域有著廣泛的應(yīng)用。特別是在高壓電力系統(tǒng)的檢測領(lǐng)域,常常需要模擬電網(wǎng)諧波的標準信號源對檢測設(shè)備的性能進行校驗,例如高壓電力線路的相位檢測,避雷器的性能檢測,用戶電能表的性能校驗等。為此,本文圍繞一種新型的參數(shù)可調(diào)諧波信號發(fā)生器進行了研究和設(shè)計,課題得到了常州市科技攻關(guān)項目的資助。 本文首先論述了頻率合成技術(shù)的發(fā)展,并將直接數(shù)字頻率合成技術(shù)與傳統(tǒng)的頻率合成技術(shù)進行了比較。然后深入研究了DDS的工作原理和基本結(jié)構(gòu),從頻域角度分析了理想?yún)?shù)和實際參數(shù)兩種情況下DDS的輸出頻譜。在此基礎(chǔ)上,詳細分析了引起輸出雜散的三個主要因素,并對DDS的雜散抑制方法進行了仿真研究。最后對參數(shù)可調(diào)諧波信號發(fā)生器進行了軟硬件設(shè)計。 在系統(tǒng)設(shè)計的過程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2為核心,利用開發(fā)工具MAX+PLUSⅡ并結(jié)合硬件描述語言VHDL設(shè)計了一種頻率、相位、幅度、諧波比例可調(diào)的諧波信號發(fā)生器。詳細闡述了該信號發(fā)生器的體系結(jié)構(gòu),并進行了軟硬件的設(shè)計和具體電路的實現(xiàn)。實驗結(jié)果表明,系統(tǒng)的性能指標均達到了設(shè)計要求,且具有使用簡單、集成度高等特點。
上傳時間: 2013-05-20
上傳用戶:qulele
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1