專輯類-單片機專輯-258冊-4.20G I2C-總線8-位遠程I-O-擴展口芯片PCF8574-的原.pdf
上傳時間: 2013-05-29
上傳用戶:15679277906
隨著工業技術的發展,變頻調速器的應用越來越廣泛,它的顯著的節能效果和靈活多變的運行方式,給人們留下了深刻印象.但是由于變頻器價格昂貴,影響了它的普及及推廣應用.如何在提高變頻器的性能的同時盡量降低其價格,是一個非常值得研究的問題.該文針對這一情況,并順應當前變頻器集成化、高頻化的發展趨勢,決定采用性能價格比很高的專用集成電路FSA4828和智能功率模塊(IPM)開發一臺低價格、高性能、具有實用價值的通用變頻調速器.它采用V/F控制方式,有多種控制運行功能和完善的保護措施,從而使其既有較好的運行性能,又有安全穩定的運行狀態,不會因各種故障而輕易損壞.同時,先進的人機接口使得參數的輸入和變頻器運行方式的改變極為方便,新型集成元件的采用也使得它的開發周期短,整機結構簡潔,成本較低.該文詳細的分析、設計了該通用變頻器的硬件電路及控制程序,介紹了兩種最主要的集成元件:SA4828和IPM模塊PM25RSB120,以及它們在設計中的應用.最后,該文還分析了硬件電路產生的干擾問題,并分別從硬件、軟件兩方面提出相應的抗干擾措施.
標簽: 變頻調速器
上傳時間: 2013-05-23
上傳用戶:diertiantang
針對空間電壓欠量脈寬調制過程中存在的問題,采用理論推演與軟件設計方法,在介紹了s V P w M 的基本原理的基礎上,利用T I 公司的 D S P電機控制芯片 T M S 3 2 0 L F 2 4 0 7設計了S V P W M的實現方法,并給出 j - 變頻調速系統的全數字化實現。 通過對永磁同步電機進行控制仿真實驗,得到的結果表明此方法是切實可行V , J ,控制系統具有優良的動靜態性能,較高的控制效果,有廣泛的應用前景。
上傳時間: 2013-04-24
上傳用戶:yxvideo
目前離心機的變頻控制,采用的多是通用變頻器,沒有自主開發的離心機專用的交流調速控制器。同時,在控制方法上采用的主要還是V/F控制以及矢量控制,而效率更高,性能更好的直接轉矩控制方法則還沒有得到廣泛的應用。直接轉矩控制技術,用空間矢量的分析方法,直接在定子坐標系下計算與控制交流電動機的轉矩,采用定子磁場定向,借助于離散的兩點式調節(Bang-Bang控制)產生PWM信號,直接對逆變器的開關狀態進行最佳控制,獲得轉矩的高動態性能。直接轉矩控制,控制結構簡單、控制手段直接、信號處理的物理概念明確、轉矩響應迅速,限制在一拍內,是一種具有高動態響應的交流調速系統。本文通過對直接轉矩控制系統原理的分析、軟硬件的設計制作、系統的調試試驗,得到以下結論: ⑴直接轉矩控制系統,控制手段直接、信號處理的物理概念明確、轉矩動態響應迅速; ⑵直接轉矩控制系統中,低速階段轉矩脈動明顯,通過采用異步電動機適應全速的U-I模型,以及扇區細化等,可以有效減小轉矩脈動;由于轉矩和磁鏈采用離散的兩點式調節,即使在高速運行階段轉矩也有輕微的脈動,通過細分磁鏈扇區,采用空間矢量脈寬調制技術可以有效減小脈動,提高系統控制性能; ⑶直接轉矩控制系統中,檢測環節及其重要,特別是電壓、電流的檢測。無論采用哪種電機模型,電壓和電流都是最主要的參數,準確的電壓、電流檢測能夠增加電機模型的正確性,為控制提供基本的保障; ⑷直接轉矩控制系統中,對電機參數的要求簡單,只需要知道電動機定子電阻,因此直接轉矩控制系統的魯棒性強,易于移植。
上傳時間: 2013-04-24
上傳用戶:weddps
函數發生器又名任意波形發生器,是一種常用的信號源,廣泛應用于通信、雷達、導航等現代電子技術領域。信號發生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環頻率合成(PLL)、直接數字合成技術(DDS)。DDS是開環系統,無反饋環節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術是目前頻率合成的主要技術之一,其輸出信號具有相對較大的帶寬、快速的相位捷變、極高的相位分辨率和相位連續等優點。本文的主要工作是采用SOPC結合虛擬儀器技術,進行DDS智能函數發生器的研制。 本文介紹了虛擬儀器技術的基本理論,簡要闡述了儀器驅動程序、VISA等相關技術。對SOPC技術進行了深入的研究:SOPC技術是基于可編程邏輯器件的可重構片上系統,它作為SOC和CPLD/FPGA相結合的一項綜合技術,結合了兩者的優點,集成了硬核或軟核CPU、DSP、鎖相環、存儲器、I/O接口及可編程邏輯,可以靈活高效地解決SOC方案,而且設計周期短,設計成本低,非常適合本設計的應用。本文還對基于DDS原理的設計方案進行了分析,介紹了DDS的基本理論以及數學綜合,在研究DDS原理的基礎上,利用SOPC技術,在一片FPGA芯片上實現了整個函數發生器的硬件集成。 本文就函數發生器的設計制定了整體方案,對軟硬件設計原理及實現方法進行了具體的介紹,包括整個系統的硬件電路,SOPC片上系統和PC端軟件的設計。在設計中,LabVIEW波形編輯軟件和函數發生器二者采用異步串口進行通信。利用LabVIEW的強大功能,把波形的編輯,系統的設置放到計算機上完 成,具有人機界面友好、系統升級方便、節約硬件成本等諸多優勢。同時充分利用了FPGA內部大量的邏輯資源,將DDS模塊和微處理器模塊集成到一個單片FPGA上,改變了傳統的系統設計思路。通過對系統仿真和實際測試,結果表明該智能型函數發生器不僅能產生理想的輸出信號,還具有集成度高、穩定性好和擴展性強等優點。關鍵詞:智能型函數發生器,虛擬儀器,可編程片上系統,直接數字合成技術,NiosⅡ處理器。
上傳時間: 2013-07-09
上傳用戶:zw380105939
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
發光二極體(Light Emitting Diode, LED)為半導體發光之固態光源。它成為具省電、輕巧、壽命長、環保(不含汞)等優點之新世代照明光源。目前LED已開始應用於液晶顯示
上傳時間: 2013-04-24
上傳用戶:王慶才
隨著ASIC設計規模的增長,功能驗證已成為整個開發周期的瓶頸。傳統的基于軟件模擬和硬件仿真的邏輯驗證方法已難以滿足應用的要求,基于FPGA組的原型驗證方法能有效縮短系統的開發周期,可提供更快更全面的驗證。由于FPGA芯片容量的增加跟不上ASIC設計規模的增長,單芯片已無法容納整個設計,所以常常需要對設計進行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對邏輯驗證系統的可配置互連結構和ASIC邏輯分割算法進行了深入的研究,提出了FPGA陣列的非對稱可配置互連結構。與現有的對稱互連結構相比,該結構能提供更多的互連通道,可實現對I/O數量、電平類型和互連路徑的靈活配置。 本文對邏輯分割算法進行了較深入的研究。針對現有的兩類分割算法存在的不足,提出并實現了基于設計模塊的邏輯分割算法,該算法有三個重要特征:1)基于設計代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導邏輯分割過程,避免了設計分割過程的盲目性,簡化了邏輯分割過程。 本文還對并行邏輯分割方法進行了研究,提出了兩種基于不同任務分配策略的并行分割算法,并對其進行了模擬和性能分析;驗證了采用并行方案對ASIC邏輯進行分割和映射的可行性。 最后基于改進的芯片互連結構,使用原型系統驗證方法對某一大規模ASIC設計進行了邏輯分割和功能驗證。實驗結果表明,使用改進后的FPGA陣列互連結構可以更方便和快捷地實現ASIC設計的分割和驗證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個驗證過程提供更好的支持,滿足現在和將來大規模ASIC邏輯驗證的需求。
上傳時間: 2013-06-12
上傳用戶:極客
海洋臺站自動觀測系統是一套應用于海濱觀測的儀器設備,負責對氣象、水文參數進行實時觀測。諸多的參數通過相應的傳感器進行測量,海洋臺站自動觀測系統對測量的信息進行匯總,再將其通過有線或無線的通訊方式傳輸到各級海洋環境監測預報中心,供天氣預報和海洋預報使用。 本文以我國“海洋臺站自動觀測系統政府采購計劃”為背景,重點設計了低成本、低功耗、高性能、高可靠性的新型海洋臺站自動觀測系統。本課題主要研究基于arm7+uClinux海洋臺站自動觀測系統的設計與開發。根據實際的需要,分析海洋臺站自動觀測系統的整體要求,對傳感器進行選型,進行方案設計,完成整個系統的搭建。為了降低系統功耗,CPU所采用的是Samsung公司推出的無內存管理單元的處理器S3C44BO,設計了8MFLASH、64MSDRAM、液晶、USB以及鍵盤等相關電路。同時,為了減少驅動開發所帶來的不便,使用TL16C554A對串口電路進行了擴展,便于數據處理,也使得系統具有更好的可擴展性。軟件方面設計主要涉及了BootLoader引導裝載程序的建立,選用uClinux操作系統,并對其內核進行配置和裁剪,添加源代碼中沒有的驅動程序。為了縮短研發周期和降低開發難度,選用MiniGUI作為圖形用戶界面系統,深入分析了MiniGUI的結構、原理,并將其移植到uClinux系統中。本系統采用的是MiniGUI-Threads多線程模式,主線程協調各個線程進行相應的數據處理。為了使系統操作變得直觀、簡單,對用戶界面進行了初步設計,使用復用I/O的方法解決多串口通訊容易造成的數據阻塞問題。此外,為了更好的將臺站所測得的信息量發送給海洋環境監測預報中心,需要完善通訊協議以便于數據交換。 最后,根據本系統實際研究開發結果,總結分析了系統的特點,并對下一步設計工作進行了展望。
上傳時間: 2013-07-12
上傳用戶:juyuantwo
一種8 位I/O口的單片機顯示器和鍵盤接口
上傳時間: 2013-07-29
上傳用戶:標點符號