為了滿足現(xiàn)代高速通信中頻率快速轉(zhuǎn)換的需求,基于坐標旋轉(zhuǎn)數(shù)字計算(CORDIC,Coordinate Rotation Digital Computer)算法完成正交直接數(shù)字頻率合成(ODDFS,Orthogonal Direct Digital Frequency Synthesizer)電路設計方案。采用MATLAB和Xilinx System Generator開發(fā)工具搭建電路的系統(tǒng)模型,通過現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)完成電路的寄存器傳輸級(RTL,Register Transfer Level)驗證,仿真結(jié)果表明電路設計具有很高的有效性和可行性。
基于低噪聲放大器(LNA)的噪聲系數(shù)和駐波比之間的矛盾,本文采用安捷倫公司的ATF54143晶體管計了一款工作于890~960 MHz平衡式低噪聲放大器。該設計分為兩部分:3 dB 90°相移定向耦合器和并聯(lián)的低噪聲放大器。本文中首先介紹LNA相關(guān)理論,然后通過安捷倫公司的ADS仿真軟件進行電路仿真,仿真結(jié)果滿足設計要求,達到了低噪聲系數(shù)和良好地駐波比要求。此文也為后面電路的設計和調(diào)試提供了理論支持。