亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

通信原理課程實(shí)驗(yàn)圖片集合

  • 多載波擴頻通信的Rake接收機理論研究及FPGA實現.rar

    由于移動環(huán)境的復雜性,無線信號在發(fā)送傳輸和接收過程中有很明顯的衰落現象,特別是在高頻無線通信中,多徑衰落或頻率選擇性衰落對無線信號的干擾最為嚴重。通過分集接收技術,Rake接收機在CDMA移動通信系統(tǒng)中抗多徑衰落效果尤為明顯。作為一種新穎的多址接入方式,多載波CDMA充分利用了OFDM最優(yōu)頻率利用率以及CDMA的多址和頻率分集,且系統(tǒng)容量和抗符號間干擾性能明顯優(yōu)于傳統(tǒng)的單載波CDMA。這些特性使得多載波CDMA成為未來的寬帶無線通信系統(tǒng)最有希望的候選。 @@ 本文研究了一種多載波擴頻通信系統(tǒng),介紹了其Rake接收機工作原理和設計思想,進行了理論仿真并用FPGA予以實現。 @@ 本文首先介紹了移動通信系統(tǒng)的發(fā)展歷史以及OFDM和CDMA技術原理,并描述了OFDM和CDMA結合的三種系統(tǒng)(MC-DS-CDMA、MT-CDMA、MC-CDMA)的原理和系統(tǒng)模型;接著,介紹了目前影響移動通信的主要衰落以及Rake接收機基本原理及其作用。多徑信號的每路信號都可能含有可以利用的信息,Rake接收機就是通過多個相關接收器接收多徑信號中各路信號,通過信道估計和信道補償消去信道因子的附加相位,并把他們合并在一起,以此來改善信號的信噪比和系統(tǒng)的可靠性;在此基礎上,論文提出了一種多載波擴頻通信系統(tǒng)的實現方案,并詳細介紹了其Rake接收機實現原理,給出了最大比合并時各種分徑數目下系統(tǒng)誤碼率的仿真圖;最后介紹了此方案中Rake接收機的FPGA硬件實現設計方案及其系統(tǒng) 測試結果。@@ 仿真結果顯示出隨著分集徑數的增加,系統(tǒng)的誤碼率顯著降低。表明Rake接收機抗多徑衰落效果顯著,且在多載波CDMA系統(tǒng)中其分集效果更好,實現相對簡單。最終Rake接收機的FPGA實現結果同理論仿真一致,時序通過,資源耗費不大,具有較大的實用價值。 @@關鍵詞:多載波擴頻通信,CDMA,Rake接收機,FPGA

    標簽: Rake FPGA 多載波

    上傳時間: 2013-07-25

    上傳用戶:axxsa

  • WCDMA系統(tǒng)下行同步原理與FPGA實現.rar

    同步是移動通信領域中的關鍵技術,是保障通信初始和進行的必要過程,對系統(tǒng)的性能影響重大。縱觀移動通信系統(tǒng)的發(fā)展史,同步技術自始至終都是人們研究的熱點。 @@ WCDMA作為第三代移動通信無線接口標準之一,已經在全世界范圍內得到了商用。小區(qū)搜索是WCDMA的重要物理層過程,是實現下行移動臺和基站間同步的重要手段。 @@ 作為ASIC領域的一種半定制電路,現場可編程門陣列(FPGA)既解決了全定制電路不能修改的不足,又解決了原有可編程器件容量有限的問題。FPGA以其強大的現場可編程能力和開發(fā)速度優(yōu)勢,逐漸成為ASIC電路中設計周期最短、開發(fā)費用最低、風險最小的器件之一。 @@ 因此,研究WCDMA同步算法及其在FPGA中的實現與驗證是具有理論和現實意義的。本文首先介紹了WCDMA物理層基礎,接著詳細討論了WCDMA主同步、輔同步和導頻同步的原理,介紹了前兩步同步的改進型算法和證明,并和傳統(tǒng)相關算法在資源和實現復雜度方面進行了比較,給出了下行同步的浮點仿真結果和分析。之后,深入討論了下行同步的FPGA (V4-SX-35)實現方案、運算流程和模塊間的接口設計。最后,介紹了下行同步的FPGA驗證方法。 @@ 本文較為深入的討論了WCDMA下行同步的算法和FPGA實現方案,給出了理論分析和仿真、實驗結果。并在低復雜度和資源開銷條件下,完成了FPGA的硬件設計和片上測試,達到了系統(tǒng)的性能指標。 @@關鍵詞:WCDMA;同步;小區(qū)搜索;FPGA

    標簽: WCDMA FPGA

    上傳時間: 2013-04-24

    上傳用戶:wsm555

  • 基于FPGA的絕對式光電編碼器通信接口研究.rar

    高速、高精度已經成為伺服驅動系統(tǒng)的發(fā)展趨勢,而位置檢測環(huán)節(jié)是決定伺服系統(tǒng)高速、高精度性能的關鍵環(huán)節(jié)之一。光電編碼器作為伺服驅動系統(tǒng)中常用的檢測裝置,根據結構和原理的不同分為增量式和絕對式。本文從原理上對增量式光電編碼器和絕對式光電編碼器做了深入的分析,通過對比它們的特性,得出了絕對式光電編碼器更適合高速、高精度伺服驅動系統(tǒng)的結論。 絕對式光電編碼器精度高、位數多的特點決定其通信方式只能采取串行傳輸方式,且由相應的通信協(xié)議控制信息的傳輸。本文首先針對編碼器主要生產廠商日本多摩川公司的絕對式光電編碼器,深入研究了通信協(xié)議相關的硬件電路、數據幀格式、時序等。隨后介紹了新興的電子器件FPGA及其開發(fā)語言硬件描述語言Verilog HDL,并對基于FPGA的絕對式編碼器通信接口電路做了可行性的分析。在此基礎上,采用自頂向下的設計方法,將整個接口電路劃分成發(fā)送模塊、接收模塊、序列控制模塊等多個模塊,各個模塊采用Verilog語言進行描述設計編碼器接口電路。最終的設計在相關硬件電路上實現。最后,通過在TMS320F2812伺服控制平臺上編寫的硬件驅動程序驗證了整個設計的各項功能,達到了設計的要求。

    標簽: FPGA 光電編碼器 通信接口

    上傳時間: 2013-07-11

    上傳用戶:snowkiss2014

  • 基于OFDM的PLC通信系統(tǒng)同步模塊的FPGA實現

    電力線通信技術利用分布廣泛的低壓電力線作為通信信道,實現internet高速互連,為用戶提供互聯(lián)網訪問、視頻點播等服務,形成包括電力在內的“四網合一”,目前正受到人們的關注。利用該技術,可以在居民區(qū)內建立寬帶接入網,也可以利用遍布家庭各個房間的電源插座組成家庭局域網。但是電力線是傳輸電能的,因此通過電力線傳輸數據有許多的問題需要解決。 OFDM(正交頻分復用)技術是實現電力線通信的一項熱門技術。OFDM采用添加循環(huán)前綴的技術,能有效地降低ICI(信道間干擾)和ISI(碼間干擾)。同時通過使用正交的子信道,大大提高了頻譜資源利用率。FPGA作為可編程邏輯器件,具有設計時間短、投資少、風險小的特點,而且可以反復修改,反復編程,直到完全滿足需要,具有其他方式無可比擬的方便性和靈活性,能夠加速數字系統(tǒng)的研發(fā)速度。本文著重研究了OFDM同步技術在FPGA上的實現。本論文主要是在項目組工作的基礎上構造雙路信號數據糾正算法流程,提出最佳采樣點與載波相位估計算法,完善中各個子模塊算法的硬件設計流程。內容安排如下:第一章介紹OFDM(正交頻分復用)技術的發(fā)展歷史、技術原理。第二章介紹了PLD的分類、工藝和結構特點,以及FPGA的開發(fā)環(huán)境、開發(fā)流程和Verilog語言的特點。第三章對OFDM系統(tǒng)的同步模塊進行詳細的闡述。第四章是OFDM同步算法的在FPGA上的實現,對各個子模塊進行仿真,給出了仿真波形圖和系統(tǒng)性能分析。最后,第五章總結了全文的工作,對OFDM技術的實現需要進一步完善的方面與后續(xù)工作進行了探討。

    標簽: OFDM FPGA PLC 通信系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:hgy9473

  • 基于ARM的LwIP協(xié)議棧研究與移植

    TCP/IP協(xié)議作為Internet上的通信實現方式的一種,是近年來嵌入式應用領域的一個研究熱點。嵌入式設備要與Internet網絡直接交換信息,就需要支持TCP/IP協(xié)議。嵌入式系統(tǒng)具有內核小、專用性強、系統(tǒng)精簡、實時性高、功耗和環(huán)境要求嚴格等特點,所以傳統(tǒng)的TCP/IP協(xié)議不適合移植到嵌入式系統(tǒng)中。實現嵌入式系統(tǒng)網絡接入有兩種選擇,第一種是按照TCP/IP協(xié)議的原理編寫簡化版的通信協(xié)議;第二種是將已有小型的,適用于嵌入式系統(tǒng)的網絡協(xié)議移植到系統(tǒng)中。 首先本文簡要介紹了嵌入式網絡協(xié)議的研究現狀和研究內容,分析了LwIP協(xié)議棧中IP協(xié)議、TCP協(xié)議、UDP協(xié)議和ICMP協(xié)議的原理。由于LwIP沒有使用和操作系統(tǒng)相關的系統(tǒng)調用和數據結構,所以在LwIP和操作系統(tǒng)之間增加了一個操作系統(tǒng)封裝層為操作系統(tǒng)服務。LwIP不僅保持了TCP協(xié)議主要功能,而且減少了對RAM的占用。 其次,移植中實現了操作系統(tǒng)模擬層和LwIP底層接口。操作系統(tǒng)模擬層為協(xié)議和操作系統(tǒng)提供了一個接口,使協(xié)議對操作系統(tǒng)透明,可以不依賴操作系統(tǒng)運行,需要實現信號量、郵箱、線程和臨界保護。LwIP底層接口為不同的硬件提供不同的驅動程序,需要實現系統(tǒng)初始化、網卡初始化、線程接收、數據包的讀取和發(fā)送。 最后提出測試設計框架,在ARM開發(fā)板和μC/OS-Ⅱ操作系統(tǒng)上對移植的協(xié)議進行測試。測試結果表明,移植協(xié)議可以正常工作,實現了基本的網絡功能。

    標簽: LwIP ARM 協(xié)議棧 移植

    上傳時間: 2013-07-11

    上傳用戶:iswlkje

  • 基于ARM的電網參數綜合監(jiān)測儀的研制

    針對現代中低壓電網電能質量的監(jiān)測及諧波治理的需要,論文綜合運用嵌入式技術、現代信號處理技術、虛擬儀器技術設計了一種新型低功耗、集成化的電網參數監(jiān)測儀。此系統(tǒng)實現了對三相電網相/線電壓、電流、有功功率、無功功率、視在功率、電網頻率、功率因數以及三相電壓、電流的31次以內諧波的實時監(jiān)測。 論文分析了基于微處理器的電力系統(tǒng)基本參數的測量原理;對被測信號的交流參量通過抽樣方法獲得,由多點的抽樣數據統(tǒng)計得到的結果可以減小隨機誤差的影響;基于DFT和FFT的諧波測量原理,將FFT應用于諧波分析獲得信號的頻域參數;針對諧波測量中的混疊誤差設計了二階抗混疊濾波器;分析了非同步采樣和對非時限信號的截斷造成的頻譜泄露和柵欄效應及其對諧波測量精度的影響。討論了常用的幾種窗函數對頻譜泄漏的抑制作用,在此基礎上選擇加海明窗對采樣信號進行處理;針對DDS具有高精度頻率合成的特點,將其應用到電網信號的采樣上,提高了采樣的同步性,使得測量精度滿足了系統(tǒng)的要求。上述方法需要大量快速的迭代運算,系統(tǒng)微處理器選用了32位ARM芯片LPC2132,提高了系統(tǒng)的數據處理能力和實時性。系統(tǒng)供電電源采用了開關電源、減小了體積,提高了效率;完成了下位機數據采集部分、二階抗混疊濾波器、測頻電路及通信模塊電路的設計;最后介紹了軟件設計部分,主要包含了數據采集的實現過程,FFT程序的設計,給出了各部分程序的流程圖;系統(tǒng)上位機軟件設計了電網數據處理程序,該軟件以LabWindows/CVI6.0為開發(fā)平臺,利用CVI豐富的庫函數,完成對數據的處理、顯示和記錄等工作,并采用雙線程運行模式,在數據采集和處理的同時完成了顯示、命令的發(fā)送和運行曲線等功能。 按上述方案設計的樣機經過三次電路制作與軟件調試,主要技術參數達到了設計要求,通過了實驗室測試,目前正在電力系統(tǒng)諧波治理系統(tǒng)中進行工業(yè)實驗。

    標簽: ARM 電網參數 儀的研制 監(jiān)測

    上傳時間: 2013-04-24

    上傳用戶:我好難過

  • 基于ARM的流體網絡測控系統(tǒng)的設計與實現

    隨著計算機、通信、電子技術的進步,嵌入式系統(tǒng)和以太網技術的融合將成為嵌入式技術未來的重要發(fā)展方向。基于ARM的嵌入式系統(tǒng)由于具有低功耗、高性能、低成本、可以進行多任務操作等優(yōu)點,在控制領域得到了越來越廣泛的應用。 本選題來自中山大學與北京航天五院合作研制的流體網絡系統(tǒng)地面原理樣機控制器設計項目。論文研究的主要目的是利用基于ARM920T內核的嵌入式微處理器AT91RM9200融合多傳感器設計一種可以在地面實驗室環(huán)境中可靠運行的數據采集與溫度控制系統(tǒng)。 本文從嵌入式測控系統(tǒng)的硬件實現和軟件設計兩方面進行分析。在硬件設計上,主控制板以Atmel公司生產的AT91RM9200 CPU為核心,主要包括串口模塊、存儲模塊、以太網接口模塊、基于SPI串行接口設計的數據采集模塊(A/D)、基于I2C接口設計的PID控制信號輸出模塊(D/A)和采用PIO接口設計的開關控制輸出模塊等電路,其中后三個模塊承擔了流體網絡回路的傳感器數據采集,關鍵點的溫度控制和多路電磁閥的開關控制等任務,后文將重點介紹。在軟件設計方面,主要分兩個方面進行討論,分別為主控制器上基于嵌入式Linux系統(tǒng)的軟件和上位機采用Visual C++編寫的監(jiān)控軟件。主控制器軟件采用多線程進行設計,包括主線程、服務器子線程和數據采集子線程,三個線程同時運行,提高了系統(tǒng)的運行效率。上位機和主控制器通過接入以太網中,然后由服務器線程和上位機客戶端利用socket套接字實現通信。同時上位機軟件也提供形象美觀的圖形用戶界面,配合主控制器實現特定的溫度、流量和壓力監(jiān)控。 本論文設計的嵌入式測控系統(tǒng)充分利用了AT91RM9200內嵌的的強大功能模塊,包括SPI接口模塊和I2C接口模塊等,可廣泛應用于控制領域。對該系統(tǒng)的一些研究成果和設計方法具有一定的先進性和良好的實用性,具有良好的應用前景。

    標簽: ARM 流體 網絡測控

    上傳時間: 2013-06-30

    上傳用戶:hmy2st

  • I2C總線通信接口的CPLD實現

    介紹采用ALTERA 公司的可編程器件,實現I2C 總線的通信接口的基本原理; 給出部分VHDL語言描述。該通信接口與專用的接口芯片相比, 具有使用靈活, 系統(tǒng)配置方便的特點。

    標簽: CPLD I2C 總線通信 接口

    上傳時間: 2013-05-20

    上傳用戶:gaorxchina

  • 基于ARM與ARM Linux的汽車行駛記錄儀的分析與設計

    汽車行駛記錄儀(文中也簡稱為記錄儀),亦稱“汽車黑匣子”,是安裝在車輛上,對車輛行駛速度、時間、里程以及有關車輛行駛的其它狀態(tài)信息進行監(jiān)控、記錄、存儲并可通過接口實現數據輸出的數字式電子記錄裝置。為分析和判斷汽車駕駛狀態(tài)和處理交通事故提供了可靠準確的科學依據。本課題的來源是國家信息產業(yè)部下達的電子發(fā)展基金項目,與同類產品相比,增加了音/視頻功能,目前已通過信產部驗收。 本文主要分析和設計了一種具有低成本高擴展性的基于ARM與ARMLinux的汽車行駛記錄儀方案,該系統(tǒng)作為信產部項目中的主控模塊實現了記錄儀的標準功能。硬件方面分析了汽車行駛記錄儀的標準功能對應ARM片內外圍電路與外部器件的設計。軟件方面分析了基于YAFFS文件系統(tǒng)與Linux 2.6的軟件平臺在嵌入式應用方面的高可用性,主要描述YAFFS的特點與基本原理,Linux中線程的實現機制與Linux Kernel 2.6在響應時間上的改進。并給出了該記錄儀基于Liinux的多線程結構應用程序的設計要點、流程圖和主要的數據結構。 作為擴展,為記錄儀增加了采集和處理音/視頻信號的DSP模塊。DSP采用TI公司的專用于數字媒體應用的高性能DSP DM642。DSP模塊同時采集3路視頻并進行壓縮,壓縮算法可以采用MPEG-2、MPEG-4、H.263、H.264等。論述了實現音/視頻功能的基本原理、DSP模塊的存儲器結構、ARM與DSP的通信及一些實用性的考慮。

    標簽: ARM Linux 汽車行駛記錄儀

    上傳時間: 2013-07-02

    上傳用戶:W51631

  • 并行輸出10位模數轉換器TLC1551的原理與應用

    TLC1551是美國TI公司生產的10位并行輸出模數轉換器,該器件轉換速度快,傳輸數據方便,應用電路簡單.文中介紹了TLC1551的管腳功能、電氣特性、工作原理和時序、應用電路及模數轉換的單片機基本程

    標簽: 1551 TLC 并行 輸出

    上傳時間: 2013-07-26

    上傳用戶:amwfhv

主站蜘蛛池模板: 靖宇县| 石楼县| 班戈县| 苏尼特左旗| 清水县| 沅陵县| 潼关县| 儋州市| 湛江市| 墨脱县| 万荣县| 松原市| 巴楚县| 鄯善县| 上栗县| 海伦市| 江口县| SHOW| 昌平区| 阿瓦提县| 禄丰县| 舟曲县| 蕲春县| 湘阴县| 绵竹市| 景东| 博白县| 玉树县| 镇坪县| 宝坻区| 漯河市| 黄山市| 定陶县| 广德县| 康平县| 新河县| 新宁县| 定边县| 都兰县| 白山市| 武清区|