亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

轉(zhuǎn)(zhuǎn)儲(chǔ)器

  • 歐基理德輾轉(zhuǎn)相除法(之二) m與n相差太大時(shí)

    歐基理德輾轉(zhuǎn)相除法(之二) m與n相差太大時(shí),可用(m%n)來取代(m-n),這樣的處理效率較高。以下便以此方法求出最大公因數(shù)。

    標(biāo)簽: 除法

    上傳時(shí)間: 2014-01-14

    上傳用戶:llandlu

  • N分頻器則是一個(gè)簡(jiǎn)單的除N 計(jì)數(shù)器。分頻器對(duì)脈沖加減電路的輸出脈沖再進(jìn)行N分頻

    N分頻器則是一個(gè)簡(jiǎn)單的除N 計(jì)數(shù)器。分頻器對(duì)脈沖加減電路的輸出脈沖再進(jìn)行N分頻,得到整個(gè)環(huán)路的輸出信號(hào)Fout。

    標(biāo)簽: N分頻 計(jì)數(shù)器 分頻器

    上傳時(shí)間: 2017-05-04

    上傳用戶:royzhangsz

  • 標(biāo)簽: Verilog 分頻器 N倍奇數(shù)分頻器.(Verilog) N_odd_divider.v / Verilog module N_odd_divider (

    標(biāo)簽: Verilog 分頻器 N倍奇數(shù)分頻器.(Verilog) N_odd_divider.v / Verilog module N_odd_divider (

    標(biāo)簽: Verilog N_odd_divider module 分頻器

    上傳時(shí)間: 2014-01-12

    上傳用戶:nanxia

  • 透過微處裡器4520將可變電阻的值透過ADC功能轉(zhuǎn)換結(jié)果秀在LCD上

    透過微處裡器4520將可變電阻的值透過ADC功能轉(zhuǎn)換結(jié)果秀在LCD上

    標(biāo)簽: 4520 ADC LCD

    上傳時(shí)間: 2014-01-17

    上傳用戶:15736969615

  • applet在線上繪圖,允許在瀏覽器上繪圖,最後儲(chǔ)存成各式的圖檔

    applet在線上繪圖,允許在瀏覽器上繪圖,最後儲(chǔ)存成各式的圖檔

    標(biāo)簽: applet

    上傳時(shí)間: 2017-09-08

    上傳用戶:yxgi5

  • 輸入并聯(lián)輸出串聯(lián)組合變換器控制策略的研究.rar

    近些年來,隨著電力電子技術(shù)的發(fā)展,電力電子系統(tǒng)集成受到越來越多的關(guān)注,其中標(biāo)準(zhǔn)化模塊的串并聯(lián)技術(shù)成為研究熱點(diǎn)之一。輸入并聯(lián)輸出串聯(lián)型(Input-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場(chǎng)合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個(gè)模塊輸入電流均分和輸出電壓均分之間的關(guān)系,在此基礎(chǔ)上提出一種輸出均壓控制方案,該方案對(duì)系統(tǒng)輸出電壓調(diào)節(jié)沒有影響。選擇移相控制全橋(Full-Bridge,F(xiàn)B)變換器作為基本模塊,對(duì)n個(gè)全橋模塊組成的IPOS組合變換器建立小信號(hào)數(shù)學(xué)模型,推導(dǎo)出采用輸出均壓控制方案的IPOS-FB系統(tǒng)的數(shù)學(xué)模型,該模型證明各模塊輸出均壓閉環(huán)不影響系統(tǒng)輸出電壓閉環(huán)的調(diào)節(jié),給出了模塊輸出均壓閉環(huán)和系統(tǒng)輸出電壓閉環(huán)的補(bǔ)償網(wǎng)絡(luò)參數(shù)設(shè)計(jì)。對(duì)于IPOS組合變換器,采用交錯(cuò)控制,由于電流紋波抵消效應(yīng),輸入濾波電容容量可大大減小;由于電壓紋波抵消作用,在相同的系統(tǒng)輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據(jù)所提出的輸出均壓控制策略,在實(shí)驗(yàn)室研制了一臺(tái)由兩個(gè)1kW全橋模塊組成的IPOS-FB原理樣機(jī),每個(gè)模塊輸入電壓為270V,輸出電壓為180V。并進(jìn)行了仿真和實(shí)驗(yàn)驗(yàn)證,結(jié)果均表明本控制方案是正確有效的。

    標(biāo)簽: 輸入 并聯(lián) 串聯(lián)

    上傳時(shí)間: 2013-06-17

    上傳用戶:cwyd0822

  • 變頻器原理與應(yīng)用教程

    ·作    者: 三菱電機(jī)株式會(huì)社 I S B N: 7118019917 頁    數(shù): 176 開    本: 大16開 封面形式: 簡(jiǎn)裝本 出 版 社: 國防工業(yè)出版社   本社特價(jià)書  出版日期: 2001-7-1 定    價(jià): 40元 變頻器原理與應(yīng)用教程 內(nèi)容簡(jiǎn)介本書

    標(biāo)簽: 變頻器原理 應(yīng)用教程

    上傳時(shí)間: 2013-08-01

    上傳用戶:aappkkee

  • 采用FPGA實(shí)現(xiàn)π/4 DQPSK調(diào)制器

    采用FPGA 實(shí)現(xiàn)π/ 4 DQPSK調(diào)制器--\r\n北 方 交 通 大 學(xué) 學(xué) 報(bào)

    標(biāo)簽: DQPSK FPGA 調(diào)制器

    上傳時(shí)間: 2013-08-11

    上傳用戶:stampede

  • 基于cpld的hdb3編碼器

    基于cpld的hdb3編碼器\r\n

    標(biāo)簽: cpld hdb3 編碼器

    上傳時(shí)間: 2013-08-29

    上傳用戶:gxmm

  • 分頻器 FPGA程序設(shè)計(jì) 二分頻

    分頻器 FPGA程序設(shè)計(jì) 二分頻 對(duì)硬件設(shè)計(jì)有很大用處\r\n

    標(biāo)簽: FPG 分頻器 二分頻 程序設(shè)計(jì)

    上傳時(shí)間: 2013-08-31

    上傳用戶:lhc9102

主站蜘蛛池模板: 水城县| 望城县| 图木舒克市| 石渠县| 江西省| 翁源县| 日土县| 石台县| 广昌县| 三明市| 石林| 达拉特旗| 玉屏| 深水埗区| 张家港市| 新蔡县| 杨浦区| 永丰县| 双辽市| 磴口县| 简阳市| 霸州市| 贺州市| 莆田市| 顺平县| 云梦县| 福海县| 岱山县| 西安市| 阜平县| 吉木萨尔县| 长治县| 苍溪县| 长沙县| 肇源县| 巩留县| 布拖县| 陵川县| 永安市| 平乡县| 中牟县|