隨著計算機技術的迅猛發展,受其影響的儀器行業也發生了巨大的變革,即儀器的手動操作使用改為計算機控制自動測試。隨著自動測試技術和程控儀器的發展,除了要求物理硬件接口標準化外,也要求軟件控制標準化。 硬件方面,從20世紀50代自動測試概念建立起,經過初期專用接口、半專用接口到20世紀80年代中期才普及推廣開放式標準接口總線,如RS232串行通信接口總線、GPIB通用接口總線、PXI計算機外圍儀器系統總線、VXI塊式儀器系統總線等。 軟件方面,1987年6月頒布的IEEE488.2(程控儀器消息交換協議)標準首先解決了數據結構方面的問題,但仍將大量的器件語義留給設計者自由定義。1990年4月,國際上九家儀器公司在IEEE488.2基礎上提出了SCPI(Standard Commands for Programmable Instruments程控儀器標準命令),才使程控儀器器件數據和命令得到標準化。SCPI的總目標是縮短自動測試系統程序開發時間,保護儀器制造者和使用者雙方的硬、軟件投資,為儀器控制和數據利用提供廣泛兼容的編碼環境。 儀器接收到SCPI消息后進行響應:接收字符串消息、詞法分析、語法分析、中間代碼生成、優化和目標代碼生成,語法分析模塊的性能直接影響到程控執行效率。為了進一步簡化儀器內語法分析模塊、提高程控執行效率,本課題提出了在接口電路中加入解析模塊的思想,可將控制器發送到儀器的SCPI消息即復雜的ASCII碼字符串轉變為簡單的二進制代碼。采用此解析模塊將大大簡化儀器設計者的軟件工作,既能實現儀器語言標準化又能提高儀器對遠程 控制的響應速度,這在研究實驗室內的自制儀器時將是很有用的。 儀器接口有很多種,本課題主要討論了RS232和GPIB兩種接口。本設計中儀器接口板是獨立于儀器的,與儀器單獨使用微處理器,若要與儀器連接實現通信只需在兩微處理器之間進行通信即可,這樣做的目的是:一方面可以不影響儀器的設計和操作,一方面可以實現接口板的通用性和儀器的可換性。針對于RS232接口為一簡單接口,我先將工作重心放在軟件設計上,主要考慮怎樣把復雜的ASCII碼字符串解析為簡單的二進制代碼。針對于GPIB接口,軟件設計的主要部分已完成,再把工作重心放在硬件設計上,采用性價比更高的CPID實現GPIB接口芯片NAT9914。為了觀察解析結果還加入了LCD顯示。本設計在開發通用的、低價的儀器接口板方面做了一個有益的嘗試,為進一步的自動測試系統研究打下了基礎。 關鍵詞:儀器;SCPI;RS232接口;GPIB接口;CPLD
上傳時間: 2013-04-24
上傳用戶:Andy123456
逆變器作為光伏陣列和電網接口的主要設備,它的性能決定著整個光伏發電系統的性能。為了將光伏陣列產生的電能最大限度地饋入電網,并提高其運行的穩定度、可靠性和精確度,必須對并網逆變器的主電路拓撲選擇、濾波器參數設計及其控制策略選取等進行深入研究。 論文首先分析了光伏發電的國內外發展現狀和應用前景,對光伏并網發電系統的種類、結構和并網標準進行了綜述。針對眾多適用于光伏并網的逆變器拓撲進行了詳細的比較分析,最終確定了一臺單相滿載功率1kW、并網電壓220V的逆變器拓撲及其主電路參數,對其輸出濾波器參數進行設計,并對其進行了幅頻特性分析。 其次,詳細分析和研究逆變器的并網控制策略,確定了在獨立工作模式下的瞬時電壓控制策略和在并網工作模式下的瞬時電流控制策略。根據選定的控制策略分別對其控制系統進行了建模和閉環參數設計,并利用Sabet軟件進行系統仿真,驗證了系統建模和設計的正確性。 接著,在分析光伏陣列特性的基礎上,總結和比較了常用的幾種MPPT(Maximum Power Point Tracking)控制方法,通過擾動觀測法對并網逆變器輸出電流的控制,實現了光伏陣列的MPPT,并給出了設計方案和實驗驗證。 最后,根據以上分析結果,研制了一臺基于DSP控制的光伏并網逆變器的試驗樣機,并詳述了其軟硬件的設計方案,給出了相關實驗結果。
上傳時間: 2013-04-24
上傳用戶:天天天天
有機發光顯示器件(OrganicLight-EmittingDiodes,OLEDs)作為下一代顯示器倍受關注,它具有輕、薄、高亮度、快速響應、高清晰度、低電壓、高效率和低成本等優點,完全可以媲美CRT、LCD、LED等顯示器件。作為全固化顯示器件,OLED的最大優越性是能夠與塑料晶體管技術相結合實現柔性顯示,應用前景非常誘人。OLED如此眾多的優點和廣闊的商業前景,吸引了全球眾多研究機構和企業參與其研發和產業化。然而,OLED也存在一些問題,特別是在發光機理、穩定性和壽命等方面還需要進一步的研究。要達到這些目標,除了器件的材料,結構設計外,封裝也十分重要。 本論文的主要工作是利用現有的材料,從綠光OLED器件制作工藝、發光機理,結構和封裝入手,首先,探討了作為陽極的ITO玻璃表面處理工藝和ITO玻璃的光刻工藝。ITO表面的清潔程度嚴重影響著光刻質量和器件的最終性能;ITO表面經過氧等離子處理后其表面功函數增大,明顯提高了器件的發光亮度和發光效率。 其次,針對光刻、曝光工藝技術進行了一系列相關實驗,在光刻工藝中,光刻膠的厚度是影響光刻質量的一個重要因素,其厚度在1.2μm左右時,光刻效果理想。研究了OLED器件陰極隔離柱成像過程中的曝光工藝,摸索出了最佳工藝參數。 然后采用以C545T作為綠光摻雜材料制作器件結構為ITO/CuPc(20nm)/NPB(100nm)/Alq3(80nm):C545T(2.1%摻雜比例)/Alq3(70nm)/LiF(0.5nm)/Al(1,00nm)的綠光OLED器件。最后基于以上器件采用了兩種封裝工藝,實驗一中,在封裝玻璃的四周涂上UV膠,放入手套箱,在氮氣保護氣氛下用紫外冷光源照射1min進行一次封裝,然后取出OLED片,在ITO玻璃和封裝玻璃接口處涂上UV膠,真空下用紫外冷光源照射1min,固化進行二次封裝。實驗二中,在各功能層蒸鍍完成后,又在陰極的外面蒸鍍了一層薄膜封裝層,然后再按實驗一的方法進行封裝。薄膜封裝層的材料分別為硒(Se)、碲(Te)、銻(Sb)。分別對兩種封裝工藝器件的電流-電壓特性、亮度-電壓特性、發光光譜及壽命等特性進行了測試與討論。通過對比,研究發現增加薄膜封裝層器件的壽命比未加薄膜封裝層器件壽命都有所延長,其中,Se薄膜封裝層的增加將器件的壽命延長了1.4倍,Te薄膜封裝層的增加將器件的壽命延長了兩倍多,Sb薄膜封裝層的增加將器件的壽命延長了1.3倍,研究還發現薄膜封裝層基本不影響器件的電流-電壓特性、色坐標等光電性能。最后,分別對三種薄膜封裝層材料硒(Se)、碲(Te)、銻(Sb)進行了研究。
上傳時間: 2013-07-11
上傳用戶:liuwei6419
本論文在詳細研究MIL-STD-1553B數據總線協議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現的具體功能出發,結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現對結構進行模塊細化。在介紹模擬收發器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數字鎖相環、通用異步收發器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優化,在FPGA芯片EP1K100上得以實現。通過驗證證明該設計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統,選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發自收驗證,加入RS232串口調試過程提高測試數據的直觀性。驗證的結果表明本文提出的設計方案是合理的。
上傳時間: 2013-06-04
上傳用戶:ayfeixiao
本文主要研究采用以太網接口芯片RTL8019AS和TCP/IP協議實現嵌入式WEB服務器,此服務器可以使各種帶串口的工控設備和數據采集設備很容易地連接到Internet,這樣就能夠利用Internet實現對各種嵌入式設備的低成本遠程訪問和資源共享。 本研究實現的嵌入式WEB服務器以STC89C51系列單片機為核心,用其串口作為與嵌入式設備的接口,用RTL8019AS芯片和RJ-45作為以太網接口,并通過軟件實現RS-232與TCP/IP協議的轉換,通過以太網實現嵌入式設備與遠程計算機之間的雙向數據通信,給出了硬件設計和軟件實現方案。硬件主要研究微控制器和以太網控制芯片之間的接口設計和以太網控制芯片RTL8019AS的驅動。軟件部分研究實現了TCP/IP的各層協議,包含了ARP、IP、ICMP、UDP、TCP、HTTP等,在實際中得以應用,如對于蓄電池電壓的遠程檢測等。 研究結果表明,利用嵌入式WEB服務器將嵌入式設備連入Internet網絡是切實可行的。經實驗測試整個系統占用資源少,成本較低、移植性較好,能夠完成常用的相關網絡通訊功能,網絡數據傳輸可靠性較好。
上傳時間: 2013-04-24
上傳用戶:liucf
SATA接口是新一代的硬盤串行接口標準,和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執行效率高的明顯優勢。SATA2.0是SATA的第二代標準,它規定在數據線上使用LVDS NRZ串行數據流傳輸數據,速率可達3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊列)、端口復用器、交錯啟動等一系列技術特征。正是由于以上的種種技術優點,SATA硬盤業已被廣泛的使用于各種企業級和個人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關注。由于在加密時需要實時處理大量的數據,所以對硬盤數據的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結合起來進行設計和研究,完成基于SATA2.0接口的加解密芯片系統設計具有重要的使用價值和研究價值。 本論文首先介紹了SATA2.0的總線協議,其協議體系結構包括物理層、鏈路層、傳輸層和命令層,并對系統設計中各個層次中涉及的關鍵問題進行了闡述。其次,本論文對ATA協議和命令進行了詳細的解釋和分析,并針對設計中涉及的命令和對其做出的修改進行了說明。接著,本論文對SATA2.0加解密控制芯片的系統設計進行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統工作原理等,剖析了系統設計中的難點問題并給出解決問題的方法。然后,對系統數據通路的各個模塊的設計和實現進行詳盡的闡述,并給出各個模塊的驗證結果。最后,本文簡要的介紹了驗證平臺搭建和測試環境、測試方法等問題,并分析測試結果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進行測試,目前工作正常,性能良好,已經達到項目性能指標要求。本論文在SATA加解密控制芯片設計與實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。
上傳時間: 2013-04-24
上傳用戶:JIUSHICHEN
隨著我國國防現代化建設進程的不斷深化,MIL-STD-1553B標準總線已經廣泛應用于各種軍事應用領域。MIL-STD-1553B標準總線是我國上世紀八十年代引進的一種現代化通訊總線,國內稱為GJB289A-97。該總線技術以其高穩定性和使用靈活等特點成為現代航空電子綜合系統所廣泛采用的通訊總線技術。 1553B總線接口模塊作為總線通訊的基本單元,其性能成為影響航電綜合系統整體性能的一個關鍵因素。目前國內關于1553B總線通訊模塊的對外接口類型較多,而基于嵌入式處理芯片的接口設計并不多見。嵌入式設備具有體積小、重量輕、實時性強、功耗小、穩定性好以及接口方便等優點。 基于以上考慮,論文中提出了以DSP+FPGA為平臺實現MIL-STD-1553B總線的收發控制,通過收發控制器和變壓器實現MIL-STD-1553B總線的電氣連接。根據項目需求,設計分為硬件和軟件兩部分完成。在對MIL-STD-1553B總線協議進行詳細研究后提出了總體設計方案原理圖。再根據方案需求設計各功能模塊。使用硬件描述語言VHDL對各功能模塊進行邏輯和行為描述,最終實現在FPGA中,使其能夠完成1553B數據碼的接受、發送、轉換和與處理器的信息交換等功能。DSP部分采用的是TI公司的TMS320F2812,使用C語言進行軟件的編譯,使其實現總體控制和通訊的調度等功能。 該方案經過實際參與1553B總線通訊系統驗證實驗,證明各項技術指標均達到預定的目標,可以投入實際應用。
上傳時間: 2013-04-24
上傳用戶:671145514
現代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優勢,正迅速取代傳統的并行技術,成為業界的主流。 本論文針對目前比較流行并且有很大發展潛力的兩種高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數據的互相傳送,接收和發送的數據相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發器進行回環設計,經過回環之后接收到的數據與發送的數據相同,證明了Rocket I/O高速串行接口設計的正確性。
上傳時間: 2013-04-24
上傳用戶:戀天使569
高速、高精度已經成為伺服驅動系統的發展趨勢,而位置檢測環節是決定伺服系統高速、高精度性能的關鍵環節之一。光電編碼器作為伺服驅動系統中常用的檢測裝置,根據結構和原理的不同分為增量式和絕對式。本文從原理上對增量式光電編碼器和絕對式光電編碼器做了深入的分析,通過對比它們的特性,得出了絕對式光電編碼器更適合高速、高精度伺服驅動系統的結論。 絕對式光電編碼器精度高、位數多的特點決定其通信方式只能采取串行傳輸方式,且由相應的通信協議控制信息的傳輸。本文首先針對編碼器主要生產廠商日本多摩川公司的絕對式光電編碼器,深入研究了通信協議相關的硬件電路、數據幀格式、時序等。隨后介紹了新興的電子器件FPGA及其開發語言硬件描述語言Verilog HDL,并對基于FPGA的絕對式編碼器通信接口電路做了可行性的分析。在此基礎上,采用自頂向下的設計方法,將整個接口電路劃分成發送模塊、接收模塊、序列控制模塊等多個模塊,各個模塊采用Verilog語言進行描述設計編碼器接口電路。最終的設計在相關硬件電路上實現。最后,通過在TMS320F2812伺服控制平臺上編寫的硬件驅動程序驗證了整個設計的各項功能,達到了設計的要求。
上傳時間: 2013-07-11
上傳用戶:snowkiss2014
國家863項目“飛行控制計算機系統FC通信卡研制”的任務是研究設計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設計SCI串行通信接口,以實現環上多計算機系統間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究與實現。論文先概述SCI協議,接著對SCI串行通信接口的兩個模塊:SCI節點模型模塊和CPCI總線接口模塊的功能和實現進行了詳細的論述。 SCI節模型包含Aurora收發模塊、中斷進程、旁路FIFO、接受和發送存儲器、地址解碼、MUX。在SCI節點模型的實現上,利用FPGA內嵌的RocketIO高速串行收發器實現主機之間的高速串行通信,并利用Aurora IP核實現了Aurora鏈路層協議;設計一個同步FIFO實現旁路FIFO;利用FPGA上的塊RAM實現發送和接收存儲器;中斷進程、地址解碼和多路復合分別在控制邏輯中實現。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個部分。本課題中,采用FPGA+PCI軟核的方法來實現CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負責對PCI核進行配置,得到用戶需要的PCI核;用戶邏輯模塊負責實現整個通信接口具體的內部邏輯功能;并引入中斷機制來提高SCI通信接口與主機之間數據交換的速率。 設計選用硬件描述語言VerilogHDL和VHDL,在開發工具Xilinx ISE7.1中完成整個系統的設計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅動程序,用VC++6.0編寫相應的測試應用程序。最后,將FPGA設計下載到FC通信卡中運行,并利用ISE內嵌的ChipScope Pro虛擬邏輯分析儀對設計進行驗證,運行結果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進一步完善的地方。
上傳時間: 2013-04-24
上傳用戶:竺羽翎2222