亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

語(yǔ)(yǔ)音信息采集

  • MCS51系列單片機(jī)在工程數(shù)據(jù)采集中的應(yīng)用

    MCS51系列單片機(jī)在工程數(shù)據(jù)采集中的應(yīng)用:隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,單片機(jī)已深入應(yīng)用到社會(huì)發(fā)展的各個(gè)領(lǐng)域,如家電制造業(yè)、工程數(shù)據(jù)采集、智能儀表等。因而各芯片制造廠商紛紛推出不同系列的單片機(jī),以滿足不同

    標(biāo)簽: MCS 51 單片機(jī) 中的應(yīng)用

    上傳時(shí)間: 2013-08-06

    上傳用戶:zhf1234

  • 基于AT89C2051單片機(jī)的智能電壓數(shù)據(jù)采集系統(tǒng)

    分,5'1Zk硬件和軟件的角度介紹了智能電壓數(shù)據(jù)采集裝置各部分的原理、功能,給出了串行通訊的程序流程圖及部分程序。經(jīng)調(diào)試證明,該程序簡(jiǎn)單、可靠,具有較高的應(yīng)用價(jià)值。

    標(biāo)簽: C2051 2051 89C AT

    上傳時(shí)間: 2013-07-07

    上傳用戶:凌云御清風(fēng)

  • 基于AT89C2051和ISD2560的錄放音系統(tǒng)設(shè)計(jì)

    介紹了由Flash單片機(jī)AT89C2051及數(shù)碼語(yǔ)音芯片 ISD256o組成的電腦語(yǔ)音系統(tǒng)。設(shè)計(jì)出了系統(tǒng)的硬件電路, 給出了錄、放音實(shí)用的源程序。

    標(biāo)簽: C2051 2051 2560 89C

    上傳時(shí)間: 2013-04-24

    上傳用戶:wangzhen1990

  • 作物葉片圖像采集系統(tǒng)的研究與設(shè)計(jì)

    本文研制了一套基于數(shù)碼相機(jī)的圖像采集系統(tǒng),用于拍攝作物葉片。該系統(tǒng)采用漫反射式的多光源正面照明設(shè)計(jì)方案,具有實(shí)時(shí)、高效、可控的特點(diǎn)。研究通過(guò)正交試驗(yàn)對(duì)照明系統(tǒng)參數(shù)進(jìn)行優(yōu)化,運(yùn)用matlab 對(duì)

    標(biāo)簽: 圖像采集系統(tǒng)

    上傳時(shí)間: 2013-07-30

    上傳用戶:xlcky

  • 基于FPGA的數(shù)據(jù)采集系統(tǒng)的SOPC實(shí)現(xiàn)

    本課題完成了基于FPGA的數(shù)據(jù)采集器以及IIC總線的模數(shù)轉(zhuǎn)換器部分、通訊部分的電路設(shè)計(jì)。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位軟處理器MicroBlaze;ⅡC總線的模數(shù)轉(zhuǎn)換采用Microchip公司的MCP3221芯片,通訊部分則在FPGA片內(nèi)用VHDL語(yǔ)言實(shí)現(xiàn)。通過(guò)上述設(shè)計(jì)實(shí)現(xiàn)了“準(zhǔn)單片化”的模擬量和數(shù)字量的數(shù)據(jù)采集和處理。 所設(shè)計(jì)的數(shù)據(jù)采集器可以和結(jié)構(gòu)類似的上位機(jī)通訊,本課題完成了在上位機(jī)中用VHDL語(yǔ)言實(shí)現(xiàn)的通信電路模塊。通過(guò)上述兩部分工作,將微處理器、數(shù)據(jù)存儲(chǔ)器、程序存儲(chǔ)器等數(shù)字邏輯電路均集成在同一個(gè)FPGA內(nèi)部,形成一個(gè)可編程的片上系統(tǒng)。FPGA片外僅為模擬器件和開(kāi)關(guān)量驅(qū)動(dòng)芯片。FPGA內(nèi)部的硬件電路采用VHDL語(yǔ)言編寫(xiě);MCU軟核工作所需要的程序采用C語(yǔ)言編寫(xiě)。多臺(tái)數(shù)據(jù)采集器與服務(wù)器構(gòu)成數(shù)據(jù)采集系統(tǒng)。服務(wù)器端軟件用VB開(kāi)發(fā),既可以將實(shí)時(shí)采集的數(shù)據(jù)以數(shù)字方式顯示,也可以用更加直觀的曲線方式顯示。 由于數(shù)據(jù)采集器是所有自控類系統(tǒng)所必需的電路模塊,所以一個(gè)通用的片上系統(tǒng)設(shè)計(jì)可以解決各類系統(tǒng)的應(yīng)用問(wèn)題,達(dá)到“設(shè)計(jì)復(fù)用”(DesignReuse)的目的。采用基于FPGA的SOPC設(shè)計(jì)的更加突出的優(yōu)點(diǎn)是不必更換芯片就可以實(shí)現(xiàn)設(shè)計(jì)的改進(jìn)和升級(jí),同時(shí)也可以降低成本和提高可靠性。

    標(biāo)簽: FPGA SOPC 數(shù)據(jù)采集系統(tǒng)

    上傳時(shí)間: 2013-07-12

    上傳用戶:a155166

  • 紅外成像制導(dǎo)的FPGA數(shù)據(jù)預(yù)處理技術(shù)研究

    本文研究了在復(fù)雜背景下紅外圖像的背景和噪聲抑制算法,并且完成了硬件實(shí)現(xiàn),主要包括以下內(nèi)容: 1.通過(guò)對(duì)實(shí)際紅外圖像的背景和噪聲特性的研究分析,設(shè)計(jì)改進(jìn)了一種基于加權(quán)廣義次序統(tǒng)計(jì)濾波器的背景抑制的算法。紅外圖像的噪聲通常為脈沖噪聲,具有高頻特性;而紅外圖像的背景變換比較緩慢,其頻譜成分多集中在低頻區(qū)域,所以本文在對(duì)圖像特性分析的基礎(chǔ)上,設(shè)計(jì)改進(jìn)了基于加權(quán)廣義次序統(tǒng)計(jì)濾波器的背景抑制的算法。在對(duì)采集的起伏背景紅外圖像進(jìn)行背景抑制后,用全局門限可以有效的分割出目標(biāo)信息,輸出包含目標(biāo)信息的二值化圖像,為后續(xù)處理提供數(shù)據(jù)。但是出于更復(fù)雜背景條件下算法有效性的目的,深入討論了局部自適應(yīng)門限分割算法的設(shè)計(jì)。 2.在實(shí)時(shí)信號(hào)處理系統(tǒng)中,底層的圖像預(yù)處理算法目前難以用軟件實(shí)現(xiàn);但是其運(yùn)算結(jié)構(gòu)相對(duì)比較簡(jiǎn)單,適于用FPGA進(jìn)行硬件實(shí)現(xiàn)。本文對(duì)算法的FPGA設(shè)計(jì)作了較為深入地研究,同時(shí)介紹了算法的VHDL實(shí)現(xiàn),利用模塊化的優(yōu)點(diǎn)對(duì)算法分模塊設(shè)計(jì),對(duì)各個(gè)模塊的實(shí)現(xiàn)作了詳細(xì)介紹。 3.完成了紅外成像制導(dǎo)系統(tǒng)的預(yù)處理部分硬件電路設(shè)計(jì),對(duì)FPGA中預(yù)處理算法的處理結(jié)果進(jìn)行了驗(yàn)證。通過(guò)算法在硬件上的實(shí)現(xiàn),證明了算法的有效性。

    標(biāo)簽: FPGA 紅外成像 制導(dǎo) 數(shù)據(jù)

    上傳時(shí)間: 2013-07-02

    上傳用戶:釣鰲牧馬

  • 基于WEB實(shí)現(xiàn)FPGA的遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)

      本文首先研究了常規(guī)的數(shù)據(jù)采集的方法,針對(duì)由單片機(jī)構(gòu)成的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問(wèn)題提出了基于現(xiàn)場(chǎng)可編程門陣列(FieldProgrammableGateArray,FPGA)為邏輯控制芯片對(duì)三片A/D芯片進(jìn)行控制的遠(yuǎn)程多路數(shù)據(jù)采集的解決方案。 本文利用VisualBasic編寫(xiě)串口通信程序,通過(guò)串行端口向FPGA數(shù)據(jù)采集板發(fā)送數(shù)據(jù)采集的參數(shù)指令,FPGA數(shù)據(jù)采集板接受指令后進(jìn)行現(xiàn)場(chǎng)數(shù)據(jù)采集,并通過(guò)串行通信將數(shù)據(jù)發(fā)送到PC機(jī),在通信過(guò)程中完全遵守RS-232協(xié)議,具有較強(qiáng)的通用性和推廣價(jià)值。然后本文重點(diǎn)介紹了該采集系統(tǒng)的硬件設(shè)計(jì)原理和軟件設(shè)計(jì)框架,實(shí)現(xiàn)實(shí)時(shí)嵌入式微機(jī)數(shù)據(jù)采集系統(tǒng)的軟件和硬件設(shè)計(jì)方法,將部分軟件的功能改由硬件實(shí)現(xiàn),從邏輯上大大簡(jiǎn)化了嵌入式軟件的設(shè)計(jì)。

    標(biāo)簽: FPGA WEB 遠(yuǎn)程 多路數(shù)據(jù)采集

    上傳時(shí)間: 2013-04-24

    上傳用戶:yaohe123

  • 基于WEB實(shí)現(xiàn)FPGA的遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)

      本文首先研究了常規(guī)的數(shù)據(jù)采集的方法,針對(duì)由單片機(jī)構(gòu)成的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問(wèn)題提出了基于現(xiàn)場(chǎng)可編程門陣列(FieldProgrammableGateArray,FPGA)為邏輯控制芯片對(duì)三片A/D芯片進(jìn)行控制的遠(yuǎn)程多路數(shù)據(jù)采集的解決方案。 本文利用VisualBasic編寫(xiě)串口通信程序,通過(guò)串行端口向FPGA數(shù)據(jù)采集板發(fā)送數(shù)據(jù)采集的參數(shù)指令,FPGA數(shù)據(jù)采集板接受指令后進(jìn)行現(xiàn)場(chǎng)數(shù)據(jù)采集,并通過(guò)串行通信將數(shù)據(jù)發(fā)送到PC機(jī),在通信過(guò)程中完全遵守RS-232協(xié)議,具有較強(qiáng)的通用性和推廣價(jià)值。然后本文重點(diǎn)介紹了該采集系統(tǒng)的硬件設(shè)計(jì)原理和軟件設(shè)計(jì)框架,實(shí)現(xiàn)實(shí)時(shí)嵌入式微機(jī)數(shù)據(jù)采集系統(tǒng)的軟件和硬件設(shè)計(jì)方法,將部分軟件的功能改由硬件實(shí)現(xiàn),從邏輯上大大簡(jiǎn)化了嵌入式軟件的設(shè)計(jì)。

    標(biāo)簽: FPGA WEB 遠(yuǎn)程 多路數(shù)據(jù)采集

    上傳時(shí)間: 2013-05-30

    上傳用戶:1193169035

  • 面向特種LCD圖像處理方法與FPGA實(shí)現(xiàn)研究

    本文研究特種LCD的圖像處理方法和FPGA實(shí)現(xiàn)方案,并研制出基于FPGA的若干實(shí)際應(yīng)用系統(tǒng),有效地解決目前存在的問(wèn)題。本文主要研究?jī)?nèi)容為:  (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實(shí)現(xiàn)亮度和色度分離,避免了RGB空間兩者同時(shí)變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線結(jié)構(gòu)改進(jìn)3階矩陣運(yùn)算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運(yùn)行速度。  (2)研究利用FPGA實(shí)現(xiàn)圖像實(shí)時(shí)縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對(duì)象,實(shí)時(shí)計(jì)算插值系數(shù)dx和dy,并采用流水線結(jié)構(gòu)進(jìn)行插值計(jì)算,僅使用FPGA中的3個(gè)雙端口RAM來(lái)緩沖圖像數(shù)據(jù),沒(méi)有外擴(kuò)大容量幀存儲(chǔ)器,降低了成本,提高特種LCD的系統(tǒng)兼容性。  (3)設(shè)計(jì)一種針對(duì)特種LCD更為簡(jiǎn)捷、有效的隔行轉(zhuǎn)逐行掃描的實(shí)現(xiàn)方案,即利用圖像實(shí)時(shí)縮放的方法,把一場(chǎng)圖像縮放到LCD的分辨率,實(shí)現(xiàn)復(fù)合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復(fù)合視頻信號(hào)時(shí),遇到圖像信息丟失或顯示效果不佳的問(wèn)題。  (4)設(shè)計(jì)出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來(lái)存儲(chǔ)字符和位圖信息,OSD圖像由數(shù)字邏輯自動(dòng)合成,編程簡(jiǎn)單靈活,使特種LCD的參數(shù)調(diào)整更加方便。  (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號(hào);支持寬范圍的亮度、對(duì)比度、顯示位置等參數(shù)的實(shí)時(shí)調(diào)整,并提供全功能的透明OSD菜單進(jìn)行指示。  (6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對(duì)某型號(hào)機(jī)載特種LCD進(jìn)行改造,增加寬范圍的亮度、對(duì)比度、圖像顯示位置的實(shí)時(shí)調(diào)整功能,提供無(wú)信號(hào)輸入檢測(cè)與OSD指示功能,提高圖像顯示的性能,通過(guò)了環(huán)境溫度試驗(yàn)與性能測(cè)試,并已裝機(jī)。  (7)研制成功基于DSP和FPGA的圖像采集顯示板,實(shí)現(xiàn)了對(duì)全分辨率復(fù)合視頻信號(hào)進(jìn)行25幀/秒的實(shí)時(shí)采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實(shí)時(shí)處理能力,使之能夠完成一定復(fù)雜度的實(shí)時(shí)圖像處理。

    標(biāo)簽: FPGA LCD 圖像 處理方法

    上傳時(shí)間: 2013-06-12

    上傳用戶:ivan-mtk

  • MPEG-2傳送流特殊信息處理的FPGA實(shí)現(xiàn)研究

      本文介紹了如何利用FPGA(FieldProgrammableGateArray)技術(shù)來(lái)實(shí)現(xiàn)傳送流特殊信息的處理,其主要內(nèi)容如下:1.介紹了MPEG-2傳送流系統(tǒng)層的語(yǔ)法規(guī)范;2.描述了傳送流特殊信息之間的結(jié)構(gòu)關(guān)系;3.簡(jiǎn)要介紹了傳送流復(fù)用的原理和實(shí)現(xiàn)方法;4.詳細(xì)討論了如何用FPGA技術(shù)來(lái)實(shí)現(xiàn)對(duì)特殊信息的處理;整個(gè)項(xiàng)目的設(shè)計(jì)采用VHDL作為程序設(shè)計(jì)語(yǔ)言,都是以Xilinx的FPGA芯片及其ISE5.2i作為開(kāi)發(fā)系統(tǒng)進(jìn)行的。

    標(biāo)簽: MPEG FPGA 傳送 信息處理

    上傳時(shí)間: 2013-06-11

    上傳用戶:410805624

主站蜘蛛池模板: 蓬溪县| 浙江省| 体育| 丹凤县| 长兴县| 灌阳县| 多伦县| 手游| 吉木萨尔县| 崇明县| 秭归县| 时尚| 西林县| 江都市| 浮梁县| 香格里拉县| 洪湖市| 凤庆县| 剑河县| 钟山县| 河源市| 陈巴尔虎旗| 苏尼特右旗| 汾阳市| 阜城县| 江达县| 七台河市| 太保市| 七台河市| 长顺县| 济南市| 陇西县| 上思县| 晋中市| 鹤山市| 嘉义市| 青冈县| 收藏| 宁武县| 澄江县| 洪泽县|