隨著科學(xué)技術(shù)的不斷發(fā)展,人們的生活水平的不斷提高,通信技術(shù)的不斷擴(kuò)延,計算機(jī)已經(jīng)涉及到各個不同的行業(yè),成為人們生活、工作、學(xué)習(xí)、娛樂不可缺少的工具。而計算機(jī)主板作為計算機(jī)中非常重要的核心部件,其品質(zhì)的好壞直接影響計算機(jī)整體品質(zhì)的高低。因此在生產(chǎn)主板的過程中每一步都是要嚴(yán)格把關(guān)的,不能有絲毫的懈怠,這樣才能使其品質(zhì)得到保證。 基于此,本文主要介紹電腦主板的SMT生產(chǎn)工藝流程和F/T(Function Test)功能測試步驟(F/T測試步驟以惠普H310機(jī)種為例)。讓大家了解一下完整的計算機(jī)主板是如何制成的,都要經(jīng)過哪些工序以及如何檢測產(chǎn)品質(zhì)量的。 本文首先簡單介紹了PCB板的發(fā)展歷史,分類,功能及發(fā)展趨勢,SMT及SMT產(chǎn)品制造系統(tǒng),然后重點(diǎn)介紹了SMT生產(chǎn)工藝流程和F/T測試步驟。
標(biāo)簽: 電腦主板 生產(chǎn)工藝 流程
上傳時間: 2013-11-02
上傳用戶:c12228
This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board
標(biāo)簽: XAPP 740 AXI 互聯(lián)
上傳時間: 2013-11-23
上傳用戶:shen_dafa
enter——選取或啟動 esc——放棄或取消 f1——啟動在線幫助窗口 tab——啟動浮動圖件的屬性窗口 pgup——放大窗口顯示比例 pgdn——縮小窗口顯示比例 end——刷新屏幕 del——刪除點(diǎn)取的元件(1個) ctrl+del——刪除選取的元件(2個或2個以上) x+a——取消所有被選取圖件的選取狀態(tài) x——將浮動圖件左右翻轉(zhuǎn) y——將浮動圖件上下翻轉(zhuǎn) space——將浮動圖件旋轉(zhuǎn)90度 crtl+ins——將選取圖件復(fù)制到編輯區(qū)里 shift+ins——將剪貼板里的圖件貼到編輯區(qū)里 shift+del——將選取圖件剪切放入剪貼板里 alt+backspace——恢復(fù)前一次的操作 ctrl+backspace——取消前一次的恢復(fù) crtl+g——跳轉(zhuǎn)到指定的位置 crtl+f——尋找指定的文字
上傳時間: 2013-11-01
上傳用戶:a296386173
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時,晶片會發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。
上傳時間: 2013-11-04
上傳用戶:372825274
施耐德M258控制器內(nèi)部培訓(xùn)教程
標(biāo)簽: M258 施耐德 控制器 培訓(xùn)教程
上傳時間: 2013-10-23
上傳用戶:wangzeng
施耐德配電問答
上傳時間: 2013-11-21
上傳用戶:xinhaoshan2016
施奈德常見技術(shù)問題解答
標(biāo)簽: 施奈德
上傳時間: 2013-11-13
上傳用戶:921005047
施耐德變頻器ATV303安裝及編程手冊
上傳時間: 2013-11-23
上傳用戶:zouxinwang
本手冊主要針對施耐德ATS48軟啟動器
上傳時間: 2015-01-02
上傳用戶:yd19890720
施耐德ATV11變頻器說明書
上傳時間: 2013-11-04
上傳用戶:lchjng
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1