波前處理機(jī)是自適應(yīng)光學(xué)系統(tǒng)中實時信號處理和運算的核心,隨著自適應(yīng)光學(xué)系統(tǒng)得發(fā)展,波前傳感器的采樣頻率越來越高,這就要求波前處理機(jī)必須有更強(qiáng)的數(shù)據(jù)處理能力以保證系統(tǒng)的實時性。在整個波前處理機(jī)的工作流程中,對CCD傳來的實時圖像數(shù)據(jù)進(jìn)行實時處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實時性,那么后續(xù)的處理過程都無從談起。因此,研制高性能的圖像處理平臺,對波前處理機(jī)性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國內(nèi)外圖像處理技術(shù)的應(yīng)用和發(fā)展?fàn)顩r,接著介紹了傳統(tǒng)的專用和通用圖像處理系統(tǒng)的結(jié)構(gòu)、特點和模型,并通過分析DSP芯片以及DSP系統(tǒng)的特點,提出了基于DSP和FPGA芯片的實時圖像處理系統(tǒng)。該系統(tǒng)不同于傳統(tǒng)基于PC機(jī)模式的圖像處理系統(tǒng),發(fā)揮了DSP和FPGA兩者的優(yōu)勢,能更好地提高圖像處理系統(tǒng)實時性能,同時也最大可能地降低成本。 論文根據(jù)圖像處理系統(tǒng)的設(shè)計目的、應(yīng)用需求確定了器件的選型。介紹了主要的器件,接著從系統(tǒng)架構(gòu)、邏輯結(jié)構(gòu)、硬件各功能模塊組成等方面詳細(xì)介紹了DSP+FPGA圖像處理系統(tǒng)硬件設(shè)計,并分析了包括各種參數(shù)指標(biāo)選擇、連接方式在內(nèi)的具體設(shè)計方法以及應(yīng)該注意的問題。 論文在闡述傳輸線理論的基礎(chǔ)上,在制作PCB電路板的過程中,針對高速電路設(shè)計中易出現(xiàn)的問題,詳細(xì)分析了高速PCB設(shè)計中的信號完整性問題,包括反射、串?dāng)_等,說明了高速PCB的信號完整性、電源完整性和電磁兼容性問題及其解決方法,進(jìn)行了一定的理論和技術(shù)探討和研究。 論文還介紹了基于FPGA的邏輯設(shè)計,包括了圖像采集模塊的工作原理、設(shè)計方案和SDRAM控制器的設(shè)計,介紹了SDRAM的基本操作和工作時序,重點闡述系統(tǒng)中可編程器件內(nèi)部模塊化SDRAM控制器的設(shè)計及仿真結(jié)果。 論文最后描述了硬件系統(tǒng)的測試及調(diào)試流程,并給出了部分的調(diào)試結(jié)果。 該系統(tǒng)主要優(yōu)點有:實時性、高速性。硬件設(shè)計的執(zhí)行速度,在高速DSP和FPGA中實現(xiàn)信號處理算法程序,保證了系統(tǒng)實時性的實現(xiàn);性價比高。自行研究設(shè)計的電路及硬件系統(tǒng)比較好的解決了高速實時圖像處理的需求。
標(biāo)簽: DSPFPGA 圖像處理 電路板 硬件設(shè)計
上傳時間: 2013-04-24
上傳用戶:firstbyte
本文在深入研究MIL-STD-1553B總線傳輸協(xié)議以及國外協(xié)議芯片設(shè)計方法的基礎(chǔ)上,結(jié)合目前較流行的EDA技術(shù),基于Xilinx公司Virtex-II系列FPGA完成了1553B總線接口協(xié)議設(shè)計實現(xiàn),并自行設(shè)計實驗板將所做的設(shè)計進(jìn)行了驗證。論文從專用芯片實現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計思想,給出基于FPGA的總線接口協(xié)議設(shè)計的總體方案,并根據(jù)功能的需求完成了模塊化設(shè)計。文章重點介紹基于FPGA的總線控制器(BC)、遠(yuǎn)程終端(RT)、總線監(jiān)視器(MT)三種類型終端設(shè)計,詳細(xì)給出其設(shè)計邏輯框圖、引腳說明及關(guān)鍵模塊的仿真結(jié)果,最終通過工作方式選擇信號以及其它控制信號將三種終端結(jié)合起來以達(dá)到通用接口的功能。本設(shè)計使用硬件描述語言(VHDL)進(jìn)行描述,在此基礎(chǔ)上使用Xilinx專用開發(fā)工具對設(shè)計進(jìn)行綜合、布局布線等,最終下載到FPGA芯片XC2V2000中進(jìn)行實現(xiàn)。 文章最后通過自行搭建的硬件平臺對所做的設(shè)計進(jìn)行詳細(xì)的測試驗證,選擇ADSP21161作為主處理器,對。FPGA芯片進(jìn)行初始化配置以及數(shù)據(jù)的輸入輸出控制,同時利用示波器觀測FPGA的輸出,完成系統(tǒng)的硬件測試。測試結(jié)果表明本文的設(shè)計方案是合理、可行的。
標(biāo)簽: 1553B 總線接口 技術(shù)研究
上傳時間: 2013-08-03
上傳用戶:kennyplds
當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實現(xiàn)的主流技術(shù)。流片風(fēng)險與費用增加、上市時間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計服務(wù)者和芯片集成者三個層次。SOC設(shè)計已走向基于IP集成的平臺設(shè)計階段,經(jīng)過嚴(yán)格驗證質(zhì)量可靠的IP核成為SOC產(chǎn)業(yè)中的重要一環(huán)。 GPIB控制器芯片是組建自動測試系統(tǒng)的核心,在測試領(lǐng)域應(yīng)用廣泛。本人通過查閱大量的技術(shù)資料,分析了集成電路在國內(nèi)外發(fā)展的最新動態(tài),提出了基于FPGA的自主知識產(chǎn)權(quán)的GPIB控制器IP核的設(shè)計和實現(xiàn)。 本文首先討論了基于FPGA的GPIB控制器的背景意義,接著對FPGA開發(fā)所具備的基本知識作了簡要介紹。文中對GPIB總線進(jìn)行了簡單的描述,根據(jù)芯片設(shè)計的主要思想,重點在于論述怎樣用FPGA來實現(xiàn)IEEE-488.2協(xié)議,并詳細(xì)闡述了GPIB控制器的十種接口功能及其狀態(tài)機(jī)的IP核實現(xiàn)。同時,對數(shù)據(jù)通路也進(jìn)行了較為細(xì)致的說明。在設(shè)計的時候采用基于模塊化設(shè)計思想,用VerilogHDL語言完成各模塊功能描述,通過Synplifv軟件的綜合,用Modelsim對設(shè)計進(jìn)行了前、后仿真。最后利用生成的模塊符號采取類似畫電路圖的方法完成整個系統(tǒng)芯片的lP軟核設(shè)計,并用EDA工具下載到了FPGA上。 為了更好地驗證設(shè)計思想,借助EDA工具對GPIB控制器的工作狀態(tài)進(jìn)行了軟件仿真,給出仿真結(jié)果,仿真波形驗證了GPIB控制器的工作符合預(yù)想。最后,本文對基于FPGA的GPIB控制器的IP核設(shè)計過程進(jìn)行了總結(jié),展望了當(dāng)前GPIB控制器設(shè)計的發(fā)展趨勢,指出了開展進(jìn)一步研究需要做的工作。
上傳時間: 2013-04-24
上傳用戶:rockjablew
為了滿足外圍設(shè)備之間、外圍設(shè)備與主機(jī)之間高速數(shù)據(jù)傳輸,Intel公司于1991年提出PCI(Peripheral Component Interconnect)總線的概念,即周邊器件互連。因為PCI總線具有極高的數(shù)據(jù)傳輸率,所以在數(shù)字圖形、圖像和語音處理以及高速數(shù)據(jù)采集和處理等方面得到了廣泛的應(yīng)用。 本論文首先對PCI總線協(xié)議做了比較深刻的分析,從設(shè)計要求和PCI總線規(guī)范入手,采用TOP-DOWN設(shè)計方法完成了PCI總線接口從設(shè)備控制器FPGA設(shè)計的功能定義:包括功能規(guī)范、性能要求、系統(tǒng)環(huán)境、接口定義和功能描述。其次從簡化設(shè)計、方便布局的角度考慮,完成了系統(tǒng)的模塊劃分。并結(jié)合設(shè)計利用SDRAM控制器來驗證PCI接口電路的性能。 然后通過PCI總線接口控制器的仿真、綜合及硬件驗證的描述介紹了用于FPGA功能驗證的硬件電路系統(tǒng)的設(shè)計,驗證系統(tǒng)方案的選擇,并描述了PCI總線接口控制器的布局布線結(jié)果以及硬件驗證的電路設(shè)計和調(diào)試方法。通過編寫測試激勵程序完成了功能仿真,以及布局布線后的時序仿真,并設(shè)計了PCB實驗板進(jìn)行測試,證明所實現(xiàn)的PCI接口控制器完成了要求的功能。 最后,介紹了利用驅(qū)動程序開發(fā)工具DDK軟件進(jìn)行軟件設(shè)計與開發(fā)的過程。完成系統(tǒng)設(shè)計及模塊劃分后,使用硬件描述語言(VHDL)描述系統(tǒng),并驗證設(shè)計的正確性。
上傳時間: 2013-07-15
上傳用戶:1134473521
隨著電力電子變流技術(shù)的不斷發(fā)展,各種先進(jìn)的控制技術(shù)層出不窮。控制器也從過去的模擬電路時代逐漸進(jìn)入到全數(shù)字控制時代。但是MCU/DSP等通用控制器本身串行程序流工作模式的限制,在實現(xiàn)復(fù)雜算法時往往難以滿足系統(tǒng)要求的快速性與實時性的要求,F(xiàn)PGA的出現(xiàn)為解決這個問題提供了一個新的方向。 本文首先對三相PWM整流器系統(tǒng)進(jìn)行了研究。在查閱大量國內(nèi)外文獻(xiàn)資料的基礎(chǔ)上,對整流器及其控制器的國內(nèi)外發(fā)展現(xiàn)狀及研究趨勢做了詳細(xì)的研究,并對課題研究的意義有了更深入的認(rèn)識。接下來對三相電壓型整流器的拓?fù)浣Y(jié)構(gòu)、數(shù)學(xué)模型、整流器的控制技術(shù)進(jìn)行了分析。文中所采用的滯環(huán)電流控制算法具有結(jié)構(gòu)簡單,電流響應(yīng)速度快,不依賴系統(tǒng)參數(shù),系統(tǒng)魯棒性好的特點。運用matlab仿真軟件,對該控制方法進(jìn)行了仿真。然后對FPGA的發(fā)展歷程、應(yīng)用、分類、開發(fā)工具、語言等內(nèi)容進(jìn)行了介紹。最后對滯環(huán)控制算法進(jìn)行了模塊劃分,將其劃分為PI算法模塊,限幅與指令電流生成模塊,滯環(huán)比較模塊,PWM脈沖生成及死區(qū)保護(hù)模塊,AD控制及數(shù)據(jù)儲存模塊,并在Quartus II軟件環(huán)境下,使用VHDL語言通過編程實現(xiàn)模塊化設(shè)計。實踐證明,采用FPGA來實現(xiàn)PWM整流器控制算法是可行的。
上傳時間: 2013-04-24
上傳用戶:Ruzzcoy
本文介紹了一種基于現(xiàn)場可編程門陣列FPGA器件的電子密碼鎖的設(shè)計方法。重點闡述了紅外遙控電子密碼鎖的整體架構(gòu)設(shè)計;介紹了一種由PT2248作為發(fā)送器,MIM-R1AA 38KHZ紅外一體化接收解調(diào)器作為接收器的紅外遙控系統(tǒng)的構(gòu)建方法;詳細(xì)說明了如何運用EDA技術(shù)自頂向下的設(shè)計方法,來實現(xiàn)基于XILINX公司出品的Spartan-3E系列FPGA芯片的紅外遙控解碼、密碼鎖的解鎖、密碼修改、報警提示及液晶顯示等功能。在分析紅外遙控電子密碼鎖各功能模塊時,本論文詳細(xì)闡述了各模塊的功能及外部接口信號,給出了各模塊的仿真波形以及整個系統(tǒng)的測試流程和測試結(jié)果。本論文在介紹Spartan-3E系列FPGA芯片的特點和性能的同時,利用Spartan-3E系列的XC3S500芯片中的KCPSM3和自行設(shè)計完成的狀態(tài)機(jī)控制器分別實現(xiàn)液晶顯示控制器,通過比較分析得知KCPSM3實現(xiàn)的控制器,在對FPGA的資源利用方面更加合理,實現(xiàn)更加便捷。 本論文利用紅外遙控技術(shù)解鎖,大大提高了電子密碼鎖的安全性能;采用FPGA開發(fā)設(shè)計,所有算法完全由硬件電路來實現(xiàn),使得系統(tǒng)的工作可靠性大為提高,同時由于FPGA具有在系統(tǒng)可編程功能,當(dāng)設(shè)計需要更改時,只需更改FPGA中的控制和接口電路,利用EDA工具將更新后的設(shè)計下載到FPGA中即可,無需更改外部電路的設(shè)計,大大提高了設(shè)計的效率。因此,采用FPGA開發(fā)的數(shù)字系統(tǒng),不僅具有很高的工作可靠性,其升級與改進(jìn)也極其方便。
上傳時間: 2013-06-19
上傳用戶:111111112
通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍(lán)牙主機(jī)控制器接口則是實現(xiàn)主機(jī)設(shè)備與藍(lán)牙模塊之間互操作的控制部件。當(dāng)在使用藍(lán)牙設(shè)備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機(jī)的傳輸上就起了至關(guān)重要的作用。 論文針對信息技術(shù)的發(fā)展和開發(fā)過程中的實際需要,設(shè)計了一個藍(lán)牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設(shè)計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設(shè)計采用TOP-DOWN設(shè)計方法,整體上分為UART接口和藍(lán)牙主機(jī)控制器接口兩部分。首先根據(jù)UART和藍(lán)牙主機(jī)控制器接口的實現(xiàn)原理和設(shè)計指標(biāo)要求進(jìn)行系統(tǒng)設(shè)計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進(jìn)行模塊設(shè)計,設(shè)計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進(jìn)行功能仿真和時序仿真;最后進(jìn)行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進(jìn)行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結(jié)果,表明設(shè)計正確,功能良好,符合設(shè)計要求。
標(biāo)簽: HCIUART FPGA 藍(lán)牙 控制
上傳時間: 2013-04-24
上傳用戶:tianyi223
DS5250是Maxim安全微控制器系列中的一款高度安全、4時鐘每機(jī)器周期、100%兼容8051指令集的微控制器。DS5250設(shè)計用作加密引擎,應(yīng)用于密碼鍵盤、金融終端及其它數(shù)據(jù)安全性較高的應(yīng)用。該器
上傳時間: 2013-06-02
上傳用戶:daoxiang126
溫度是生活中最基本的環(huán)境參數(shù)。溫度的監(jiān)測與控制,對于生物生存生長,工業(yè)生產(chǎn)發(fā)展都有著非同一般的意義。溫度傳感器的應(yīng)用涉及機(jī)械制造、工業(yè)過程控制、汽車電子產(chǎn)品、消費電子產(chǎn)品和專用設(shè)備等各個領(lǐng)域。傳統(tǒng)的常用溫度傳感器有熱電偶、電阻溫度計RTD和NTC熱敏電阻等。但信號調(diào)理,模數(shù)轉(zhuǎn)換及恒溫器等功能全都會增加成本。現(xiàn)代集成溫度傳感器通常包含這些功能,并以其低廉的價格迅速地占據(jù)了市場。Dallas Semiconductor公司推出的數(shù)字式溫度傳感器DS1820采用數(shù)字化一線總線技術(shù)具有許多優(yōu)異特性。其一,它將控制線、地址線、數(shù)據(jù)線合為一根導(dǎo)線,允許在同一根導(dǎo)線上掛接多個控制對象,形成多點一線總線測控系統(tǒng)。布線施工方便,成本低廉。其二,線路上傳送的是數(shù)字信號,所受干擾和損耗小,性能好。本課題旨在分析和設(shè)計基于數(shù)字化一線總線技術(shù)的溫度測控系統(tǒng)。本系統(tǒng)采用FPGA實現(xiàn)一個溫度采集控制器,用于傳感器和上位機(jī)的連接,并采用Microsoft公司的Visual C++作為開發(fā)平臺,運用MSComm控件進(jìn)行串口通信,進(jìn)行命令的發(fā)送和接收。
上傳時間: 2013-07-29
上傳用戶:BOBOniu
自適應(yīng)濾波器是智能天線技術(shù)中核心部分-自適應(yīng)波束成形器的關(guān)鍵技術(shù),算法的高效穩(wěn)定性及硬件時鐘速率的快慢是判斷波束成形器性能優(yōu)劣的主要標(biāo)準(zhǔn)。 首先選取工程領(lǐng)域最常用的自適應(yīng)橫向LMS濾波算法作為研究對象,提出了利用最小均方誤差意義下自適應(yīng)濾波器的輸出信號與主通道噪聲信號的等效關(guān)系,得到濾波器最佳自適應(yīng)參數(shù)的方法。并分析了在平穩(wěn)和非平穩(wěn)環(huán)境噪聲下,濾波器的收斂速度、權(quán)系數(shù)穩(wěn)定性、跟蹤輸入信號的能力和信噪比的改善等特性。 在分析梯度自適應(yīng)格型算法的基礎(chǔ)上,提出利用最佳反射系數(shù)的收斂性和穩(wěn)定性,得到了梯度自適應(yīng)格型濾波器的定步長改進(jìn)方法;并以改進(jìn)的梯度自適應(yīng)格型和線性組合器組成梯度自適應(yīng)格型聯(lián)合處理算法,在同樣環(huán)境噪聲下,相比自適應(yīng)橫向LMS算法,其各項性能指標(biāo)都得到了極大地改善,而且有利于節(jié)省硬件資源。 設(shè)計了自適應(yīng)橫向LMS濾波器和梯度自適應(yīng)格型聯(lián)合處理濾波器的電路模型,并用馳豫超前技術(shù)對兩類濾波器進(jìn)行了流水線優(yōu)化。利用Altera公司的CycloneⅡ系列EP2C5T144C6芯片和多種EDA工具,完成了濾波器的FPGA硬件設(shè)計與仿真實現(xiàn)。并以FPGA實現(xiàn)的3節(jié)梯度自適應(yīng)格型聯(lián)合處理器為核心,設(shè)計了一種TD-SCDMA系統(tǒng)的自適應(yīng)波束成形器,分析表明可以很好地利用系統(tǒng)提供的參考信號對下行波束進(jìn)行自適應(yīng)成形。
標(biāo)簽: FPGA 自適應(yīng)濾波器 算法設(shè)計
上傳時間: 2013-07-16
上傳用戶:xyipie
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1